可寻址测试芯片用外围电路制造技术

技术编号:12259586 阅读:62 留言:0更新日期:2015-10-28 23:09
本实用新型专利技术公开了一种可寻址测试芯片用外围电路,包括寻址模块、开关电路、地址信号焊盘和测量信号焊盘,所述寻址模块包括寻址电路和至少一个时钟电路,所述地址信号焊盘与时钟电路的输入端连接,时钟电路的输出端连接寻址电路的输入端,寻址电路的输出端与开关电路连接,测量信号焊盘也与开关电路连接。本方案由于时钟电路的加入,用于提供地址信号的焊盘直接和时钟电路的输入端相连接,对比直接将地址信号焊盘和寻址电路连接可以将焊盘数量减少为两个或三个。本实用新型专利技术可以使与地址信号焊盘相连接的探针卡数量减少至两个或三个,进而极大地减少地址信号焊盘所占用的面积,适用于集成电路芯片测试领域。

【技术实现步骤摘要】

本技术涉及集成电路测试领域,尤其是涉及一种可寻址测试芯片用外围电路
技术介绍
随着集成电路的设计规模不断扩大,单一芯片上的电子器件密度越来越大,则电子器件的特征尺寸越来越小,同时集成电路工艺流程包含着很多复杂的工艺步骤,每一步都有特定的工艺制造偏差,从而导致了集成电路芯片的成品率降低。在可制造性设计的背景下,为了提高集成电路产品的成品率,缩短成品率成熟周期,业界普遍采用基于特殊设计的测试芯片的测试方法,通过对测试芯片的测试来获取制程和设计良率改善所必须的数据。短程测试芯片和可寻址测试芯片是集成电路芯片制造过程中经常采用的两种测试芯片类型。其中短程测试芯片依靠其生产周期短、测试灵活性大而得到广泛的应用,但是短程测试芯片需要将每个测试结构单独的连接到焊盘(PAD)上,且每个测试结构需要连接两个或多个焊盘,因此焊盘占据了测试芯片绝大部分面积,而放置测试结构的面积非常少。可寻址测试芯片利用行、列寻址译码器和开关电路控制测试结构的选择,实现了多个测试结构共用焊盘的目的以减少焊盘所占用的面积,如图1所示为一种典型的可寻址测试芯片图。一般把测试芯片分为两个部分:外围电路和测试结构;其中除测试结构外的其它结构都为外围电路,主要包括焊盘、寻址电路(译码电路)、开关电路。在外围电路中测试结构的数量受到焊盘数量的限制,例如,当有m个PAD作为行地址位,n个PAD作为列地址位,4个PAD作为信号线,那么通过(m+n+4)个PAD,可以控制(2m×2n)个测试结构,由此可见焊盘的数量和测试结构的数量指数比例。这里所说的焊盘指用于提供地址信号的焊盘。虽然可寻址测试芯片通过共用焊盘大大减少了焊盘的数量,但是由于实际制造过程中被测试的测试结构很多,所以焊盘数量还是很多,导致在测试芯片被测试时依然需要很多探针卡与用于提供地址信号的焊盘连接进行信号输入。另一方面,为了不占用集成电路芯片的面积把测试芯片放在划片槽中,焊盘沿着划片槽摆放,测试结构摆在焊盘中间,划片槽的空间绝大部分还是被焊盘占用,因此工艺越来越苛刻的要求也需要进一步减少焊盘所占用的面积。
技术实现思路
本技术主要是解决现有技术所存在的输入信号探针卡数量多、焊盘占用较大空间面积的技术问题,提供一种可以减少用于提供地址信号的焊盘数量,减少焊盘占用面积,使同样的芯片面积上能够摆放更多的测试结构的可寻址测试芯片用外围电路。本技术针对上述技术问题主要是通过下述技术方案得以解决的:一种可寻址测试芯片用外围电路,包括寻址模块、开关电路、地址信号焊盘和测量信号焊盘,所述寻址模块包括寻址电路和至少一个时钟电路,所述地址信号焊盘与时钟电路的输入端连接,时钟电路的输出端连接寻址电路的输入端,寻址电路的输出端与开关电路连接,测量信号焊盘也与开关电路连接。本方案由于时钟电路的加入,用于提供地址信号的焊盘直接和时钟电路的输入端相连接,对比直接将地址信号焊盘和寻址电路连接可以将焊盘数量减少为两个或三个。当时钟电路为两端输入类型需要两个焊盘,同理当时钟电路为三端输入类型则需要三个焊盘。本方案中的时钟电路和寻址电路相结合形成寻址模块,其寻址方式为:时钟电路和复位信号产生m个行地址位以及n个列地址位,地址位信号通过译码电路后可提供2m×2n个地址,其中m和n是整数,其数值越大时钟电路产生的地址位越多。可寻址测试芯片中的每个待测元件对应一个地址(由一个行地址和一个列地址确定),故2m×2n个地址理论上可以测量测试芯片中2m×2n个待测元件。作为优选,所述时钟电路为1-3个。当测试芯片中的待测元件数量非常多时,时钟电路产生非常多的地址位会导致时钟电路的延迟时间很长。为了减少时钟电路的延迟,可以采取两个或多个时钟电路在产生多地址位的同时减少单个时钟电路的延迟。每个时钟电路需要两个或三个用于提供地址信号的焊盘,那么用于提供地址信号的焊盘的数量也相应增加了。焊盘数量和时钟电路的个数可以根据实际需求而确定,但是基于节约面积和实际待测元件的数量的一般情况,时钟电路一般采用1-3个即可。作为优选,所述时钟电路包括若干个D触发器,第一个D触发器的CLK端连接地址信号焊盘的时钟信号焊盘,除第一个D触发器以外的触发器的CLK端都连接前一个D触发器的Q端,每个D触发器的D端都连接自身的Q非端,每个D触发器的Q端都连接到寻址电路,每个D触发器的R端都连接地址信号焊盘的复位信号焊盘。作为优选,所述时钟电路包括若干个D触发器,第一个D触发器的D端连接地址信号焊盘的D信号焊盘,除第一个D触发器以外的D触发器的D端都连接前一个D触发器的Q端,每个D触发器的CLK端都连接地址信号焊盘的时钟信号焊盘,每个D触发器的R端都连接地址信号焊盘的复位信号焊盘,每个D触发器的Q端都还连接到寻址电路。上述两种方式都属于可行的时钟电路结构。本方案的外围电路应用于测试芯片后,测试芯片中的测试结构数量不受用于提供地址信号的焊盘数量的限制,仅受到测试芯片面积、测试结构本身尺寸以及实际测试数量需要的限制。更进一步的,所述的外围电路应用于测试芯片后,根据对时钟电路的选择,可以实现对测试芯片中的待测元件进行依次完全测量,也可以实现对某个待测元件行进有选择性地测量。本技术带来的有益效果是,可以使与用于提供地址信号的焊盘相连接的探针卡数量减少至两个或三个,可以极大地减少地址信号焊盘所占用的面积,在足够的芯片面积上,测试结构的数量可以任意多个,即测试结构的数量不再受限于焊盘的数量。附图说明图1是现有技术的一种测试芯片外围电路结构图;图2是本技术的一种电路结构图;图3是本技术的一种两端输入类型的时钟电路图;图4是本技术的一种三端输入类型的时钟电路图;图中:1、时钟电路,2、寻址电路,3、开关电路,4、地址信号焊盘,5、测量信号焊盘,6、测试结构阵列。具体实施方式下面通过实施例,并结合附图,对本技术的技术方案作进一步具体的说明。实施例1:本实施例的一种可寻址测试芯片用外围电路,如图2所示,包括寻址模块、开关电路3、地址信号焊盘4和测量信号焊盘5,所述寻址模块包括寻址电路2和一个时钟电路1,所述地址信号焊盘与时钟电路的输入端连接,时钟电路的输出端连接寻址电路的输入端,寻址电路的输出端与开关电路连接,测量信号焊盘也与开关电路连接。开关电路连接到测试结构阵列6。如图3所示,时钟电路包括若干个D触发器,第一个D触发器的CLK端连接地址信号焊盘的时钟信号焊盘,除第一个D触发器以外的触发器的CLK端都连接前一个D触发器的Q端,每个D触发器的D端都连接自身的Q非端,每个D触发器的Q端都连接到寻址电路,每个D触发器的R端都连接地址信号焊盘的复位信号焊盘。时钟电路输入端时钟信号CLK和复位信号RESET分别与两个焊盘相连,时钟电路输出地址位端与外围电路的寻址电路相连接,数据信号输入端D与Q非端相连接。测量过程如下:1)通电后,复位信号RESET高电平复位,然后恢复低电平;2)时钟电路经过一个脉冲,地址进位,产生一个新的地址位信号本文档来自技高网
...

【技术保护点】
一种可寻址测试芯片用外围电路,其特征在于,包括寻址模块、开关电路、地址信号焊盘和测量信号焊盘,所述寻址模块包括寻址电路和至少一个时钟电路,所述地址信号焊盘与时钟电路的输入端连接,时钟电路的输出端连接寻址电路的输入端,寻址电路的输出端与开关电路连接,测量信号焊盘也与开关电路连接。

【技术特征摘要】
1.一种可寻址测试芯片用外围电路,其特征在于,包括寻址模块、开关电路、地址信号焊盘和测量信号焊盘,所述寻址模块包括寻址电路和至少一个时钟电路,所述地址信号焊盘与时钟电路的输入端连接,时钟电路的输出端连接寻址电路的输入端,寻址电路的输出端与开关电路连接,测量信号焊盘也与开关电路连接。
2.根据权利要求1所述的可寻址测试芯片用外围电路,其特征在于,所述时钟电路为1-3个。
3.根据权利要求1或2所述的可寻址测试芯片用外围电路,其特征在于,所述时钟电路包括若干个D触发器,第一个D触发器的CLK端连接地址信号焊盘的时钟信号焊盘,除第一个D触发...

【专利技术属性】
技术研发人员:潘伟伟郑勇军
申请(专利权)人:杭州广立微电子有限公司
类型:新型
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1