应用于沟槽型MOS器件的沟槽栅及其制备方法技术

技术编号:10905593 阅读:62 留言:0更新日期:2015-01-14 14:44
本发明专利技术公开了一种应用于沟槽型MOS器件的沟槽栅及其制备方法,包括以下步骤:1)在硅基片上依次生长第一栅氧化层和氮化硅层;2)依次刻蚀氮化硅层和第一栅氧化层以形成沟槽开口;3)在沟槽开口处生长一二氧化硅层;4)刻蚀去除沟槽开口处的二氧化硅层;5)刻蚀硅基片,形成沟槽;6)在沟槽侧壁和圆滑后的沟槽顶角处生长第二栅氧化层;7)去除沟槽表面剩余的氮化硅层;8)在沟槽内填充多晶硅;9)刻蚀后形成最终所需的由多晶硅、第一栅氧化层和第二栅氧化层组成的具有圆滑顶角的沟槽栅结构。本发明专利技术方法形成的具有圆滑顶角的沟槽栅结构,可以解决传统沟槽栅结构中因尖锐沟槽顶角而导致的击穿电压降低问题,提高整个器件最终的击穿电压。

【技术实现步骤摘要】
【专利摘要】本专利技术公开了一种应用于沟槽型MOS器件的沟槽栅及其制备方法,包括以下步骤:1)在硅基片上依次生长第一栅氧化层和氮化硅层;2)依次刻蚀氮化硅层和第一栅氧化层以形成沟槽开口;3)在沟槽开口处生长一二氧化硅层;4)刻蚀去除沟槽开口处的二氧化硅层;5)刻蚀硅基片,形成沟槽;6)在沟槽侧壁和圆滑后的沟槽顶角处生长第二栅氧化层;7)去除沟槽表面剩余的氮化硅层;8)在沟槽内填充多晶硅;9)刻蚀后形成最终所需的由多晶硅、第一栅氧化层和第二栅氧化层组成的具有圆滑顶角的沟槽栅结构。本专利技术方法形成的具有圆滑顶角的沟槽栅结构,可以解决传统沟槽栅结构中因尖锐沟槽顶角而导致的击穿电压降低问题,提高整个器件最终的击穿电压。【专利说明】应用于沟槽型MOS器件的沟槽栅及其制备方法
本专利技术涉及半导体集成电路制造工艺,尤其涉及一种应用于沟槽型MOS器件的沟槽栅及其制备方法。
技术介绍
传统的平面型MOS(金属氧化物半导体)器件中,其MOS晶体管的源极、栅极和漏极都位于硅片的水平面上,不仅占用的面积大,而且导通电阻和功耗也较大,无法满足功率器件小型化和低功耗化的要求。而沟槽型MOS器件巧妙地将晶体管的栅极形成于垂直于硅片表面的沟槽内,从而使导通通道转移到硅片的纵向方向,这样做有三个优点:(1)缩小器件面积,进一步提高器件集成密度,(2)有效降低了导通电阻和功耗,(3)基本消除了空穴在P讲的横向流动,有效地抑制了 pnpn闩锁效应(pnpn闩锁效应是指当器件的工作电流比闩锁临界电流大时,器件的寄生pnpn管会导通,而此时实际控制器件的MOS管可能还没导通,因此就无法由外电路通过MOS管来控制器件的关断)。因此沟槽型MOS器件被普遍应用于功率器件。 在沟槽型MOS器件制造工艺中,晶体管的栅极在沟槽内部形成,用来控制MOS器件的开与关,因此沟槽栅的制作是非常关键和重要的工艺,图1是传统沟槽栅的结构,其制备工艺主要包括以下步骤:(I)在需要制作沟槽栅的硅基片100上经由光刻和刻蚀的方法形成沟槽400 ; (2)使用湿法清洗或牺牲氧化的方法去除沟槽表面的缺陷和杂质;(3)栅氧化层201的生长;(4)多晶硅700的填充;(5)经由光刻和刻蚀的方法形成最终所需的由多晶硅700和栅氧化层201组成的沟槽栅结构。在上述方法中,因为步骤(I)所形成的沟槽顶角404很尖锐(90°直角),电荷容易在此累积并形成较密集的电场(尖端放电),在施加同样的外部电压的情况下,容易在沟槽顶角404处发生电击穿(Break down)而形成漏电,而在沟槽的侧壁和底部因为没有电场的累积而不容易发生击穿,因此沟槽顶角404处的击穿电压(BV:Breakdown Voltage)通常都会小于沟槽的侧壁和底部的击穿电压,这个较小的击穿电压也决定了整个器件的击穿电压。因此在传统工艺中,往往因为在尖锐的沟槽顶角404处容易发生电击穿而降低了整个器件的击穿电压。
技术实现思路
本专利技术解决的技术问题是提供一种应用于沟槽型MOS器件的沟槽栅及其制备方法,通过两次热氧化法来圆滑沟槽的顶角,以解决传统沟槽栅结构中因尖锐沟槽顶角而导致的击穿电压降低的问题,提高整个器件最终的击穿电压。 为解决上述技术问题,本专利技术提供一种应用于沟槽型MOS器件的沟槽栅的制备方法,包括以下步骤: (I)在需要制作沟槽栅的硅基片上依次生长第一栅氧化层和氮化硅层; (2)依次刻蚀氮化硅层和第一栅氧化层以形成沟槽开口 ; (3)使用热氧化法在沟槽开口处生长一二氧化硅层,形成圆滑后的沟槽顶角; (4)以沟槽表面剩余的氮化硅层为刻蚀掩模,刻蚀去除沟槽开口处的二氧化硅层; (5)以沟槽表面剩余的氮化硅层为刻蚀掩模,刻蚀硅基片,形成沟槽; (6)使用热氧化法在沟槽侧壁和圆滑后的沟槽顶角处生长第二栅氧化层,获得再次圆滑后的沟槽顶角; (7)使用湿法刻蚀法去除沟槽表面剩余的氮化硅层; (8)使用化学气相淀积方法在沟槽内填充多晶硅; (9)经由光刻和刻蚀的方法形成最终所需的由多晶硅、第一栅氧化层和第二栅氧化层组成的具有圆滑顶角的沟槽栅结构。 在步骤(I)中,在所述第一栅氧化层生长之前,使用湿法清洗和/或牺牲氧化的方法去除硅基片表面的缺陷和杂质。所述第一栅氧化层使用热氧化法生长,其生长温度为750-1100°C,其厚度为50-5000埃。所述氮化硅层采用低压化学气相淀积方法生长,其厚度为 1000-5000 埃。 在步骤(3)中,所述的热氧化法包括干法氧化和湿法氧化,其生长温度为750-1100°C,在热氧化生长所述二氧化硅层的过程中需要消耗一部分硅基片里的硅,硅基片上位于沟槽顶角处的硅也会被消耗掉一小部分,形成圆滑后的沟槽顶角。所述二氧化硅层的厚度为100?10000埃。 在步骤(4)中,所述的刻蚀是指各项同性的湿法刻蚀。优选地,所述的刻蚀是指以氢氟酸或被氟化铵缓冲的稀氢氟酸为主要刻蚀溶剂的各向同性的湿法刻蚀。 在步骤¢)中,在所述第二栅氧化层生长之前,使用湿法清洗的方法去除所述沟槽侧壁和圆滑后的沟槽顶角处的缺陷和杂质。所述第二栅氧化层使用热氧化法生长,其生长温度为750-1100°C,厚度为50-5000埃。所述第二栅氧化层的厚度和第一栅氧化层的厚度相问。 在步骤(9)中,在所述光刻之前,可采用干法回刻或化学机械研磨的方法对步骤 (8)所形成的多晶硅进行平坦化处理。 此外,本专利技术还提供采用上述方法制得的应用于沟槽型MOS器件的具有圆滑顶角的沟槽栅结构。 和现有技术相比,本专利技术具有以下有益效果:本专利技术通过在传统工艺中沟槽刻蚀前分别增加一步热氧化生长和湿法刻蚀步骤,利用热氧化法横向扩散和需消耗部分硅的特点,将氮化硅层下面沟槽顶角热氧化成二氧化硅,由于该热氧化过程会消耗部分沟槽顶角处的硅,因此会使沟槽的尖锐顶角变得更圆滑,进一步,当采用各项同性的湿法刻蚀去除沟槽开口处的二氧化硅时,由于湿法的横向刻蚀特性,氮化硅下面沟槽顶角处的二氧化硅也会被去除,从而露出圆滑的顶角,使得该圆滑顶角在后续的第二栅氧化层生长过程中能进一步被圆滑。因此采用本专利技术方法可以形成具有圆滑沟槽顶角的沟槽栅结构,解决了传统沟槽栅结构中因尖锐沟槽顶角而导致的击穿电压降低的问题,提高了整个器件最终的击穿电压。 【专利附图】【附图说明】 图1是用传统工艺获得的具有尖锐沟槽顶角的沟槽栅结构示意图; 图2是本专利技术的具有圆滑沟槽顶角的沟槽栅结构的制造方法流程图; 图3是本专利技术的具有圆滑沟槽顶角的沟槽栅结构的制造方法示意图;其中,图3(A)是本专利技术方法的步骤(I)完成后的示意图;图3(B)是本专利技术方法的步骤(2)完成后的示意图;图3(C)是本专利技术方法的步骤(3)完成后的示意图;图3(D)是本专利技术方法的步骤(4)完成后的示意图;图3(E)是本专利技术方法的步骤(5)完成后的示意图;图3(F)是本专利技术方法的步骤(6)完成后的示意图;图3(G)是本专利技术方法的步骤(7)完成后的示意图;图3(H)是本专利技术方法的步骤(8)完成后的示意图;图3(1)是本专利技术方法的步骤(9)完成后的不意图; 图4是图3(1)的局部放大示意图。 图中附图标记说明如下: 100-硅基片,200-第一栅氧化层,201-传统沟槽本文档来自技高网
...

【技术保护点】
一种应用于沟槽型MOS器件的沟槽栅的制备方法,其特征在于,,包括以下步骤:(1)在需要制作沟槽栅的硅基片上依次生长第一栅氧化层和氮化硅层;(2)依次刻蚀氮化硅层和第一栅氧化层以形成沟槽开口;(3)使用热氧化法在沟槽开口处生长一二氧化硅层,形成圆滑后的沟槽顶角;(4)以沟槽表面剩余的氮化硅层为刻蚀掩模,刻蚀去除沟槽开口处的二氧化硅层;(5)以沟槽表面剩余的氮化硅层为刻蚀掩模,刻蚀硅基片,形成沟槽;(6)使用热氧化法在沟槽侧壁和圆滑后的沟槽顶角处生长第二栅氧化层,获得再次圆滑后的沟槽顶角;(7)使用湿法刻蚀法去除沟槽表面剩余的氮化硅层;(8)使用化学气相淀积方法在沟槽内填充多晶硅;(9)经由光刻和刻蚀的方法形成最终所需的由多晶硅、第一栅氧化层和第二栅氧化层组成的具有圆滑顶角的沟槽栅结构。

【技术特征摘要】

【专利技术属性】
技术研发人员:郭晓波胡荣星
申请(专利权)人:上海华虹宏力半导体制造有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1