先进微装置公司专利技术

先进微装置公司共有613项专利

  • 一种利用目标安全执行输入/输出装置存取的方法与装置。执行了一个软件对象(350)。建立了供该软件对象(350)使用的安全等级。使用至少一个的安全等级执行多表式输入输出(I/O)空间存取。执行了软件对象(350)的功能。
  • 本发明提供了一种用来控制对其中储存有安全数据的内存(108)的若干段的访问的方法和装置。一安全检查单元(304)保持内存(108)的多个段中与这些多个段的每一个中是否储存有安全数据有关的信息。一提示目录(302)保持多个这些段的任何段中...
  • 一种选择性执行输入/输出(I/O)指令的方法和装置设备。该方法包括于内存(206)中产生I/O许可位图(600)并接收I/O端口数字和安全状态认证(SCID)值。该方法并包括使用该SCID值和该I/O端口数字访问该存储的I/O许可位图(...
  • 一种可从上下文(context)取得信息,称为“配置文件”(configuration document),而用以分离产程进行时各相关信息之方法、系统以及计算机程序产品。上下文/配置关联可独立建构于制程上下文与具产程进行指令之上下文无关...
  • 一种集成电路(212),计算机系统(200A-B)以及操作该计算机系统(200A-B)的方法。该方法包括在微控制器中接收验证请求,并请求来自安全装置的安全数据。该方法还包括在该微控制器中接收来自该安全装置的安全数据,并评估该安全数据。该...
  • 一种系统,可包含调度装置(118)及执行核心(124)。该调度装置包含分配给操作的记录(522)。此记录包含非猜测标记(512)及猜测标记(524),且非猜测标记及猜测标记二者皆与操作的第一操作数相关。调度装置配置用以发布操作,以对由可...
  • 本发明揭露一种系统,该系统可包括一内存文件(132),该内存文件包括配置以将第一寻址模式与第一标记储存的一记录,以及耦合该内存文件的一执行核心。该内存文件可能配置以将包括在记录中的第一寻址模式与装载操作的第二寻址模式相比较。假如第二寻址...
  • 一种利用特性化、自主的主动软件代理以实现自动化制造环境的装置以及方法,该软件代理(agents)(265)通过其所代表的实体类型以及于处理流程中所执行的功能予以特性化。该装置包括处理流程,该处理流程包含多个制造区域实体(115、130、...
  • 用于处理安全异常的一种方法与系统。该方法包括:在安全内存内基地址处建立安全异常堆栈框架(900)。该方法还包括:写入出错码的序地址与一个或多个寄存器值到所述安全异常堆栈框架(900),并且执行多个安全异常指令。
  • 一种微处理器,包括:个别配置以执行指令的多个执行单元;以及配置为调配由该多个执行单元所执行的指令的指令调配电路。耗电管理控制单元包括可编程单元,用来存储标示一个或多个减少耗电模式的信息。在第一功能节制技术的执行中,可配置该耗电管理控制单...
  • 本发明提供一种在安全计算环境中执行内存管理的方法和系统(400A-B)。该方法包括执行一不安全例程并接收来自该不安全例程的请求。该方法还包括在硬件中执行该请求的第一次评估,和在软件中的安全例程中执行该请求的第二次评估。计算机系统(400...
  • 本发明提供一种USB主机控制器,用来处理至少一个USB设备和计算机系统的系统内存之间的数据业务。该USB主机控制器包括数据取出单元(530),用来从系统内存中取出数据元素;储存单元(535),用来储存取出的数据元素;以及事务处理处理单元...
  • 本发明揭示了一种用于计算机系统的I/O节点的外围接口电路。计算机系统的输入/输出节点的外围接口电路包含第一缓冲电路、第二缓冲电路及总线接口电路。第一缓冲电路接收数据包命令,并可包含多个第一缓冲器,每个缓冲器对应于多个虚拟信道中的一个分别...
  • 一种计算机系统(10、20)包括可透过执行安全初始化指令以初始化安全执行模式的处理器。此外,该处理器可透过执行安全操作系统程序代码区段而于安全执行模式中予以执行。该计算机系统复包括透过输入/输出连结(225)耦接至该处理器的输入/输出接...
  • 一种将其中包含一可进入安全执行模式的处理器100的一计算机系统10初始化的方法,包含下列步骤:将一安全操作系统程序代码片段加载程序储存在对应于一系统内存110内的一特定地址范围的多个位置。该方法还包含下列步骤:执行一安全初始化指令。执行...
  • 一种在制造流程中规划预订的方法和装置。此方法和装置包含多个方面,这些方面包含:处理窗口在承诺窗口内浮动的预定事项;处理窗口包含消耗和处理区间以及处理窗口可重叠有其它预定事项的处理区域的预定事项;不同种类的日程表的用途,日程表包含以多种状...
  • 本发明提供一种结合高级技术附件规格(ATA)及串行高级技术附件规格(SATA)的控制器,该控制器包括用以控制由ATA兼容的并行储存装置(135,140)传入及或传出数据的控制单元(300-330),以及用以控制由SATA兼容的串行储存装...
  • 本发明揭示一种决定主处理器的内部状态的方法及装置。可将测试数据加载到服务处理器(140)的一输出端口(152)。该服务处理器(140)可轮询该主处理器(10)中储存的一有效位。在判定该有效位被清除时,该服务处理器(140)可将测试数据传...
  • 一种存储器件(150)可实施成响应指定不同脉冲时间的一个或多个指令编码,这些指令编码的脉冲时间不同于该存储器件的目前脉冲时间设定所指示的脉冲时间。比如,一种存储器件(150)可包括:存储器阵列(152)和架构成储存指示目前脉冲时间值的模...
  • 本发明揭示了一种提取寄生电阻及电容值以便仿真一集成电路的性能的方法(200)、系统(100)及计算机程序产品。可识别一集成电路中的一选定数目的互连线路(204)(相关互连线路)。可修整其中包含该集成电路中一列表的晶体管的网表,其方式为在...