先进微装置公司专利技术

先进微装置公司共有613项专利

  • 本发明提供互联网络硬件说明码生成系统、方法和脚本。该互联网络硬件说明码生成系统(185)包含适用于生成一个或一个以上的硬件说明语言文件(220)的硬件说明码生成主机(200),以可应一个或一个以上的输入参数(210)。用户上传对应于电路...
  • 设定成以推测方式使缓存行失效的高速缓存控制器,可立即响应失效请求或指令,而不必等候错误检查的完成。为了避免错误检查判定该失效操作是错误的而不应执行该失效操作,所以在该错误检查完成之前,该高速缓存控制器使在推测方式下失效的该缓存行不会被修...
  • 本发明提供一种用于保密内存的部分的方法及装置。本方法包括用以保护和指示至少一个存有读取和写入禁能的至少其中之一的信息的内存的实际地址识别信息。本方法包括接收从程序来的请求以访问信息。本方法更进一步包括反应以判定程序有授权访问信息而访问信息。
  • 本发明提供一种主机频道适配卡,藉由压缩具有相似特性的队列对到队列对表格,而配置用来有效管理多个队列对,该队列对表格用来储存具有共享属性的压缩队列对入口。因此,多重虚拟队列对可以创造出储存于队列对属性数据库内令较少的实际队列对。
  • 本发明提供一种可以关闭后门访问机制的方法、装置和系统。处理器包括第一寄存器,该寄存器设定成可储存一个或多个硬件除错测试(hardware-debug-test,HDT)激活位;相连的第一控制逻辑以便接收多个HDT输入信号;以及和第一寄存...
  • 本发明揭示了一种微处理器,该微处理器被设定成储存被舍弃的指令及数据字节。在一个实施例中,该微处理器包含预解码单元、指令高速缓存、数据高速缓存、及二级高速缓存。该预解码单元接收指令字节,并生成对应的预解码信息,且该预解码信息连同所述指令字...
  • 一种计算机系统,包括外围设备(215)及处理单元(110)。此处理单元(110)可通过标准操作模式内的外围设备为接口以及通过特许操作模式内的验证代理程序运行驱动程序,其中该验证代理程序包括可验证该驱动程序的程序指令。其外围设备可包括通讯...
  • 本发明计算机系统(100)包含第一处理器(102)、与第一处理器通讯的第二处理器(104)、耦合到第一(102)及第二处理器(104)且包含多个记忆位置的内存(106)(即共享式内存)、以及耦合到第一处理器(102)的储存装置(110或...
  • 本发明针对存储器区域提供外部锁固机制的一种方法和系统。存储器包括与基本输入/输出系统(BIOS)数据相组合的多个第一储存位置和多个第二储存位置。多个第二储存位置包含仅在系统管理模式(SMM)可读的多个第一区块以及在SMM与除了SMM以外...
  • 一种用于执行分支预测的方法及机构。处理器被配置成具有第一级分支预测高速缓存,该第一级分支预测高速缓存被配置成存储对应于一组指令的分支预测信息。此外,第二级分支预测高速缓存(260、1828)用来存储从该第一级高速缓存移除的分支预测信息。...
  • 本发明提供一种计算机系统,包含处理器,以及具有激活程序储存于其中的序列存取内存。激活加载器包含状态机,可响应计算机系统的起始,并控制序列存取内存,以读取激活程序,接着控制处理器,使跳至序列内存的激活程序。激活程序的第一内存页更进一步使激...
  • 本发明提供一种计算机系统输入/输出节点。用于计算机系统的输入/输出节点包含配置为接收在第一通讯路径上的第一指令的第一接收器单元及经由连接以发送第一对应的指令的第一发送器单元,该第一对应的指令对应于在第二通讯路径上的第一指令。该输入/输出...
  • 一种计算机系统输入/输出节点的标识及仲裁机制,它包括可设定接收多个控制命令的标识电路,该标识电路亦可设定为各个控制命令产生标识值。该标识机制可包含与标识电路相连的缓冲电路。该缓冲电路可包括多个缓冲区,其中每个缓冲区与用以存储各自虚拟信道...
  • 本发明提供一种执行虚拟内存访问的方法及装置。本发明执行软件对象,建立对于软件对象的安全级别,并建立。本发明接收根据执行的软件对象的内存访问需求,并对应于二级表中区段的至少一个安全级别作确定。本发明响应于执行的软件对象,验证执行安全级别与...
  • 本发明提供一种集成电路,一种计算机系统,以及一种操作计算机系统的方法。该集成电路系包含内部总线,连接至内部总线的微控制器。该微控制器设成用以控制该内部总线。以太网络控制器亦可耦接至内部总线,以及多数个缓冲器系连接于微控制器及以太网络控制...
  • 本发明揭示一种内存管理单元(MMU),用于管理分散存储在多个内存页内数据的内存。MMU包含有保密检测单元(SCU),接收在当前指令执行期间所产生的线性地址。此线性地址具有存在于所选择内存页内的相对应物理地址。SCU利用线性地址存取一个或...
  • 本发明提供一种在多处理器计算机系统中连接线用的交换输入输出节点。输入输出节点交换器包括执行于集成电路芯片上的桥接单元和分组总线交换器单元。桥接单元可接收多个从外围总线来的外围信息事项,并可发送多个对应于该多个外围信息事项的上游分组事项。...
  • 一种用于计划生产流程的方法,是包含有在一个处理流程中处理多个制造产品;为该多个制造产品的至少一个子集合决定产品处理状态衡量值;为在该处理流程中的多个工具决定工具可用状态衡量值;以及依据该产品处理状态衡量值与该工具可用状态衡量值而计划该制...
  • 主桥接器(404)包括内存控制器(1304)及安全检查单元(418)。该内存控制器(1304)连接到用来存储安排在多个内存分页内的数据的内存(406),该内存控制器(1304)接收内存访问信号并访问该内存(406)。该安全检查单元(41...
  • 一种对安全性敏感指令监控执行的方法与装置。第一安全标志(ID)与处理器(305)所执行的多个指令中的每一个或一指令集合相关联。在该处理器(305)上所执行的软件程序代码请求执行多个指令中至少一个或一指令集合。该处理器(305)获得与运行...