思尔芯上海信息科技有限公司专利技术

思尔芯上海信息科技有限公司共有23项专利

  • 本发明提供了基于FPGA硬件系统的HDL源码加密方法,包括安全加密密钥的生成、HDL源文件的加密、HDL源文件的解密。安全加密密钥的生成,包括FPGA硬件系统的若干个传感器随机生成若干个随机数;若干个随机数经私有的数学算法运算进行一次加...
  • 本发明提供了一种多芯片的并行深度调试系统、调试方法、应用,并行深度调试方法,包括以下步骤:S1、多个芯片的调试数据的打包处理;S2、各个芯片的高速串行数据包输入至专用调试芯片内;S3、专用调试芯片接收并解析恢复各个芯片的调试数据;S4、...
  • 本发明提供了一种应用于多芯片调试系统的调试信息同步方法,包括以下步骤:S1、多芯片调试系统的各个调试芯片产生调试信息数据包;S2、各个调试芯片的调试信息数据包依照时钟周期打包成若干个标准数据包,调试芯片的各个标准数据包按照时间顺序依次打...
  • 本发明实施例中提供了一种并发控制多个FPGA的原型验证平台,属于计算机辅助设备技术领域,具体包括验证控制器和外接端口;所述外接端口用于向所述验证控制器传输验证指令;所述验证控制器用于基于所述验证指令控制各FPGA中至少一组FPGA的运行...
  • 本发明实施例中提供了一种用于原型验证的虚拟存储设备,属于计算机辅助装置技术领域,具体包括虚拟接口、控制器和虚拟存储器;虚拟接口与待验证存储控制器连接,用于接收待验证存储控制器的指令信息,并将指令信息传输至虚拟存储器;虚拟存储器用于根据指...
  • 本发明提供了一种高速串行收发器的交换系统,应用于多个FPGA验证系统的组网连接中,包括光电转换模块、光纤传输模块和光信号交换模块;所述光电转换模块用于将高速串行收发器的电信号转为光信号,所述光纤传输模块用于将系统需要传输的光信号全部传导...
  • 本发明实施例中提供了一种数据传输方法,属于计算机辅助设计技术领域,所述数据包括用户数据信号、检错信号和无效数据信号;具体方法为:数据传输过程中,将检错信号的触发时间设置在所述无效数据的传输时间中,用所述检错结果信号替换部分所述无效数据信...
  • 本发明公开了一种FPGA端口扩展的方法,通过对每个FPGA的外部连接接口进行统一处理,利用FPGA厂家提供的底层高速数据串并转换IP模块,采用TDM技术,生成新的顶层,自动加入每个FPGA的数据收发模块。根据用户设定的数据信号传输比例,...
  • 本发明公开了一种FPGA时分复用多路数据传输的方法、存储介质及终端,所述方法包括如下步骤:通过计算机对用户的芯片设计RTL进行分割处理,选择FPGA验证平台并根据处理结果产生不同的格式的门电路网表库文件,并输出统一的EDIF格式的网表库...
  • 本发明公开了一种基于连接器扩展FPGA互联IO的编译系统及方法,所述系统包括:连接器设置管理模块,用于给用户提供一个设置界面,并给用户用来设置单个FPGA开发板或多个FPGA开发板连接器间连接设置管理功能;时分复用TDM模块,采用同一物...
  • 本发明公开了一种开发板的独立电源板控制系统、方法、介质及终端,所述系统包括:电源板监控模块,用于对开发板电源进行状态监控,并将监控数据存储起来;识别模块,用于接收用户远程信号和获取用户IP地址,和用户数据库中的信息对比;电源板管理芯片模...
  • 本发明公开了一种以太网生成可编程时钟的方法、系统、介质及终端,所述方法包括:根据用户需要设置硬件环境,IP地址和时钟芯片信号;通过I2C协议控制时钟芯片控制并生成多个参数,收集时钟生成参数,并连接计算机的以太网向外部发出;外部硬件解析以...
  • 本发明公开了一种基于PCIE接口高速传输方法、存储介质及终端,所述方法包括:判断FPGA原型验证开发板中功能库是否存在,在确定功能库存在之后对所述功能库进行初始化;调用设备查找打开接口,枚举当前终端中所有的PCIe设备,并打开设备CAP...
  • 本发明公开了一种多个FPGA的设计分割的方法、系统、存储介质及终端,所述方法包括:根据用户选择将用户的逻辑设计编译为统一格式的网表库文件;用户设置分割策略,根据分割策略对生成的网表库文件按照分割策略进行切割算法运算,计算得到最优切割边界...
  • 本发明公开了一种芯片设计的黑盒分割管理系统、方法、介质及终端,包括:黑盒信息定义模块,用于导入用户设计信息,将用户芯片设计中的部分信息定义为黑盒模块;资源分析模块,用于把被黑盒信息定义模块定义为黑盒模块的常用模块统计并从用户设计中分离出...
  • 本发明公开了一种FPGA原型验证开发板管脚分配系统、方法、介质及终端,所述系统包括:管脚检测模块,用于通过自测程序对开发板的管脚同时进行检测,并对检测的管脚进行标号,根据标号独立记录检测结果;检测结果处理模块,根据管脚检测模块的检测结果...
  • 本发明公开了一种基于开发板的电源监控方法及系统,所述方法包括:步骤S1、添加需要监测的开发板,将需要监测的开发板连接到计算机并确认工作正常和以太网正常连接;步骤S2、采用多颗芯片对开发板进行电源管理,开发板上不同的Rail负责管理不同的...
  • 本发明公开了一种基于FPGA原型验证开发板的信号调试系统及方法,所述系统包括:探测设置模块,DM连接器分配模块,根据信号探测设置的结果,给用户选择不同开发板上连接器的数量;设置分析器模块,供用户选择开发板上需要查找的信号,并将选择的信号...
  • 本发明公开了一种FPGA原型验证开发板时分分析系统、方法、介质及终端,所述系统包括:时钟约束模块,用来检测当前开发板工程设计中,是否存在约束文件以用来约束时钟;板级设计时分分析模块,给用户提供一个双向对话框,用来确定设计对象的时分特性是...
  • 本发明公开了一种基于FPGA原型验证开发板的Cable测试系统及方法,所述系统包括起始自测模块,测前模块和终端测试模块,所述方法包括启动Cable起始自测试模块,给用户提供一个显示对话框,并初步检测连接器的连接情况后显示测试结果;通过测...