一种栅极驱动电路、阵列基板、显示装置以及驱动方法制造方法及图纸

技术编号:9490777 阅读:69 留言:0更新日期:2013-12-26 00:33
本发明专利技术实施例公开了一种栅极驱动电路、阵列基板、显示装置以及驱动方法,用于解决现有栅极驱动电路在工作时功耗大的问题。本发明专利技术的栅极驱动电路包括至少一个子电路,任一子电路包含M个移位寄存器单元,M为不小于3的正整数,其中:任一子电路中,用于驱动奇数行栅极信号线的移位寄存器单元依次相连且上一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端相连,用于驱动偶数行栅极信号线的移位寄存器单元依次相连且上一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端相连。在保证显示品质的前提下,降低了功耗。

【技术实现步骤摘要】
【专利摘要】本专利技术实施例公开了,用于解决现有栅极驱动电路在工作时功耗大的问题。本专利技术的栅极驱动电路包括至少一个子电路,任一子电路包含M个移位寄存器单元,M为不小于3的正整数,其中:任一子电路中,用于驱动奇数行栅极信号线的移位寄存器单元依次相连且上一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端相连,用于驱动偶数行栅极信号线的移位寄存器单元依次相连且上一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端相连。在保证显示品质的前提下,降低了功耗。【专利说明】—种栅极驱动电路、阵列基板、显示装置以及驱动方法
本专利技术涉及显示
,特别涉及一种栅极驱动电路、包含该栅极驱动电路的阵列基板。显示装置以及驱动方法。
技术介绍
近年来,随着显示技术的快速发展,平板显示装置(Flat Panel Display,FPD)具有完全平面化、质量轻、厚度薄以及省电等特点,符合未来图像显示装置发展的趋势。目前,常见的平板显示装置包括等离子显示板(Plasma DisplayPanel,PDP)、液晶显示器(LiquidCrystal Display, IXD)、场发射显示器(FieldEmission Display, FED)、有机发光二极管(Organic Light-Emitting Diode, OLED)显示装置、投影显示装置等等。在平板显示领域中,IXD由于具有重量轻、体积小、厚度薄等特点,称为发展最快、技术最成熟、应用面最广泛的平板显示装置。对于传统的液晶显示装置来说,其驱动电路如图1所示,由栅极驱动电路11和源极驱动电路12组成,其中,栅极驱动电路11用于产生栅极脉冲信号,以选通水平方向上的栅极线,源极驱动电路12用于产生数据信号,以将对应灰阶的电压写入垂直方向的源极线,从而使液晶分子的偏转随之发生改变,以实现不同灰阶的显示。目前多数IXD中,栅极驱动电路11和源极驱动电路12设置于显示面板的外部,并分别通过COF (Chip On Film)与显示面板13连接。然而,上述驱动电路的设计方式成本比较高。为了进一步节省成本,尤其是节省C0F,一种在显示面板的基板上制作由移位寄存器所组成的栅极驱动电路的技术,即整合驱动电路(Gate In Panel,GIP)技术随之产生。传统的GIP型显示装置中,对栅极信号线采用逐行扫描的方式,每一行栅极信号线连接的薄膜晶体管(Thin Film Transistor,TFT)开关依次被打开,任意相邻的数据信号线上施加不同极性的灰阶信号,即源极输出为I点翻转方式,而使得每个像素点所存储的电压极性都与其上下左右相邻的像素的极性相反,即达到I点翻转的显示效果,由于传统的GIP型显示装置中,源极输出为I点翻转方式,这样的频繁翻转过程中会造成能量的损耗,从而增大显示装置的整体功耗。
技术实现思路
本专利技术实施例提供了一种栅极驱动电路、包含该栅极驱动电路的阵列基板、显示装置以及驱动方法,用于解决现有栅极驱动电路在工作时,显示装置的整体功耗大的问题。本专利技术实施例提供了一种栅极驱动电路,该栅极驱动电路包含至少一个子电路,所述子电路包含M个移位寄存器单元,每个所述移位寄存器单元用于驱动一条不同的栅极信号线,M为不小于3的正整数,其中:所述子电路中,用于驱动奇数行栅极信号线的移位寄存器单元依次相连且上一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端相连,用于驱动偶数行栅极信号线的移位寄存器单元依次相连且上一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端相连;所述驱动奇数行栅极信号线的移位寄存器单元至少对两条栅极信号线依次施加栅极扫描信号后,所述驱动偶数行栅极信号线的移位寄存器单元对栅极信号线依次施加栅极扫描信号;或者,所述驱动偶数行栅极信号线的移位寄存器单元至少对两条栅极信号线依次施加栅极扫描信号后,所述驱动奇数行栅极信号线的移位寄存器单元对栅极信号线依次施加栅极扫描信号。在实施中,所述栅极驱动电路在工作时,对于任一所述子电路:先开启用于驱动奇数行栅极信号线的移位寄存器单元再开启用于驱动偶数行栅极信号线的移位寄存器单元;或者,先开启用于驱动偶数行栅极信号线的移位寄存器单元再开启用于驱动奇数行栅极信号线的移位寄存器单元。在实施中,所述栅极驱动电路包括至少两个子电路,上一个子电路中最后一个开启的移位寄存器单元的输出端与下一个子电路中第一个开启的移位寄存器单元的输入端相连。本专利技术实施例中,所述栅极驱动电路中,用于驱动第一条奇数行栅极信号线的移位寄存器单元的输入端与第一帧开启信号相连,和/或,用于驱动第一条偶数行栅极信号线的移位寄存器单元的输入端与第二帧开启信号相连;任一所述子电路中,用于驱动奇数行栅极信号线的移位寄存器单元的时钟信号输入端与不同的时钟控制信号相连,且与每个移位寄存器单元相连的时钟控制信号在一个脉冲周期内依次输出,以使用于驱动奇数行栅极信号线的移位寄存器单元依次产生栅极扫描信号;用于驱动偶数行栅极信号线的移位寄存器单元的时钟信号输入端与不同的时钟控制信号相连,且与每个移位寄存器单元相连的时钟控制信号在一个脉冲周期内依次输出,以使用于驱动奇数行栅极信号线的移位寄存器单元依次产生栅极扫描信号。本专利技术实施例中,上一个子电路中最后一个开启的移位寄存器单兀的输出端与下一个子电路中第一个开启的移位寄存器单兀的输入端相连,具体为:若先开启用于驱动奇数行栅极信号线的移位寄存器单元再开启用于驱动偶数行栅极信号线的移位寄存器单元的方式,则:上一个子电路中用于驱动最后一条偶数行栅极信号线的移位寄存器单元的输出端与下一个子电路中用于驱动第一条奇数行栅极信号线的移位寄存器单元的输入端相连;若先开启用于驱动偶数行栅极信号线的移位寄存器单元再开启用于驱动奇数行栅极信号线的移位寄存器单元的方式,则:上一个子电路中用于驱动最后一条奇数行栅极信号线的移位寄存器单元的输出端与下一个子电路中用于驱动第一条偶数行栅极信号线的移位寄存器单元的输入端相连。本专利技术实施例的栅极驱动电路中,任一子电路的用于驱动奇数行栅极信号线的移位寄存器单元依次相连且上一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端相连,用于驱动偶数行栅极信号线的移位寄存器单元依次相连且上一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端相连;所述驱动奇数行栅极信号线的移位寄存器单元至少对两条栅极信号线依次施加栅极扫描信号后,所述驱动偶数行栅极信号线的移位寄存器单元对栅极信号线依次施加栅极扫描信号;或者,所述驱动偶数行栅极信号线的移位寄存器单元至少对两条栅极信号线依次施加栅极扫描信号后,所述驱动奇数行栅极信号线的移位寄存器单元对栅极信号线依次施加栅极扫描信号。因此,采用本专利技术实施例提供的栅极驱动电路驱动栅极信号线时,由于扫描不同奇数行栅极信号线时对同一条数据信号线施加相同极性(记为第一极性)的灰阶信号,且扫描不同偶数行栅极信号线时对同一条数据信号线施加与第一极性相反的第二极性的灰阶信号,使得源极输出为多点翻转模式,而由于扫描不同奇数行栅极信号线时,对同一条数据信号线施加相同极性(记为第一极性)的灰阶信号且任意相邻两条数据信号线施加不同极性的灰阶信号,且扫描不同偶数行栅极信号线时,对同一条数据信号线施加与第本文档来自技高网
...

【技术保护点】
一种栅极驱动电路,其特征在于,所述栅极驱动电路包含至少一个子电路,所述子电路包含M个移位寄存器单元,每个所述移位寄存器单元用于驱动一条不同的栅极信号线,M为不小于3的正整数,其中:所述子电路中,用于驱动奇数行栅极信号线的移位寄存器单元依次相连且上一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端相连,用于驱动偶数行栅极信号线的移位寄存器单元依次相连且上一级移位寄存器单元的输出端与下一级移位寄存器单元的输入端相连;所述驱动奇数行栅极信号线的移位寄存器单元至少对两条栅极信号线依次施加栅极扫描信号后,所述驱动偶数行栅极信号线的移位寄存器单元对栅极信号线依次施加栅极扫描信号;或者,所述驱动偶数行栅极信号线的移位寄存器单元至少对两条栅极信号线依次施加栅极扫描信号后,所述驱动奇数行栅极信号线的移位寄存器单元对栅极信号线依次施加栅极扫描信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:徐帅王智勇朱红张郑欣
申请(专利权)人:北京京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1