显示面板的阵列基板及其修补方法技术

技术编号:5148331 阅读:147 留言:0更新日期:2012-04-11 18:40
一种显示面板的阵列基板及其修补方法,该方法包括下列步骤。提供一阵列基板,其包括基板、栅极线、数据线、共通线与修补线段。栅极线与数据线呈交叉设置并定义出多个像素区,数据线包括一第一数据线,共通线包括一第一共通线。第一数据线具有一断线缺陷。进行一切割工艺,于第一共通线形成一第一切断处与一第二切断处,以使第一切断处与第二切断处之间的第一共通线形成一浮置的共通修补线段。进行一连接工艺,电性连接修补线段、第一数据线与共通修补线段,以使得共通修补线段作为第一数据线的一替代线路。本发明专利技术可有效提升修补后的显示面板的显示品质,并可实现窄边框的设计。

【技术实现步骤摘要】

本专利技术涉及一种,尤其涉及一种具有低电阻电 容负载与高显示品质的。
技术介绍
显示面板,例如液晶显示面板主要由阵列基板(array substrate)、彩色滤光片 基板(CF substrate)、以及填充于两基板之间的液晶分子所组成,其中阵列基板上设有多 个呈阵列状排列的像素区,以及栅极线、数据线、共通线与薄膜晶体管等元件。随着液晶显 示器的应用日渐普及,消费者对于液晶显示器的解析度与像素开口率的要求也不断向上提 升,而为了满足高解析度与高像素开口率的规格,导线的线宽必须缩减,且导线的密度必须 提高。在上述情况下,在制作阵列基板上的栅极线、数据线或其它导线图案时,缺陷产生的 机率也会随之增加。在成本考量下,若此缺陷在可修补的范围内,一般会于阵列基板的周边 区先行布设用来修补数据线或栅极线的修补线路,借此当数据线或栅极线上产生断线缺陷 时,可使用修补线路作为替代线路。然而,由于修补线路布设于阵列基板的周边区,因此修 补线路的电阻电容负载会因其路径过长而增加,一旦作为替代线路时会造成信号延迟而使 得像素充电时间不足,而影响显示品质。此外,阵列基板的周边区必须保留足够空间以布设 修补线路,使得公知液晶显示面板无法具有窄边框的设计。
技术实现思路
本专利技术的目的之一在于提供一种,以减少阵列 基板的修补线路的电阻电容负载。本专利技术的一优选实施例提供一种显示面板的阵列基板的修补方法,包括下列步 骤。提供一阵列基板,其中阵列基板包括一基板、一第一图案化导电层、一第二图案化导电 层,以及多个修补线段。第一图案化导电层设置于基板上,且第一图案化导电层包括多条栅 极线。第二图案化导电层设置于基板上,且第二图案化导电层包括多条数据线与多条共通 线。栅极线与数据线呈交叉设置并定义出多个像素区,数据线包括一第一数据线,共通线包 括一第一共通线,且像素区包括一第一像素区、一第二像素区与一第三像素区。第一像素 区、第二像素区与第三像素区位于第一数据线的同一侧,第一像素区位于第二像素区与第 三像素区之间,第一共通线穿越第一像素区、第二像素区与第三像素区,且第一数据线具有 一断线缺陷位于第一像素区的一侧。修补线段分别设置于各像素区内。进行一切割工艺, 于第二像素区内的第一共通线形成一第一切断处,以及于第三像素区内的第一共通线形成 一第二切断处,以使第一切断处与第二切断处之间的第一共通线形成一浮置的共通修补线 段。进行一连接工艺,电性连接第二像素区的修补线段、第一数据线与共通修补线段,以及 电性连接第三像素区的修补线段、第一数据线与共通修补线段,以使得共通修补线段作为 第一数据线的一替代线路。本专利技术的另一优选实施例提供一种显示面板的阵列基板。上述显示面板的阵列基板包括一基板、一第一图案化导电层、一第二图案化导电层,以及多个修补线段。第一图案 化导电层设置于基板上,且第一图案化导电层包括多条栅极线。第二图案化导电层设置于 基板上,且第二图案化导电层包括多条数据线与多条共通线。栅极线与数据线呈交叉设置 并定义出多个像素区,数据线包括一第一数据线,共通线包括一第一共通线,且像素区包括 一第一像素区、一第二像素区与一第三像素区。第一像素区、第二像素区与第三像素区位于 第一数据线的同一侧,第一像素区位于第二像素区与第三像素区之间,第一共通线穿越第 一像素区、第二像素区与第三像素区,且第一数据线具有一断线缺陷位于第一像素区的一 侧。修补线段分别设置于各像素区内。第一共通线具有一第一切断处位于第二像素区内, 以及一第二切断处位于第三像素区内,且第一切断处与第二切断处之间的第一共通线形成 一浮置的共通修补线段。于第二像素区内,第一数据线与共通修补线段借由修补线段电性 连接,于第三像素区内,第一数据线与共通修补线段借由修补线段电性连接,借此使得共通 修补线段形成第一数据线的一替代线路。 本专利技术的显示面板的阵列基板的修补方法使用共通线的一部分作为具断线缺陷 的数据线的替代线路,因此不会造成电阻电容负载增加,而可有效提升修补后的显示面板 的显示品质。此外,由于不需于周边区预留修补线路的布设空间,因此可实现窄边框的设 计。附图说明图1至图4示出了本专利技术的第一-优选实施例的显示面板的修补方法的示意图。图5至图8示出了本专利技术的第二优选实施例的显示面板的修补方法的示意图。图9与图10示出了本专利技术的第_三优选实施例的显示面板的修补方法的示意图。其中,附图标记说明如下10阵列基板10,修补后的阵列基板12基板14第一图案化导电层14G栅极16绝缘层17图案化半导体层18第二图案化导电层18S源极18D漏极20修补线段22保护层221第一开222第二开口24第三图案化导电层26桥接共通线GL栅极线DL数据线DLl第一数据线DL2第二数据线CL共通线CLl第一共通线P像素区Pl第一像素区P2第二像素区P3第三像素区P4第四像素区CL2第二共通线L长轴S短轴Xl第一交叉点X2第二交叉点X3第三交叉点X4第四交叉点 Y 断线缺陷Cl 第一切断处 C3 第三切断处C2第二切断处C4第四切断处CR共通修补线段Z2第二连接点TA第四连接点C5第五切断处Zl第一连接点Z3第三连接点PE像素电极具体实施例方式为使本领域普通技术人员能更进一步了解本专利技术,下文特列举本专利技术的优选实施 例,并配合所附附图,详细说明本专利技术的构成内容及所欲达成的功效。请参考图1至图4。图1至图4示出了本专利技术的第一优选实施例的显示面板的阵 列基板的修补方法的示意图,其中图1与图3以俯视图的形式示出,图2为沿图1的剖线 A-A’、B-B’与C-C’所示出的剖面示意图,图4为沿图3的剖线A_A’、B-B’与C-C’所示出 的剖面示意图。在本专利技术中,显示面板可为各种类型的液晶显示面板。如图1与图2所示, 首先,提供一阵列基板(也称为薄膜晶体管基板)10。阵列基板10包括一基板12、一第一 图案化导电层14、一绝缘层16(图1未示)、多个图案化半导体层17、一第二图案化导电层 18、多个修补线段20、一保护层22(图1未示)与一第三图案化导电层M。基板12可为一 透明基板,例如玻璃基板、石英基板或塑胶基板,但不以此为限。第一图案化导电层14可为 一图案化金属层,其材料可为例如铝、铬、钼、钨、钽、铜或是上述金属的合金。第一图案化导 电层14设置于基板12上,且第一图案化导电层14包括多条栅极线GL大体上彼此互相平 行设置,以及多个栅极14G分别与对应的栅极线GL电性连接。绝缘层16,例如氧化硅层、氮 化硅层或氮氧化硅层,覆盖于基板12以及第一图案化导电层14上。图案化半导体层17,例 如非晶硅层,设置于绝缘层16上并对应栅极14G。第二图案化导电层18可为一图案化金 属层,其材料可为例如铝、铬、钼、钨、钽、铜或是上述金属的合金。第二图案化导电层18设 置于基板12、绝缘层16与图案化半导体层17上,且第二图案化导电层18包括多条数据线 DL、多条共通线CL、多个源极18S与多个漏极18D。数据线DL大体上彼此互相平行设置,且 数据线DL与栅极线GL呈交叉设置并定义出多个像素区P。另外,各源极18S与各漏极18D 位于一对应的栅极14G的上方并对应于栅极14G的相对两侧,而形成一薄膜晶体管。数据 线DL包括一第一数据线本文档来自技高网...

【技术保护点】
一种显示面板的阵列基板的修补方法,包括:提供一阵列基板,该阵列基板包括:一基板;一第一图案化导电层,设置于该基板上,该第一图案化导电层包括多条栅极线;一第二图案化导电层,设置于该基板上,该第二图案化导电层包括多条数据线与多条共通线,其中所述多条栅极线与所述多条数据线呈交叉设置并定义出多个像素区,所述多条数据线包括一第一数据线,所述多条共通线包括一第一共通线,所述多个像素区包括一第一像素区、一第二像素区与一第三像素区,该第一像素区、该第二像素区与该第三像素区位于该第一数据线的同一侧,该第一像素区位于该第二像素区与该第三像素区之间,该第一共通线穿越该第一像素区、该第二像素区与该第三像素区,且该第一数据线具有一断线缺陷位于该第一像素区的一侧;以及多个修补线段,设置于各该像素区内;进行一切割工艺,于该第二像素区内的该第一共通线形成一第一切断处,以及于该第三像素区内的该第一共通线形成一第二切断处,以使该第一切断处与该第二切断处之间的该第一共通线形成一浮置的共通修补线段;以及进行一连接工艺,电性连接该第二像素区的该修补线段、该第一数据线与该共通修补线段,以及电性连接该第三像素区的该修补线段、该第一数据线与该共通修补线段,以使得该共通修补线段作为该第一数据线的一替代线路。...

【技术特征摘要】
1.一种显示面板的阵列基板的修补方法,包括提供一阵列基板,该阵列基板包括一基板;一第一图案化导电层,设置于该基板上,该第一图案化导电层包括多条栅极线;一第二图案化导电层,设置于该基板上,该第二图案化导电层包括多条数据线与多条 共通线,其中所述多条栅极线与所述多条数据线呈交叉设置并定义出多个像素区,所述多 条数据线包括一第一数据线,所述多条共通线包括一第一共通线,所述多个像素区包括一 第一像素区、一第二像素区与一第三像素区,该第一像素区、该第二像素区与该第三像素区 位于该第一数据线的同一侧,该第一像素区位于该第二像素区与该第三像素区之间,该第 一共通线穿越该第一像素区、该第二像素区与该第三像素区,且该第一数据线具有一断线 缺陷位于该第一像素区的一侧;以及多个修补线段,设置于各该像素区内;进行一切割工艺,于该第二像素区内的该第一共通线形成一第一切断处,以及于该第 三像素区内的该第一共通线形成一第二切断处,以使该第一切断处与该第二切断处之间的 该第一共通线形成一浮置的共通修补线段;以及进行一连接工艺,电性连接该第二像素区的该修补线段、该第一数据线与该共通修补 线段,以及电性连接该第三像素区的该修补线段、该第一数据线与该共通修补线段,以使得 该共通修补线段作为该第一数据线的一替代线路。2.如权利要求1所述的显示面板的阵列基板的修补方法,其中所述多个像素区另包 括一第四像素区,该第四像素区与该第一像素区相邻且未与该第一像素区共用该第一数据 线,所述多条共通线另包括一第二共通线位于该第四像素区内,以及一桥接共通线电性连 接该第一像素区的该第一共通线与该第四像素区的该第二共通线,且该切割工艺另包括于 该桥接共通线形成一第三切断处,以切断该第一共通线与该第二共通线之间的电性连接。3.如权利要求2所述的显示面板的阵列基板的修补方法,其中该桥接共通线包括一透 明桥接共通线。4.如权利要求1所述的显示面板的阵列基板的修补方法,其中所述多个修补线段为该 第一图案化导电层的一部分。5.如权利要求2所述的显示面板的阵列基板的修补方法,其中各该修补线段与所述多 条栅极线的其中之一电性连接,且该切割工艺另包括形成一第四切断处以切断该第二像素 区的该修补线段与相对应的该栅极线之间的电性连接,以及形成一第五切断处以切断该第 三像素区的该修补线段与相对应的该栅极线之间的电性连接。6.如权利要求1所述的显示面板的阵列基板的修补方法,其中该切割工艺包括一激光 切割工艺。7.如权利要求1所述的显示面板的阵列基板的修补方法,其中该第二像素区的该修补 线段与该第一数据线部分重叠而形成一第一交叉点,该第二像素区的该修补线段与该第一 共通线部分重叠而形成一第二交叉点,该第三像素区的该修补线段与该第一数据线部分重 叠而形成一第三交叉点,该第三像素区的该修补线段与该第一共通线部分重叠而形成一第 四交叉点。8.如权利要求7所述的显示面板的阵列基板的修补方法,其中该连接工艺包括进行一激...

【专利技术属性】
技术研发人员:吴彦锋
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1