芯片电路结构制造技术

技术编号:3763891 阅读:187 留言:0更新日期:2012-04-11 18:40
一种芯片电路结构,电性装设于电路板上,并由电路板供应电源至芯片电路结构。芯片电路结构包括芯片与二极管,芯片电性插接于电路板上,芯片具有电源接脚与接地接脚;二极管具有电性连接至接地接脚的阳极端子,与电性连接至电源接脚的阴极端子。当芯片电路结构正常装设于电路板上时,则电源的电流导通芯片而未导通二极管,此时芯片可正常运作。反的,当芯片电路结构异常装设于电路板上时,则电流导通二极管而未导通芯片,此时电流不会流经芯片,进而可保护芯片并避免芯片烧毁。(*该技术在2019年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种电路结构,特别是涉及一种芯片电路结构
技术介绍
使用者在芯片装设于电路板时,可利用芯片上的防呆记号(如缺角或印 刷符号)来作为判断芯片装设的方向依据。在利用芯片上的防呆记号与电路板 上相对应的位置,经由使用者判断并作为芯片的装设方向的判定。然而,上述方法是以芯片与电路板配合使用者的判断作为依据。但是使用 者的判断仍可能发生错误,以及目前芯片的防呆记号可能过小或不明显,使得 因使用者的疏失而将芯片反插或是错接于电路板上,而导致芯片无法动作或甚 至烧毁,并且可能导致电路板上的其它电子组件的损毁。此外,即使在防呆记号方面做更清楚的标示或是设计防呆装置,使用者仍 有可能有所疏忽而误置芯片,使得电源产生的电流逆向通过芯片,进而使芯片 烧毁。综上所述,如何有效防止使用者在芯片装设时,避免芯片损毁为一重要课题。
技术实现思路
鉴于以上的问题,本技术提供一种芯片电路结构,以于芯片上加入二 极管,避免芯片电路结构错接于电路板上而导致芯片烧毁,进而保护芯片并提 供防呆功能。为了实现上述目的,本技术提供一种芯片电路结构,电性装设于一电 路板上,该电路板具有一正极输入端与一负极输入端,且该电路板供应一电源 至该芯片电路结构,其特征在于,该芯片电路结构包括一芯片,电性插接于该电路板上,该芯片具有一电源接脚与一接地接脚;以及一二极管,具有一阳极端子与一阴极端子,该阳极端子电性连接至该接地 接脚,该阴极端子电性连接至电源接脚;其中,当该电源接脚电性连接至该正极输入端,该接地接脚电性连接至该 负极输入端,该电源的一电流导通该芯片,而该电流未导通该二极管;其中,当该电源接脚电性连接至该负极输入端,该接地接脚电性连接至该 正极输入端,该电源的该电流导通该二极管,而该电流未导通该芯片。本技术的有益功效在于,电性设置于电路板上的本技术的芯片电 路结构,可依据芯片的设置位置而形成不同的导通状态,当芯片电路结构未正 确装设于电路板上时,其电流导通芯片电路结构中的二极管而未导通芯片,以 避免芯片电路结构因错接而导致芯片烧毁的可能性,进而达到防呆的功效。以下结合附图和具体实施例对本技术进行详细描述,但不作为对本实 用新型的限定。附图说明图1为本技术一实施例的芯片电路结构的正常装设状态的示意图; 图2为本技术一实施例的芯片电路结构的异常装设状态的示意图; 图3为本技术另一实施例的芯片电路结构的使用发光二极管的正常装 设状态的示意图4为本技术另一实施例的芯片电路结构的使用发光二极管的异常装 设状态的示意图。其中,附图标记芯片电路结构10心片12电源接脚122接地接脚124功能接脚126二极管14阳极端子142阴极端子144发光二极管16电路板 20正极输入端 22负极输入端 24电流 2具体实施方式以下结合附图对本技术的结构原理和工作原理作具体的描述 请参考图1所示为本技术一实施例的芯片电路结构的正常装设状态的示意图。本技术的芯片电路结构10是电性装设于电路板20上,电路板20 具有正极输入端22与负极输入端24,且电路板20供应电源至芯片电路结构 10。芯片电路结构IO包括有一芯片12(chip)与一二极管14(Diode)。芯片12适 于电性插接于电路板20上,芯片12具有电源接脚122(Vcc Pin)、接地接脚 124(VssPin)与多个功能接脚126。其中,多个功能接脚126可包括重置接脚 (Reset Pin)、频率接脚(Clock Pin)、数据接脚(Data Pin)、信号接脚(Signal Pin) 等等,但不仅限于此些功能接脚。于此,功能接脚126并非本案的技术特征, 且为现有的技术,因此不在此多加赘述。二极管14具有阳极端子142(anode) 与阴极端子144(cathode),阳极端子142常态的电性连接至接地接脚124,阴极 端子144则常态的电性连接至电源接脚122。其中,当芯片12的电源接脚122电性连接至电路板20的正极输入端22, 且芯片12的接地接脚124电性连接至电路板20的负极输入端24时(即芯片12 正常装设于电路板20上的状态),因为二极管14具有电流单向流动的特性, 所以电路板20所提供的电源的电流26由电路板20的正极输入端22经过电源 接脚122、芯片12内部、接地接脚124至电路板20的负极输入端24(如虚线 所示)。因此电流26会导通芯片12,而电流26并未导通二极管14。此时芯片 12可正常运作。于此,上述二极管14可为发光二极管(Light Emitting Diode)、PN 二极管(PN Diode)、稽纳二极管(Zener Diode)、萧特基二极管(Schottky Barrier Diode)、或 恒流二极管(CurrentRegulativeDiode)等等,但不仅局限于上述的二极管,可使 用任何具有单向导电特性的二极管。依据各芯片12的特性与功能不同,上述芯片12可具有不同的接脚数目。例如,芯片12的接脚数目有8接脚芯片、12接脚芯片、16接脚芯片、20接脚 芯片、28接脚芯片、32接脚芯片等等各种不同接脚数目。请参考图2所示为本技术一实施例的芯片电路结构的异常装设状态的 示意图。二极管14的阳极端子142常态的电性连接至接地接脚124, 二极管 14的阴极端子144则常态的电性连接至电源接脚122。其中,当芯片12的电 源接脚122电性连接至电路板20的负极输入端24,且芯片12的接地接脚124 电性连接至电路板20的正极输入端22时(即芯片12异常装设于电路板20上 的状态),因为二极管14具有电流单向流动的特性,所以电路板20所提供的 电源的电流26由电路板20的正极输入端22经过接地接脚124、阳极端子142、 二极管14、阴极端子144、电源接脚122至电路板20的负极输入端24(如虚线 所示)。因此电流26会导通二极管14,而电流26并未导通芯片12。所以在芯 片12异常装设于电路板的状态下,通过二极管14的保护,可避免电流26流 经芯片12而使芯片12烧毁。其中,上述电源的电压小于二极管14的崩溃电 压(breakdown voltage),以避免电压过大而使二极管14烧毁或反向导通。例如, 二极管14的崩溃电压若为7伏特时,则电源的电压应小于7伏特以达到保护 芯片12的功效。于此,不同的二极管14各具有不同的崩溃电压,可以依据实 际需求与目的搭配不同的二极管14。于此,依据二极管的种类与特性,当选用如PN二极管、稽纳二极管等二 极管组件时,在芯片错接状况下,虽然无法以视觉的方式发出警示,但仍可保 护芯片与避免芯片烧毁。研发人员或作业人员可于产品功能测试或是品管检测 时,可检测得芯片无法正常运作,进而重新装设芯片。为了让研发人员或作业人员可实时察觉芯片电路结构装设正确或错误,所 以可使用发光二极管被导通时会发出亮光的特性(如白光、红光、绿光等等), 于错误装设时发出亮光警示,让研发人员或作业人员可立即修正芯片电路结构 装设的方向。因此本技术亦可应用发光二极管来达到芯片保护与防呆的功 能。请参考图3所示为本技术另一实施例的芯片电路结构的使用发光二极 管的正常装设状态的示本文档来自技高网...

【技术保护点】
一种芯片电路结构,电性装设于一电路板上,该电路板具有一正极输入端与一负极输入端,且该电路板供应一电源至该芯片电路结构,其特征在于,该芯片电路结构包括: 一芯片,电性插接于该电路板上,该芯片具有一电源接脚与一接地接脚;以及 一二极 管,具有一阳极端子与一阴极端子,该阳极端子电性连接至该接地接脚,该阴极端子电性连接至电源接脚; 其中,当该电源接脚电性连接至该正极输入端,该接地接脚电性连接至该负极输入端,该电源的一电流导通该芯片,而该电流未导通该二极管; 其中 ,当该电源接脚电性连接至该负极输入端,该接地接脚电性连接至该正极输入端,该电源的该电流导通该二极管,而该电流未导通该芯片。

【技术特征摘要】

【专利技术属性】
技术研发人员:褚方杰陈志丰
申请(专利权)人:英业达股份有限公司
类型:实用新型
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1