一种阻变存储器单元电路、阻变存储器及写操作方法技术

技术编号:28562406 阅读:39 留言:0更新日期:2021-05-25 17:58
本申请公开一种阻变存储器单元电路、阻变存储器及写操作方法,一种阻变存储器单元电路,包括:阻变存储模块,用于通过电阻变化进行数据的存储;监测模块,用于监测所述阻变存储模块的通路是否导通以及是否完成阻变;延时模块,用于在所述监测模块监测到所述阻变存储模块完成阻变时开始计时,并在预设时间后控制切断所述阻变存储模块的通路;连通模块,所述延时模块通过控制所述连通模块以延时切断所述阻变存储模块的通路。能够提高现有阻变存储器的可靠性。

【技术实现步骤摘要】
一种阻变存储器单元电路、阻变存储器及写操作方法
本申请涉及半导体电路
,尤其涉及一种阻变存储器单元电路、阻变存储器及写操作方法。
技术介绍
目前,阻变存储器(RRAM)以良好的可微缩性、低功耗和与逻辑工艺良好的兼容性成为一种较有前途的先进工艺节点下的嵌入式非易失存储器,被广泛的应用于消费电子、自动驾驶汽车、工业控制和物联网边缘设备等领域。然而,现有阻变存储器的写操作方法是,当检测到阻变单元被写成功后,立即切断写电压,该种写操作方法虽然能降低功耗,避免过操作,但是会给阻变存储器带来可靠性方面的问题。
技术实现思路
本申请实施例提供了一种阻变存储器单元电路、阻变存储器及写操作方法,能够提高现有阻变存储器的可靠性。第一方面,一种阻变存储器单元电路,包括:阻变存储模块,用于通过电阻变化进行数据的存储;监测模块,用于监测所述阻变存储模块的通路是否导通以及是否完成阻变;延时模块,用于在所述监测模块监测到所述阻变存储模块完成阻变时开始计时,并在预设时间后控制切断所述阻变存储模块的通路;本文档来自技高网...

【技术保护点】
1.一种阻变存储器单元电路,其特征在于,包括:/n阻变存储模块,用于通过电阻变化进行数据的存储;/n监测模块,用于监测所述阻变存储模块的通路是否导通以及是否完成阻变;/n延时模块,用于在所述监测模块监测到所述阻变存储模块完成阻变时开始计时,并在预设时间后控制切断所述阻变存储模块的通路;/n连通模块,所述延时模块通过控制所述连通模块以延时切断所述阻变存储模块的通路。/n

【技术特征摘要】
1.一种阻变存储器单元电路,其特征在于,包括:
阻变存储模块,用于通过电阻变化进行数据的存储;
监测模块,用于监测所述阻变存储模块的通路是否导通以及是否完成阻变;
延时模块,用于在所述监测模块监测到所述阻变存储模块完成阻变时开始计时,并在预设时间后控制切断所述阻变存储模块的通路;
连通模块,所述延时模块通过控制所述连通模块以延时切断所述阻变存储模块的通路。


2.根据权利要求1所述的阻变存储器单元电路,其特征在于,所述延时模块,还用于在所述阻变存储模块的通路导通时开始计时,在所述监测模块监测到所述阻变存储模块完成阻变时停止计时,以得到阻变过程时长,根据所述阻变存储模块的所述阻变过程时长设定所述预设时间,并在所述阻变存储模块完成阻变时历经所述预设时间后控制切断所述阻变存储模块的通路。


3.根据权利要求1所述的阻变存储器单元电路,其特征在于,所述连通模块包括MOS管,所述MOS管的栅极与所述延时模块电连接,所述MOS管的源级或漏极中的一者与所述监测模块电连接,另一者与所述阻变存储模块电连接。


4.根据权利要求1所述的阻变存储器单元电路,其特征在于,所述连通模块包括限流单元;
所述延时模块通过分步控制减小所述限流单元的电流直至切断,以延时切断所述阻变存储模块的通路。


5.根据权利要求4所述的阻变存储器单元电路,其特征在于,所述限流单元包括电流源子单元和至少两个限流子单元,流经所有所述限流子单元的电流之和等于流经所述电流源子单元的电流,所述限流子单元分别电连接所述电流源子单元、所述阻变存储模块和所述延时模块;
所述延时模块通过分步控制切断所述限流子单元的电流通路,以分步减小所述限流单元的电流,直至切断所有所述限流子单元的电流通路。


6.一种阻变存储器,其特征...

【专利技术属性】
技术研发人员:杨建国吕杭炳刘明
申请(专利权)人:中国科学院微电子研究所
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1