当复位端(6)与它的外部输入源隔开并且把时钟脉冲输入到时钟脉冲输入端(1)时,第一分频器(2)就把该时钟脉冲从其原始频率变换到较低频率并且通过信号控制电路(5)把所得脉冲信号传送到复位端(6)。有可能使用从复位端(6)馈给的脉冲信号进行第一分频器(2)的操作测试。当进行第二分频器(3)的操作测试时,把“H”电平信号输入到复位端(6),然后停止到时钟脉冲输入端(1)的时钟脉冲信号。(*该技术在2020年保护过期,可自由使用*)
【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种具有分频操作测试功能的集成电路。在一个用多频分频器把源信号从一个频率变换到较低频率的集成电路中,通常一直需要进行一种测试,以确定分频器是否正在正确地工作,从而满足高精度和可靠性的要求。日本专利公布号52214/1995中公开了一种具有分频操作测试功能的集成电路,这是可容易地进行此类测试的一个已知实例。下面参照图4简要地描述在该专利中公开的测试技术。首先,通过把输入复位端R连接到一个电源电位,复位一个具有第一、第二和第三分频器101、102和103的集成电路。然后,把一个加速时钟脉冲输入到复位端R,以便在向第一分频器101施加复位的同时中止第三分频器103的复位。集成电路进行一个测试,以确定第二和第三分频器101,103是否正在正常工作。这种集成电路的一个有利特征是它的配置简单,因为能用复位端进行测试。然而,这种集成电路在第二和第三分频器102,103正在工作时进行利用第三分频器103的输出的测试。这样,集成电路有一个问题它不能进行第一分频器101的工作测试。为了更详细地表达这个问题,如果全部分频器电路被分成一个在前的级和一个在后的级,则只能测试较后的级,这是不方便的。此外,当希望向上述集成电路给予一个附加功能,例如报警功能时,就必须提供用于此功能的附加控制端,从而加大芯片尺寸和增加生产成本。鉴于上述情况,本专利技术的一个目的在于提供一种集成电路,它既能测试其第一分频器又能测试其第二分频器,而不需要任何附加的测试端。在本专利技术的一个方面,一种具有分频操作测试功能的集成电路包括一个时钟脉冲输入端,能够从外部向该输入端输入一个第一时钟脉冲信号;一个第一分频器,它把第一时钟脉冲信号从它的原始频率变换到一个较低的频率;一个复位端,能够从外部向该复位端输入一个期望的信号和一个第二时钟脉冲信号;一个信号控制电路,它装在第一分频器输出端与复位端之间,用于禁止一个到复位端的外部输入信号被传送到第一分频器的输出端,并且把一个相当于第一分频器输出信号的信号输出到复位端;一个选择器,它或者选择第一分频器的输出信号,或者选择到复位端输出用的输入信号;一个第二分频器,它把上述选择器的输出信号从它的原始频率变换到一个较低的频率;一个鉴定电路,它在把上述期望信号输入到复位端时输出一个特定信号;和一个闩锁电路,它在输入到时钟输入端的第一时钟脉冲信号处在一种期望的电平时,保持鉴定电路的输出状态,其中第二分频器在把上述期望信号输入到复位端的期间继续进行复位;其中选择器在闩锁电路保持上述的特定信号的期间选择和输出一个要输入到时钟输入端的信号,而在闩锁电路保持一个不同于上述特定信号的信号的期间选择和输出第一分频器的输出信号;并且其中在选择器选择一个要输入到时钟输入端的信号的同时,从外部把第二时钟脉冲信号输入到复位端。如此配置的集成电路能够单独地测试第一和第二分频器,而不需要任何附加的测试端。这就有可能减小集成电路的芯片面积和降低其成本。最后,对于现有技术的上述问题,即常规的集成电路只能够测试整个分频电路的在后的级,本专利技术提供一种解决方案。在本专利技术的另一个方面,一种具有分频操作测试功能的集成电路包括一个时钟脉冲输入端,能够从外部向该输入端输入一个时钟脉冲信号;一个第一分频器,它把第一时钟脉冲信号从它的原始频率变换到一个较低的频率;一个复位端,能够从外部向该复位端输入一个第一信号、一个第二信号和一个第二时钟脉冲信号;一个信号控制电路,它装在第一分频器输出端与复位端之间,用于禁止一个到复位端的外部输入信号朝着第一分频器的输出端传送,并且把一个相当于第一分频器输出信号的信号朝着复位端传送;一个选择器,它或者选择第一分频器的输出信号,或者选择到复位端输出用的输入信号;一个第二分频器,它把上述选择器的输出信号从它的原始频率变换到一个较低的频率;一个鉴定电路,它具有一个第一输出端和一个第二输出端,当把第一信号输入到复位端时,第一输出端输出第三信号,而当把第二信号输入到复位端时,第二输出端输出第四信号;一个闩锁电路,它在输入到时钟输入端的第一时钟脉冲信号处于一种期望的电平时,保持第一输出端的输出状态;和一个功能电路,它在输出第四信号时,执行一个期望的操作,其中第二分频器在输入第一信号的期间继续进行复位;其中选择器在闩锁电路保持第三信号的期间选择和输出一个要输入到时钟输入端的信号,而在闩锁电路保持一个不同于第三信号的信号的期间选择和输出第一分频器的输出信号;并且其中在选择器选择一个要输入到时钟输入端的信号的同时,从外部把第二时钟脉冲信号输入到复位端。这个集成电路还解决现有技术的上述问题。此外,甚至当把一个用于进行期望操作的功能电路添加到这个集成电路时,也不需要提供用于功能电路的附加控制端。从而有可能减小集成电路的芯片面积和降低其成本。在本专利技术的又一个方面,信号控制电路是一个由一个缓冲器和一个电阻器组成的串联电路,缓冲器的输入侧被连接于第一分频器的输出端,电阻器的一端被连接于缓冲器的输出侧,而电阻器的另一端被连接于复位端。这样构成的集成电路也解决现有技术的上述问题。此外,这使得有可能使第一分频器的输出不会由于结构简单而受到一种要输入到复位端的信号的状态的不利影响。附图说明图1是方块图,根据本专利技术一个优选实施例说明一个集成电路;图2是时序图,用于说明图1的集成电路的操作;图3也是时序图,用于说明图1的集成电路的操作;和图4是方块图,说明一个常规电路的配置。下面参照附图,描述本专利技术的一个具体实施例。在图1中,时钟脉冲输入端1能够输入一个用作第一时钟脉冲信号的时钟脉冲。例如,这个时钟脉冲是从一个外部晶体振荡器馈给的。第一分频器2和第二分频器3是在输入脉冲的曳尾处操作的,并且第二分频器3把它的输出发送到分频器的输出端4。在这个实施例中,第一分频器2和第二分频器3的分频系数可以相称地改变。此外,这些分频器2,3可以是一种在其各自输入脉冲的前沿处起动的类型。信号控制电路5由一个缓冲器51和一个电阻器52组成。电阻器52有足够大的电阻,是与缓冲器51串联的。缓冲器51的输入侧被连接于第一分频器2的输出端F1,电阻器52的一端被连接于缓冲器51的输出侧,而电阻器52的另一端被连接于复位端6。在这个电路配置中,第一分频器2的输出被送到复位端6,用作缓冲器51的输出。这意味着,把一个相当于第一分频器2输出的信号从信号控制电路5馈给复位端6。然而,由于缓冲器51的存在而不允许一个到复位端6的外部输入信号被传送到第一分频器2的输出端F1。这使得有可能使第一分频器2的输出不会受到一个到复位端6的输入信号的不利影响。因为电阻器52具有足够大的电阻值,故有可能通过一个具有足够小电阻值的线路把要输入到复位端6的“H”和“L”输入发送到一个鉴定电路7,鉴定电路7具有在第一分频器2的输出上给出这些“H”和“L”输入的优先次序,如下面所详述。从而有可能用一种可靠的方式把到复位端6的输入信号发送到鉴定电路7,从而通过使电阻器52的电阻值充分大而改进鉴定电路7的鉴定精确度。鉴定电路7根据从信号控制电路5输入的信号的状态,检测复位端6的状况。在这个实施例中,鉴定电路7鉴定第一信号和期望信号是否被输入到复位端6,该期望信号用作一个持续一段指定时期(它长于第一分频器2的输出脉冲本文档来自技高网...
【技术保护点】
一种具有分频操作测试功能的集成电路,所述的集成电路包括: 一个时钟脉冲输入端,能向它从外部输入一个第一时钟脉冲信号; 一个第一分频器,它可把第一时钟脉冲信号从它的原始频率变换到较低频率; 一个复位端,能向它从外部输入一个期望信号和一个第二时钟脉冲信号; 一个信号控制电路,它装于所述第一分频器输出端与所述复位端之间,以便禁止一个到所述复位端的外部输入信号被传送到所述第一分频器的输出端,和以便向着所述复位端输出一个相应于所述第一分频器输出信号的信号; 一个选择器,它或者选择所述第一分频器的输出信号,或者选择到所述复位端的供输出用的输入信号; 一个第二分频器,它把所述选择器的输出信号从它的原始频率变换到较低频率; 一个鉴定电路,它在把所述期望信号输入到所述复位端时,输出一个特定信号;和 一个闩锁电路,它在一个输入到所述时钟脉冲输入端的第一时钟脉冲信号处于一个期望电平时,保持所述鉴定电路的输出状态; 其中所述第二分频器在一个把所述期望信号输入到所述复位端的期间继续被复位; 其中所述选择器在所述闩锁电路保持所述特定信号时,选择和输出一个要输入到所述时钟脉冲输入端的信号,并且所述选择器在所述闩锁电路保持一个不同于所述特定信号的信号时,选择和输出一个所述第一分频器的输出信号;和 其中在所述选择器选择要输入到所述时钟脉冲输入端的信号的同时,从外部把第二时钟脉冲信号输入到所述复位端。...
【技术特征摘要】
【国外来华专利技术】...
【专利技术属性】
技术研发人员:中村秀行,
申请(专利权)人:精工时钟株式会社,
类型:发明
国别省市:JP[日本]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。