【技术实现步骤摘要】
用于高阻抗缓冲器的交流联接斩波器信号
本申请涉及集成电路,并且更具体地涉及包括输入放大器的集成电路。
技术介绍
在传统的集成电路应用中,输入信号可以具有目标电压范围内的任何电压,范围从最小电压(例如,接地电压(即,0V))到最大输入电压(例如,在低功率应用2.5V)。然而,例如,由于偏置误差和晶体管失配,输入放大器通常具有电压偏移或其他低频噪声。参考图1,输入放大器100是传统的反相放大器拓扑,其增益由电阻R2与电阻R1的比率确定。如果配置为示例性应用的单位增益级,则电阻R1和电阻R2各自为例如10k欧姆。如果输入放大器100具有大的开环增益A,那么输入端子处的电压摆动Vx相对较小。即使输入VIN的信号摆动很大并且输出VOUT产生的信号摆动很大,节点a和b也有相对较小的电压变化。斩波稳定(chopper-stabilization)是一种通过在放大器的输入节点处斩波(chopping)直流(DC)或低频输入信号来减少直流偏移的技术,以产生缓冲或放大的高频信号,并在输出节点处再次斩波,以将信号返回到直流或低频格式输出信号。该技 ...
【技术保护点】
1.一种使用斩波稳定的放大器接收直流或低频信号的方法,所述方法包括:/n使用斩波器时钟信号将输入信号斩波,以产生已斩波的输入信号,/n其中,输入信号具有第一电压范围,且斩波器时钟信号具有第二电压范围,其中,斩波器时钟信号在斩波器时钟信号的一周期内具有峰到峰电压,其中,峰到峰电压小于第一电压范围并且小于第二电压范围。/n
【技术特征摘要】
20180924 US 16/139,6871.一种使用斩波稳定的放大器接收直流或低频信号的方法,所述方法包括:
使用斩波器时钟信号将输入信号斩波,以产生已斩波的输入信号,
其中,输入信号具有第一电压范围,且斩波器时钟信号具有第二电压范围,其中,斩波器时钟信号在斩波器时钟信号的一周期内具有峰到峰电压,其中,峰到峰电压小于第一电压范围并且小于第二电压范围。
2.根据权利要求1所述的方法,
其中,第二电压范围大于或等于第一电压范围,以及
其中,输入信号的频率至少比斩波器时钟信号的频率小至少一个数量级。
3.根据权利要求1所述的方法,还包括:
基于电压参考信号和具有第一电压范围的输出信号产生偏置信号;以及
利用具有第三电压范围的交流联接的时钟信号调制偏置信号,以产生斩波器时钟信号,
其中,交流联接的时钟信号具有与斩波器时钟信号相同的周期,并且具有与斩波器时钟信号大致相同的一周期上的峰到峰电压,
其中,第三电压范围小于第一电压范围,以及第三电压范围小于第二电压范围。
4.根据权利要求1所述的方法,其中,将输入信号斩波包括使用输入信号偏置斩波稳定的放大器的输入斩波电路中的晶体管的体端子。
5.根据权利要求4所述的方法,其中,斩波保持小于或等于峰到峰电压,输入斩波电路中每个晶体管的栅极氧化物两端的所有电压。
6.根据权利要求1、2、3、4或5所述的方法,还包括:
将已斩波的输入信号放大和斩波,以产生输出信号。
7.根据权利要求6所述的方法,还包括:
产生高压版本的斩波时钟信号,其中,放大和斩波包括:使用高电压版本的斩波器时钟信号将已斩波的输入信号的放大版本斩波,以产生输出信号。
8.根据权利要求1、2、3、4或5所述的方法,其中,峰到峰电压小于斩波稳定的放大器的输入斩波电路中的第一晶体管的第一降级电压,第一电压范围小于联接到斩波稳定的放大器中的输入斩波电路的放大器电路中的第二晶体管的第二降级电压,第二降级电压大于第一降级电压。
9.根据权利要求1、2、3、4或5所述的方法,还包括:
将斩波器时钟信号提供给包括第一晶体管的输入斩波电路;以及
将输入斩波电路的输出提供给斩波稳定的放大器的放大器电路,放大器电路包括第二晶体管,第一晶体管具有第一栅极氧化物厚度,第二晶体管具有第二栅极氧化物厚度,第二栅极氧化物厚度大于第一栅氧化层厚度。
10.根据权利要求1、2、3、4或5所述的方法,还包括:
使用斩波器时钟信号和斩波器时钟信号的互补版本来控制第一传输栅极和第二传输栅极,以在斩波器时钟信号的第一交替相位上,将输入信号发送到第一节点和第二节点;以及
使用斩波器时钟信号和斩波器时钟信号的互补版本来控制第三传输栅极和第四传输栅极,以在斩波器时钟信号的第二交替相位上,将输出信号发送到第...
【专利技术属性】
技术研发人员:丹·伯纳德·卡沙,
申请(专利权)人:硅谷实验室公司,
类型:发明
国别省市:美国;US
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。