输入缓冲器制造技术

技术编号:9643997 阅读:157 留言:0更新日期:2014-02-07 04:20
一种输入缓冲器,用以通过输入端接收输入信号且在输出端产生输出信号。此输入缓冲器包括输入电路以及电平移位电路。输入电路耦接输入端。输入电路接收输入信号以及根据输入信号来产生缓冲信号。电平移位电路耦接输入电路以及输出端。电平移位电路接收第一供应电压以及缓冲信号,且根据缓冲信号以及第一供应电压在输出端上产生输出信号。输入信号的第一高电平高于第一供电电压的电压电平。当输入信号处于第一高电平时,输入电路产生其电压电平介于输入信号的第一高电平与第一供电电压的电压电平之间的缓冲信号。

【技术实现步骤摘要】
输入缓冲器
本专利技术涉及一种输入缓冲器,特别是涉及一种低功率消耗的输入缓冲器。
技术介绍
在现今高阶的互补式金属氧化物半导体(ComplementaryMetal-Oxide-Semiconductor,CMOS)工艺(例如28nm工艺)中,与先前的工艺(例如40nm工艺)比较起来,MOS晶体管的栅极氧化层崩溃电压(break-downvoltage)较低。对于以高阶工艺来制造的元件而言,MOS晶体管的栅极与源极/漏极之间的电压差(Vgs或Vgd)需要维持低于1.8伏(V)。高电压元件无法以高阶工艺来制造。举例来说,3.3V元件无法以28nm工艺来制造。此外,在高阶的集成电路(integratedcircuit,IC)中,期望使用较低的供应电压,例如1V,以节省功率。然而,一些周边元件或其他集成电路可能仍操作在高电压下,例如3.3V或2.5V。由周边元件或其他集成电路所产生的信号可能具有高电压电平。当设计来以低供应电压来工作的MOS晶体管接收到这些电压时,MOS则无法适当的操作,且这些MOS晶体管可能会被高电压电平所损坏。因此,期望提供一种电路来做为输入缓冲器,用以在集成电路的内部电路接收这些电压之前将高电压为电平转换为低电压电平。然而,现有的输入缓冲电路却具有导致漏电流的路径,这增加了功率消耗,且对于便携式装置而言是格外关键的。
技术实现思路
因此,期望提供一种输入缓冲器,当具有高电平的外部信号输入时,能避免漏电流的发生。本专利技术提供一种输入缓冲器,用以通过输入端接收输入信号且在输出端产生输出信号。此输入缓冲器包括输入电路以及电平移位电路。输入电路耦接输入端。输入电路接收输入信号以及一第二供应电压,并根据输入信号以及该第二供应电压来产生缓冲信号。电平移位电路耦接输入电路以及输出端。电平移位电路接收第一供应电压以及缓冲信号,且根据缓冲信号以及第一供应电压在输出端上产生输出信号。输入信号的第一高电平高于第一供应电压的电压电平。当输入信号处于第一高电平时,输入电路产生其电压电平介于输入信号的第一高电平与第一供应电压的电压电平之间的缓冲信号,其中,该第二供应电压的电压电平介于该输入信号的该第一高电平与该第一供应电压的电压电平之间。本专利技术还提供一种输入缓冲器,用以通过输入端接收输入信号且在输出端产生输出信号。此输入缓冲器包括第一晶体管以及电平移位电路。第一晶体管具有接收输入信号的控制电极、接收第一供电电压的输入电极、以及输出缓冲信号的输出电极。电平移位电路耦接第一晶体管的输出电极以及输出端。电平移位电路接收第二供应电压以及缓冲信号,且根据缓冲信号以及第二供应电压在输出端上产生输出信号。输入信号的第一高电平高于第一供应电压的电压电平以及第二供应电压的电压电平。第一供应电压的电压电平介于输入信号的第一高电平与第二供应电压的电压电平之间。附图说明图1表示根据本专利技术一实施例的输入缓冲器。图2表示根据本专利技术另一实施例的输入缓冲器。图3表示主要信号的波形。附图符号说明1~输入缓冲器;10~输入电路;11~电平移位电路;C10~电容器;GND~参考电压;M1…M3~晶体管;N10~节点;OVDD~供应电压;S10~缓冲信号;SIN~输入信号;SOUT~输出信号;TIN~输入端;TOUT~输出端;VDD~供应电压。具体实施方式为使本专利技术的上述目的、特征和优点能更明显易懂,下文特举一较佳实施例,并结合附图详细说明如下。图1是表示根据本专利技术实施例的输入缓冲器。参阅图1,输入缓冲器1具有输入端TIN以及输出端TOUT。输入缓冲器1可通过输入端TIN接收输入信号SIN,且根据输入信号SIN在输出端TOUT上产生输出信号SOUT。输出信号SOUT可由具有低操作电压的一集成电路的内部电路所接收。在一实施例中,输入缓冲器1可合并在集成电路内。输入信号SIN可处于高电平以及低电平,例如3.3V的高电平以及0V的低电平。在此实施例中,输入信号SIN可由集成电路的外部电路所产生,且此外部电路可以相异于输入缓冲器1的工艺来制造。输入缓冲器1包括输入电路10以及电平移位电路11。输入电路10耦接输入端TIN以接收输入信号SIN。输入电路10阻挡漏电流,且在节点N10上产生缓冲信号S10。电平移位电路11还接收供应电压VDD,换句话说,电平移位电路11是由供应电压VDD来供电。在此实施例中,输入信号SIN的高电平高于供应电压VDD的电压电平。举例来说,供应电压VDD的电压电平为1V,低于输入信号SIN的3.3V高电平。电平移位电路11耦接节点N10以接收缓冲信号S10。电平移位电路11对缓冲信号S10执行电平移位操作,以偏移或改变缓冲信号S10的电平,且根据此电平移位操作以及供应电压VDD而在输出端TOUT上产生输出信号SOUT给集成电路的内部电路。在此实施例中,这些内部电路的供应电压可与供应电压VDD相同,因此,所接收到的输出信号SOUT适合内部电路的操作。在此实施例中,当输入信号SIN由例如0V的低电平切换为例如3.3V的高电平时,在节点N10上的缓冲信号S10的电平通过耦接在输入端TIN与节点N10之间的电容器的耦合效应而被拉高。电平移位电路11接着根据具有拉高电平的缓冲信号S10来产生具有低电平的输出信号SOUT,即输出信号SOUT与缓冲信号S10互为反向。此外,当输入信号SIN处于高电平3.3V时,输入电压10可产生其电压电平在输入信号SIN的高电平3.3V与供应电压VDD的电压电平(1V)之间的缓冲信号S10,且不论缓冲信号S10的实际电压电平为何,电平移位电路11输出具有低电平的输出信号SOUT。在一实施例中,当输入信号SIN处于高电平3.3V时,输入电路10产生其电压电平等于在输入信号SIN的高电平3.3V与供应电压VDD的电压电平1V之间的电平1.8V的缓冲信号S10。当输入信号SIN由高电平3.3V切换为低电平0V时,在节点N10上的缓冲信号S10的电平通过耦接在输入端TIN与节点N10之间的电容器的耦合效应而被至低电平。电平移位电路11接着根据供应电压VDD以及具有拉低电平的缓冲信号S10来产生具有高电平的输出信号SOUT。之后,缓冲信号S10维持在低电平且电平移位电路10输出具有高电平的输出信号SOUT,直到输入信号SIN再次由低电平0V切换为高电平3.3。缓冲信号S10为低电平时的实际电压电平可根据上述电容器的电容值以及输入信号SIN与缓冲信号S10的高电平来决定。在一实施例中,上述耦接在输入端TIN与节点N10之间的电容器可以是形成在输入电路10的寄生电容。在另一实施例中,上述耦接在输入端TIN与节点N10之间的电容器可以是一个实体电容元件。根据图1的实施例,输入缓冲器1具有高电压容忍度。当输入信号SIN具有高电平3.3V时,输入缓冲器1可将输入信号SIN转换为具有其高电平为1V的输出信号SOUT给以高阶CMOS工艺(例如28nm工艺)来制造的后端元件或集成电路。此外,由于耦接在输入端TIN与输入电路10的内节点N10之间的电容器的配置,在供应电压VDD与输入端TIN之间则没有直接连通的漏电流路径。图2是表示输入电路10以及电平移位电路11的详细架构。图3是表示输入信号SIN、缓冲信号S10、以及输出信号SOUT的波本文档来自技高网...
输入缓冲器

【技术保护点】
一种输入缓冲器,用以通过一输入端接收一输入信号且在一输出端产生一输出信号,包括:一输入电路,耦接该输入端,接收该输入信号以及根据该输入信号来产生一缓冲信号;以及一电平移位电路,耦接该输入电路以及该输出端,接收一第一供应电压以及该缓冲信号,且根据该缓冲信号以及该第一供应电压在该输出端上产生该输出信号;其中,该输入信号的一第一高电平高于该第一供电电压的电压电平;以及其中,当该输入信号处于该第一高电平时,该输入电路产生其电压电平介于该输入信号的该第一高电平与该第一供电电压的电压电平之间的该缓冲信号。

【技术特征摘要】
2013.01.30 US 13/753,7461.一种输入缓冲器,用以通过一输入端接收一输入信号且在一输出端产生一输出信号,包括:一输入电路,耦接该输入端,接收该输入信号以及一第二供应电压,并根据该输入信号以及该第二供应电压来产生一缓冲信号,其中该输入电路包括:一电容器,耦接于该输入端与一电平移位电路之间;以及该电平移位电路,耦接该输入电路以及该输出端,接收一第一供应电压以及该缓冲信号,且根据该缓冲信号以及该第一供应电压在该输出端上产生该输出信号;其中,该输入信号的一第一高电平高于该第一供应电压的电压电平;以及其中,当该输入信号处于该第一高电平时,该输入电路产生其电压电平介于该输入信号的该第一高电平与该第一供应电压的电压电平之间的该缓冲信号,其中,该第二供应电压的电压电平介于该输入信号的该第一高电平与该第一供应电压的电压电平之间,其中,该输入电路以及该电平移位电路中各晶体管的栅极与源极/漏极之间的电压差低于高阶工艺栅极氧化层崩溃电压1.8V。2.如权利要求1所述的输入缓冲器,其中,该输入电路包括:一晶体管,具有接收该输入信号的控制电极、接收该第二供应电压的输入电极、以及耦接该电平移位电路的输出电极。3.如权利要求2所述的输入缓冲器,其中,当该输入信号处于该第一高电平时,该输入电路产生其电压电平为该第二供应电压的电压电平的该缓冲信号。4.如权利要求1所述的输入缓冲器,其中,该电平移位电路包括:一反向器,当该输入信号处于一第一低电平时产生具有一第二高电平的该输出信号,且当该输入信号处于该第一高电平时产生具有一第二低电平的该输出信号;其中,该输出信号的该第二高电平低于该输入信号的该第一高电平。5.如权利要求1所述的输入缓冲器,其中,该电平移位电路包括:一第一晶体管,具有耦接该输入电路的控制电极、接收该第一供应电压的输入电极、以及耦接该输出端的输出电极;以及一第二晶体管,具有耦接该输入电路的控制电极、耦接该输出端的输入电极、以及耦接一参考电压的输出电极。6.如权利要求1所述的输入缓冲器,其中,当该输入信号由该第一高电平切换为一第一低电平时,该缓冲信号的电压电平通过...

【专利技术属性】
技术研发人员:李永胜
申请(专利权)人:威盛电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1