3D NAND存储器位线的电阻测试方法技术

技术编号:21143813 阅读:35 留言:0更新日期:2019-05-18 05:57
一种3D NAND存储器位线的电阻测试方法,包括:提供失效晶圆,所述失效晶圆包括衬底和位于衬底正面上的3D NAND存储器,所述3D NAND存储器包括若干位线和与每个位线相应连接的若干金属插塞;选取多根位线作为目标位线,将多根目标位线通过金属线路连接;从衬底的背面平坦化所述衬底,直至暴露所述与目标位线连接的金属插塞;对目标位线所对应的金属插塞进行测试,获得目标位线的电阻值。本发明专利技术的测试方法可以减小3D NAND存储器位线电阻的测试难度,并且能保证测试的精度。

Resistance Testing Method for Bit Line of 3D NAND Memory

【技术实现步骤摘要】
3DNAND存储器位线的电阻测试方法
本专利技术涉及半导体制作领域,尤其涉及一种3DNAND存储器位线的电阻测试方法。
技术介绍
NAND闪存是一种比硬盘驱动器更好的存储设备,随着人们追求功耗低、质量轻和性能佳的非易失存储产品,在电子产品中得到了广泛的应用。目前,平面结构的NAND闪存已近实际扩展的极限,为了进一步的提高存储容量,降低每比特的存储成本,提出了3D结构的3DNAND存储器。在3DNAND存储器的制作过程中,各种关键器件以及结构的参数观测是一个十分重要的环节,对于设计纠错、制程优化以及失效分析尤其重要,然而随着器件以及测试结构尺寸不断缩小,对目标结构的观测也充满挑战。3DNAND存储器的位线是一个关键的结构,在进行失效测试和分析时,位线的电阻是一个重要的参考参数,但是现有对3DNAND存储器的位线进行电阻测试时难度较大,电阻的测试精度无法保证。
技术实现思路
本专利技术所要解决的技术问题是怎样减小3DNAND存储器的位线电阻的测试难度,提高测试的精度。本专利技术提供了一种3DNAND存储器位线的电阻测试方法,包括:提供失效晶圆,所述失效晶圆包括衬底和位于衬底正面上的3DNAND存储器,所述3DNAND存储器包括若干位线和与每个位线相应连接的若干金属插塞;选取多根位线作为目标位线,将多根目标位线通过金属线路连接;从衬底的背面平坦化所述衬底,直至暴露所述与目标位线连接的金属插塞;对目标位线所对应的金属插塞进行测试,获得目标位线的电阻值。可选的,所述金属线路采用聚焦离子束工艺形成。可选的,所述聚焦离子束工艺采用的离子为金属离子。可选的,所述金属离子为钨离子、钴离子、钛离子或铜离子。可选的,所述3DNAND存储器还包括位于衬底正面上的隔离层和控制栅交替层叠的堆叠结构,位于堆叠结构中的沟道孔,位于沟道孔中的存储结构;覆盖堆叠结构的介质层。可选的,所述若干位线位于堆叠结构上的介质层中,若干位线相互平行,且每一根位线通过一金属插塞与相应的存储结构连接。可选的,通过聚焦离子束工艺形成金属线路时,先通过聚焦离子束刻蚀介质层,形成暴露多根目标位线表面的开口,然后在开口底部继续通过聚焦离子束形成金属线路,将多根目标位线相连接。可选的,所述目标位线的数量大于等于3根。可选的,采用纳米探针台对目标位线所对应的金属插塞进行测试。可选的,所述对目标位线所对应的金属插塞进行测试,获得目标位线的电阻过程包括:对三根目标位线两两施加测试电压获得相应的测试电阻;根据测试电压和测试电阻计算获得每根目标位线的电阻。可选的,从背面平坦化所述失效晶圆采用化学机械研磨工艺。可选的,所述位线的长度为0.5~8毫米,位线的宽度为30~80纳米,相邻位线的间距为15~25nm。与现有技术相比,本专利技术技术方案具有以下优点:本专利技术的3DNAND存储器位线的电阻测试方法,在测试过程中,通过金属线路将目标位线连接,无需对衬底正面进行研磨,因而能防止对衬底正面进行研磨时带来的位线研磨损伤,并且通过平坦化衬底的背面暴露于目标位线连接的金属插塞,这一过程也不会对目标位线带来损伤,在暴露出金属插塞后,通过对金属插塞进行测试,而获得目标位线的电阻值,因而本专利技术的测试方法可以减小3DNAND存储器位线电阻的测试难度,并且能保证测试的精度。进一步,通过聚焦离子束工艺即可简便和快速的实现将多根目标位线电连接,并且聚焦离子束工艺可以精确的定位目标位线的所在的位置,防止对目标位线造成损伤。附图说明图1-图6为本专利技术实施例3DNAND存储器位线的电阻测试过程的剖面结构示意图。具体实施方式如
技术介绍
所言,现有对3DNAND存储器的位线进行电阻测试时难度较大,电阻的测试精度无法保证。研究发现,现有的3DNAND存储器的位线结构设计属于特殊尺寸结构,其位线的长度达到几个毫米,而其宽度却只有几十纳米,位线之间的空间更小,仅有不到20纳米,当需要直接观测这种结构电阻时,现有的方法是将失效样品从顶层金属层或介质层一直研磨到需要测试的目标位线,然后进行测试,但是由于位线长度过长,宽度太细,导致在研磨的时候,容易研磨不均匀,极端状况就是将目标位线研磨过度,导致目标位线损坏,无法测试,测试的难度较大,或者即使进行测试,测试的精度也无法保证。为此,本专利技术提供了一种3DNAND存储器位线的电阻测试方法,在测试过程中,通过金属线路将目标位线连接,无需对衬底正面进行研磨,因而能防止对衬底正面进行研磨时带来的位线研磨损伤,并且通过平坦化衬底的背面暴露于目标位线连接的金属插塞,这一过程也不会对目标位线带来损伤,在暴露出金属插塞后,通过对金属插塞进行测试,而获得目标位线的电阻值,因而专利技术的测试方案可以减小3DNAND存储器位线电阻的测试难度,并且能保证测试的精度。为使本专利技术的上述目的、特征和优点能够更加明显易懂,下面结合附图对本专利技术的具体实施方式做详细的说明。在详述本专利技术实施例时,为便于说明,示意图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本专利技术的保护范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。图1-图6为本专利技术实施例3DNAND存储器位线的电阻测试过程的剖面结构示意图。参考图1,提供失效晶圆21,所述失效晶圆21包括衬底201和位于衬底201正面上的3DNAND存储器,所述3DNAND存储器包括若干位线203和与每个位线203相应连接的若干金属插塞204。所示失效晶圆21为3DNAND存储器制作过程中或者制作完成后,一项或多项电学参数不满足工艺要求或设计要求、或者存在缺陷的晶圆。对失效晶圆21进行失效测试或分析以对3DNAND存储器的设计进行纠错或者优化3DNAND存储器的制作工艺。本实施例中,进行的失效测试或分析为对3DNAND存储器的位线的电阻的测试或分析。所述失效晶圆21包括衬底201,所述衬底201的正面形成有3DNAND存储器。3DNAND存储器通过现有的半导体制作工艺制作。所述衬底201的材料为单晶硅(Si)、单晶锗(Ge)、或硅锗(GeSi)、碳化硅(SiC);也可以是绝缘体上硅(SOI),绝缘体上锗(GOI);或者还可以为其它的材料,例如砷化镓等Ⅲ-Ⅴ族化合物。本实施例中,所述衬底201的材料为单晶硅(Si)。所述3DNAND存储器还包括位于衬底201正面上的隔离层和控制栅交替层叠的堆叠结构(图中未示出),位于堆叠结构中的沟道孔(图中未示出),位于沟道孔中的存储结构(图中未示出);覆盖堆叠结构的介质层202。所述隔离层用于控制栅之间的相互隔离,所述隔离层的材料可以为氧化硅、氮化硅、氮氧化硅、氮碳化硅中的一种。所述控制栅的材料为金属(如W、Al、Cu、Ti、Ag、Au、Pt、Ni其中一种或几种)或掺杂的半导体材料(如掺杂的多晶硅或锗)。所述沟道孔暴露出衬底的表面,在沟道孔中形成存储结构,所述存储结构至少包括电荷捕获层和沟道层,在一实施例中,所述电荷捕获层为ONO层,即氧化硅-氮化硅-氧化硅的叠层,沟道层为多晶硅层。在一具体的实施例中,可以在沟道通孔中依次淀积ONO层、多晶硅层以及氧化硅层,来形成存储结构。本实施例中,所述若干位线203位于堆叠结构(隔离层和控制栅交替层叠的堆叠结构)上的介质层202中,若干位线203相互平行,且每一根位线203通过一金本文档来自技高网
...

【技术保护点】
1.一种3D NAND存储器位线的电阻测试方法,其特征在于,包括:提供失效晶圆,所述失效晶圆包括衬底和位于衬底正面上的3D NAND存储器,所述3D NAND存储器包括若干位线和与每个位线相应连接的若干金属插塞;选取多根位线作为目标位线,将多根目标位线通过金属线路连接;从衬底的背面平坦化所述衬底,直至暴露所述与目标位线连接的金属插塞;对目标位线所对应的金属插塞进行测试,获得目标位线的电阻值。

【技术特征摘要】
1.一种3DNAND存储器位线的电阻测试方法,其特征在于,包括:提供失效晶圆,所述失效晶圆包括衬底和位于衬底正面上的3DNAND存储器,所述3DNAND存储器包括若干位线和与每个位线相应连接的若干金属插塞;选取多根位线作为目标位线,将多根目标位线通过金属线路连接;从衬底的背面平坦化所述衬底,直至暴露所述与目标位线连接的金属插塞;对目标位线所对应的金属插塞进行测试,获得目标位线的电阻值。2.如权利要求1所述的3DNAND存储器位线的电阻测试方法,其特征在于,所述金属线路采用聚焦离子束工艺形成。3.如权利要求2所述的3DNAND存储器位线的电阻测试方法,其特征在于,所述聚焦离子束工艺采用的离子为金属离子。4.如权利要求3所述的3DNAND存储器位线的电阻测试方法,其特征在于,所述金属离子为钨离子、钴离子、钛离子或铜离子。5.如权利要求3所述的3DNAND存储器位线的电阻测试方法,其特征在于,所述3DNAND存储器还包括位于衬底正面上的隔离层和控制栅交替层叠的堆叠结构,位于堆叠结构中的沟道孔,位于沟道孔中的存储结构;覆盖堆叠结构的介质层。6.如权利要求5所述的3DNAND存储器位线的电阻测试方法,其特征在于,所述若干位线位于堆叠结构上的介质层中...

【专利技术属性】
技术研发人员:汤光敏张顺勇
申请(专利权)人:长江存储科技有限责任公司
类型:发明
国别省市:湖北,42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1