改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法技术

技术编号:20567934 阅读:50 留言:0更新日期:2019-03-14 10:08
本发明专利技术公开一种改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法,包括:步骤S1:提供硅基衬,并在其上形成分栅闪存器件;步骤S2:在器件制备过程中,形成氮化硅层,并将后工序需形成局部硅氧化的有源区暴露;步骤S3:对氮化硅层进行干法刻蚀,以形成氮化硅侧墙结构,并对有源区设置刻蚀凹槽;步骤S4:对有源区之暴露区域进行硅氧化工艺,以形成二氧化硅阻挡层;步骤S5:将氮化硅侧墙结构去除,并进行后续多晶硅生长与刻蚀工艺。本发明专利技术可有效避免分栅结构闪存中多步多晶硅刻蚀产生的有源区刻蚀损伤,提高整体工艺的稳定性,且工艺过程简单,并方便的嵌入到现有工艺流程中,并大大降低有源区发生刻蚀损伤的风险,亦符合FAB的工艺技术要求,值得推广应用。

Process Integration Method for Improving Etching Damage of Multi-step Polycrystalline Silicon in Flash Memory with Gate Structure

The invention discloses a process integration method for improving the etching damage of multi-step polysilicon in split-gate flash memory, which includes: providing silicon-based lining and forming split-gate flash memory devices on it; (2) forming silicon nitride layer in the process of device preparation, and exposing the active region of local silicon oxidation in the later process; (6) dry etching silicon nitride layer to form silicon nitride layer. Silicon nitride side wall structure and etching grooves are set in the active area; 4. Silicon oxidation process is carried out in the exposed area of the active area to form a silica barrier layer; 5. Silicon nitride side wall structure is removed and subsequent polycrystalline silicon growth and etching process is carried out. The invention can effectively avoid the etching damage of active region caused by multi-step polycrystalline silicon etching in grid structure flash memory, improve the stability of the whole process, and the process is simple and convenient to be embedded in the existing process, and greatly reduce the risk of etching damage in active region, which also meets the technical requirements of FAB, and is worth popularizing and applying.

【技术实现步骤摘要】
改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法
本专利技术涉及半导体制造
,尤其涉及一种改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法。
技术介绍
闪存由于其具有高密度、低价格,以及电可编程,擦除的优点已被广泛作为非易失性记忆体应用的最优选择。目前,浮栅型非易失性闪存依据其结构主要分为两种:ETOX闪存和分栅型闪存。这两者的主要差异在于编程/擦除方式和单元结构不同,ETOX闪存的编程/擦除方式为:沟道热电子注入/FN隧穿方式,分栅式闪存为:源端沟道热电子注入/场增强poly-to-polyFN隧穿方式;结构上ETOX闪存为叠栅式结构,而分栅型闪存为1.5T的分栅结构。在相同技术节点上分栅式闪存单元与传统叠栅式闪存单元在尺寸上是可比拟的,但是由于分栅式闪存拥有更高的编程效率、更厚的隧穿介质薄膜带来的高可靠性、无过擦除问题和设计制造方面更加简单,分栅式结构在汽车电子、微程序控制器、智能卡和物联网方面的应用拥有巨大的市场前景。对比工艺方面,分栅式闪存结构相比ETOX闪存多了选择管、擦除管,总计为4道多晶硅的结构,因此,为了定义不同多晶硅的图案,相应增加的多步多晶硅刻蚀导致有源区产生刻蚀损伤的风险也大大增加。虽然多晶硅对有源区表面的二氧化硅有很高的选择比,但是多步多晶硅总的干法刻蚀和湿法清洗量过多,如果不对刻蚀损伤高风险的有源区进行处理,该有源区表面的原有的二氧化硅薄膜将很容易被刻穿,造成有源区的刻蚀损伤,晶圆报废,造成巨大经济损失。寻求基于分栅式闪存多步多晶硅刻蚀损伤的产生原因及位置,提出工艺优化方案来大大降低有源区刻蚀损伤的发生风险,提高整体工艺流程的稳定性,已成为本领域技术人员亟待解决的问题之一。故针对现有技术存在的问题,本案设计人凭借从事此行业多年的经验,积极研究改良,于是有了本专利技术一种改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法。
技术实现思路
本专利技术是针对现有技术中,现有多步多晶硅总的干法刻蚀和湿法清洗量过多,如果不对刻蚀损伤高风险的有源区进行处理,该有源区表面的原有的二氧化硅薄膜将很容易被刻穿,造成有源区的刻蚀损伤,晶圆报废,造成巨大经济损失等缺陷提供一种改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法。为实现本专利技术之目的,本专利技术提供一种改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法,所述改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法,包括:执行步骤S1:提供硅基衬,并在所述硅基衬底上形成用以作为功能器件的分栅闪存器件;执行步骤S2:在所述分栅闪存器件之结构的制备过程中,形成用于侧墙结构的氮化硅层,并将后工序需要形成局部硅氧化的有源区暴露,除所述暴露的区域外,均由所述氮化硅层覆盖;执行步骤S3:对所述氮化硅层进行干法刻蚀,以形成氮化硅侧墙结构,并同时对后工序需要形成局部硅氧化的有源区设置刻蚀凹槽;执行步骤S4:对具有刻蚀凹槽的所述有源区之暴露的区域进行硅氧化工艺,以形成二氧化硅阻挡层;执行步骤S5:将所述氮化硅侧墙结构去除,并进行后续多晶硅的生长与刻蚀工艺。可选地,用于侧墙结构的氮化硅层采用化学气相沉积或炉管工艺生长而成。可选地,对后工序需要形成局部硅氧化的有源区设置刻蚀凹槽,且所述刻蚀凹槽的深度范围为80~120埃。可选地,所述刻蚀凹槽的深度为100埃。可选地,所述硅氧化工艺是采用炉管干氧工艺。可选地,通过所述硅氧化工艺所制备的二氧化硅阻挡层的厚度范围为360~490埃。可选地,所述氮化硅侧墙结构采用选择性湿法清洗工艺去除。可选地,所述选择性湿法清洗工艺为采用饱和磷酸溶液进行氮化硅侧墙结构之去除。综上所述,本专利技术改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法能够有效避免分栅结构闪存中多步多晶硅刻蚀产生的有源区刻蚀损伤,提高整体工艺的稳定性。与此同时,本专利技术改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法之工艺过程简单,可以方便的嵌入到现有工艺流程中,并大大降低有源区发生刻蚀损伤的风险,且符合FAB的工艺技术要求,值得推广应用。附图说明图1所示为本专利技术改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法之流程图;图2(a)~2(d)所示为本专利技术改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法之阶段性结构示意图;图3(a)所示为本专利技术改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法之局部硅氧化工艺后的TEM图谱;图3(b)~3(c)所示为本专利技术改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法所形成的有源区无刻蚀损伤之SEM图谱和TEM图谱。具体实施方式为详细说明本专利技术创造的
技术实现思路
、构造特征、所达成目的及功效,下面将结合实施例并配合附图予以详细说明。闪存由于其具有高密度、低价格,以及电可编程,擦除的优点已被广泛作为非易失性记忆体应用的最优选择。目前,浮栅型非易失性闪存依据其结构主要分为两种:ETOX闪存和分栅型闪存。这两者的主要差异在于编程/擦除方式和单元结构不同,ETOX闪存的编程/擦除方式为:沟道热电子注入/FN隧穿方式,分栅式闪存为:源端沟道热电子注入/场增强poly-to-polyFN隧穿方式;结构上ETOX闪存为叠栅式结构,而分栅型闪存为1.5T的分栅结构。在相同技术节点上分栅式闪存单元与传统叠栅式闪存单元在尺寸上是可比拟的,但是由于分栅式闪存拥有更高的编程效率、更厚的隧穿介质薄膜带来的高可靠性、无过擦除问题和设计制造方面更加简单,分栅式结构在汽车电子、微程序控制器、智能卡和物联网方面的应用拥有巨大的市场前景。对比工艺方面,分栅式闪存结构相比ETOX闪存多了选择管、擦除管,总计为4道多晶硅的结构,因此,为了定义不同多晶硅的图案,相应增加的多步多晶硅刻蚀导致有源区产生刻蚀损伤的风险也大大增加。虽然多晶硅对有源区表面的二氧化硅有很高的选择比,但是多步多晶硅总的干法刻蚀和湿法清洗量过多,如果不对刻蚀损伤高风险的有源区进行处理,该有源区表面的原有的二氧化硅薄膜将很容易被刻穿,造成有源区的刻蚀损伤,晶圆报废,造成巨大经济损失。寻求基于分栅式闪存多步多晶硅刻蚀损伤的产生原因及位置,提出工艺优化方案来大大降低有源区刻蚀损伤的发生风险,提高整体工艺流程的稳定性,已成为本领域技术人员亟待解决的问题之一。请参阅图1,图1所示为本专利技术改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法之流程图。所述改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法,包括:执行步骤S1:提供硅基衬,并在所述硅基衬底上形成用以作为功能器件的分栅闪存器件;执行步骤S2:在所述分栅闪存器件之结构的制备过程中,形成用于侧墙结构的氮化硅层,并将后工序需要形成局部硅氧化的有源区暴露,除所述暴露的区域外,均由所述氮化硅层覆盖;执行步骤S3:对所述氮化硅层进行干法刻蚀,以形成氮化硅侧墙结构,并同时对后工序需要形成局部硅氧化的有源区设置刻蚀凹槽;执行步骤S4:对具有刻蚀凹槽的所述有源区之暴露的区域进行硅氧化工艺,以形成二氧化硅阻挡层;执行步骤S5:将所述氮化硅侧墙结构去除,并进行后续多晶硅的生长与刻蚀工艺。为了更直观的揭露本专利技术之技术特征,凸显本专利技术之有益效果,现结合具体实施方式,对本专利技术改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法进行工作原理和应用阐述。在具体实施方式中,所述各功能层的形成工艺、方法、结构性状、尺寸等仅为列本文档来自技高网
...

【技术保护点】
1.一种改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法,其特征在于,所述改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法,包括:执行步骤S1:提供硅基衬,并在所述硅基衬底上形成用以作为功能器件的分栅闪存器件;执行步骤S2:在所述分栅闪存器件之结构的制备过程中,形成用于侧墙结构的氮化硅层,并将后工序需要形成局部硅氧化的有源区暴露,除所述暴露的区域外,均由所述氮化硅层覆盖;执行步骤S3:对所述氮化硅层进行干法刻蚀,以形成氮化硅侧墙结构,并同时对后工序需要形成局部硅氧化的有源区设置刻蚀凹槽;执行步骤S4:对具有刻蚀凹槽的所述有源区之暴露的区域进行硅氧化工艺,以形成二氧化硅阻挡层;执行步骤S5:将所述氮化硅侧墙结构去除,并进行后续多晶硅的生长与刻蚀工艺。

【技术特征摘要】
1.一种改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法,其特征在于,所述改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法,包括:执行步骤S1:提供硅基衬,并在所述硅基衬底上形成用以作为功能器件的分栅闪存器件;执行步骤S2:在所述分栅闪存器件之结构的制备过程中,形成用于侧墙结构的氮化硅层,并将后工序需要形成局部硅氧化的有源区暴露,除所述暴露的区域外,均由所述氮化硅层覆盖;执行步骤S3:对所述氮化硅层进行干法刻蚀,以形成氮化硅侧墙结构,并同时对后工序需要形成局部硅氧化的有源区设置刻蚀凹槽;执行步骤S4:对具有刻蚀凹槽的所述有源区之暴露的区域进行硅氧化工艺,以形成二氧化硅阻挡层;执行步骤S5:将所述氮化硅侧墙结构去除,并进行后续多晶硅的生长与刻蚀工艺。2.如权利要求1所述改善分栅结构闪存多步多晶硅刻蚀损伤的工艺集成方法,其特征在于,用于侧墙结构的氮化硅层采用化学气相沉积或炉管工艺生长而成。3.如权利要求1...

【专利技术属性】
技术研发人员:胡涛张磊田志王奇伟陈昊瑜
申请(专利权)人:上海华力微电子有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1