当前位置: 首页 > 专利查询>党宗学专利>正文

一种具有多串口的PCIE总线控制电路制造技术

技术编号:18174091 阅读:22 留言:0更新日期:2018-06-09 17:07
一种具有多串口的PCIE总线控制电路是由PCIE控制电路、开关控制电路、数据存储电路、通信模块电路连接构成;其中,PCIE控制电路的输出端接开关控制电路的输入端;PCIE控制电路的输出端接数据存储电路的输入端;开关控制电路的输出端接通信模块电路的输入端。一种具有多串口的PCIE总线控制电路具有电路简单、成本低、扩展串口多的优点。可应用到PCI Express总线扩展的领域。

【技术实现步骤摘要】
一种具有多串口的PCIE总线控制电路
本技术属于集成电路
,具体涉及到一种具有多串口的PCIE总线控制电路。
技术介绍
PCIExpress总线是一种先进总线,PCIExpress总线常用于PC机扩展,嵌入式设备扩展等。PCIExpress总线具有以下优点:支持热拔插,PCIExpress总线的传输速度较高,为250MB/s~4GB/s;PCIExpress总线支持双向传输模式;支持热交换特性等。由PCIExpress总线的优点,特别是传输速度高,性能稳定,从而使得PCIExpress总线得到了广泛应用。串口是我们常用的接口,它常用作计算机与外设交互的转换,外设之间通信等。串口具有以下优点:连接线少,它仅仅需要3根线就能实现通信;通信简单;传输距离远;通信速率调整方便等。由此可见,研究基于PCIE总线扩展多串口具有重要意义。目前,实现PCIExpress总线扩展串口控制装置主要有以下几种:一是,采用PCIExpress总线电路,CPLD电路,及串口驱动电路来实现;二是,采用PCIExpress总线电路,FPGA电路,及串口驱动电路来实现;三是,采用PCIExpress总线电路,数字信号处理器电路,,及串口驱动电路来实现。然而,这些实现方法有一些不足:成本高;依靠软件程序控制;电路比较复杂;扩展的串口通道有限。
技术实现思路
本技术所要解决的技术问题在于克服上述PCIExpress总线扩展串口控制装置的不足,提供了一种具有多串口的PCIE总线控制电路。一种具有多串口的PCIE总线控制电路具有电路简单、成本低、扩展串口多的优点。解决上述问题采用的技术方案是:本技术采用集成电路U1(CH367L),接收从连接器J2发送来的PCIE数据,经过集成电路U1处理,将接收的PCIE数据进行两方面的处理:一是,存储到Flash;二是,将接收的PCIE数据转化为串口数据输出。采用集成电路U2(CD4051),U5,进行2通道的IIC协议转变处理,将IIC数据转变为串口数据;采用按钮SW1,SW2进行传输控制,当按钮SW1,SW2按下时,数据传输开始;采用集成电路U3(VK3366),进行串口分发处理,将接收的串口数据转变为4通道的串口数据,并从连接器J1上输出串口数据。附图说明图1是本技术的电气原理方框图。图2是图1中PCIE控制电路、开关控制电路、数据存储电路、通信模块电路的电子线路原理图。具体实施方式下面结合附图和实施例对本技术做进一步详细说明,但本技术不限于这些实施例。实施例1在图1中,本技术一种具有多串口的PCIE总线控制电路由PCIE控制电路、开关控制电路、数据存储电路、通信模块电路连接构成,其中,PCIE控制电路的输出端接开关控制电路的输入端;PCIE控制电路的输出端接数据存储电路的输入端;开关控制电路的输出端接通信模块电路的输入端。在图2中,本实施例的PCIE控制电路是由电容C1,C2,C3,电阻R3,R4,连接器J2,集成电路U1连接构成;其中,集成电路U1的型号为CH367L,电容C1的引脚2,连接器J2的引脚4,连接器J2的引脚7,连接器J2的引脚13,连接器J2的引脚16,连接器J2的引脚18,连接器J2的引脚19,连接器J2的引脚22,连接器J2的引脚25,连接器J2的引脚33,集成电路U1的引脚4,集成电路U1的引脚9,集成电路U1的引脚10,集成电路U1的引脚17,集成电路U1的引脚19,集成电路U1的引脚30,集成电路U1的引脚43,集成电路U1的引脚46,集成电路U1的引脚60接地;连接器J2的引脚8,连接器J2的引脚10,连接器J2的引脚27,连接器J2的引脚28,集成电路U1的引脚18,集成电路U1的引脚31,集成电路U1的引脚47,集成电路U1的引脚59接3V;集成电路U1的引脚5,集成电路U1的引脚8,集成电路U1的引脚14,集成电路U1的引脚29,集成电路U1的引脚42接1的引脚8V;连接器J2的引脚1,连接器J2的引脚2,连接器J2的引脚34,连接器J2的引脚35接+12V;电容C1的引脚1接连接器J2的引脚26,接集成电路U1的引脚3;连接器J2的引脚14接集成电路U1的引脚16;连接器J2的引脚15接集成电路U1的引脚15;电容C2的引脚2接连接器J2的引脚21;电容C3的引脚2接连接器J2的引脚20;连接器J2的引脚24接集成电路U1的引脚6;连接器J2的引脚23接集成电路U1的引脚7;电容C2的引脚1接集成电路U1的引脚12;电容C3的引脚1接集成电路U1的引脚13;连接器J2的引脚17接连接器J2的引脚36;连接器J2的引脚30接连接器J2的引脚31。开关控制电路是由按钮SW1,SW2,电阻R1,R2,R5,R6,集成电路U2,U4连接构成,其中,集成电路U2,U4的型号为CD4051,集成电路U2的引脚8,10接地;集成电路U2的引脚16接5V;集成电路U2的引脚7接-5V;集成电路U2的引脚3接集成电路U1的引脚21,集成电路U2的引脚13接电阻R5的一端;集成电路U4的引脚3接集成电路U1的引脚20,集成电路U4的引脚13接电阻R6的一端;集成电路U2的引脚11接按钮SW1的一端;按钮SW1的另一端接地;集成电路U2的引脚11接电阻R1的一端;电阻R1的另一端接3V;集成电路U4的引脚11接按钮SW2的一端;按钮SW2的另一端接地;集成电路U4的引脚11接电阻R2的一端;电阻R2的另一端接3V;集成电路U2的引脚6,8,9,10接地;集成电路U2的引脚16接5V;集成电路U2的引脚7接-5V;集成电路U4的引脚6,8,9,10接地;集成电路U4的引脚16接5V;集成电路U4的引脚7接-5V。数据存储电路是由集成电路U6,电阻R7,R8,R9连接构成,其中,集成电路U6的型号为AT25F512,集成电路U6的引脚6接电阻R7的一端;电阻R7的另一端接集成电路U1的引脚61;集成电路U6的引脚1接电阻R8的一端;电阻R8的另一端接集成电路U1的引脚23;集成电路U6的引脚2接电阻R9的一端;电阻R9的另一端接集成电路U1的引脚22;集成电路U6的引脚2接集成电路U6的引脚5;集成电路U6的引脚3,7,8接3V;集成电路U6的引脚4接地。通信模块电路是由集成电路U3,连接器J1连接构成,其中,集成电路U3的型号为VK3366,集成电路U3的引脚1接3V;集成电路U3的引脚20,39接5V;集成电路U3的引脚28,44接地;集成电路U3的引脚4接电阻R6的另一端;集成电路U3的引脚6接电阻R5的另一端;连接器J1的引脚9接地;连接器J1的引脚1接集成电路U3的引脚33;连接器J1的引脚2接集成电路U3的引脚24;连接器J1的引脚3接集成电路U3的引脚37;连接器J1的引脚4接集成电路U3的引脚16;连接器J1的引脚5接集成电路U3的引脚32;连接器J1的引脚6接集成电路U3的引脚23;连接器J1的引脚7接集成电路U3的引脚36;连接器J1的引脚8接集成电路U3的引脚17。本技术的工作原理如下:当系统上电,电路进入工作状态,当PCIExpress总线上有数据传输时,首先,进行PCIExpress数据接收:数据信号从连接器J本文档来自技高网...
一种具有多串口的PCIE总线控制电路

【技术保护点】
一种具有多串口的PCIE总线控制电路,其特征在于它具有:PCIE控制电路、开关控制电路、数据存储电路、通信模块电路;其中,PCIE控制电路的输出端接开关控制电路的输入端;PCIE控制电路的输出端接数据存储电路的输入端;开关控制电路的输出端接通信模块电路的输入端;所述的开关控制电路:由按钮SW1,SW2,电阻R1,R2,R5,R6,集成电路U2,U4连接构成,其中,集成电路U2,U4的型号为CD4051,集成电路U2的引脚8,10接地;集成电路U2的引脚16接5V;集成电路U2的引脚7接‑5V;集成电路U2的引脚3接集成电路U1的引脚21,集成电路U2的引脚13接电阻R5的一端;集成电路U4的引脚3接集成电路U1的引脚20,集成电路U4的引脚13接电阻R6的一端;集成电路U2的引脚11接按钮SW1的一端;按钮SW1的另一端接地;集成电路U2的引脚11接电阻R1的一端;电阻R1的另一端接3V;集成电路U4的引脚11接按钮SW2的一端;按钮SW2的另一端接地;集成电路U4的引脚11接电阻R2的一端;电阻R2的另一端接3V;集成电路U2的引脚6,8,9,10接地;集成电路U4的引脚6,8,9,10接地;集成电路U4的引脚16接5V;集成电路U4的引脚7接‑5V;所述的通信模块电路:由集成电路U3,连接器J1连接构成,其中,集成电路U3的型号为VK3366,集成电路U3的引脚1接3V;集成电路U3的引脚20,39接5V;集成电路U3的引脚28,44接地;集成电路U3的引脚4接电阻R6的另一端;集成电路U3的引脚6接电阻R5的另一端;连接器J1的引脚9接地;连接器J1的引脚1接集成电路U3的引脚33;连接器J1的引脚2接集成电路U3的引脚24;连接器J1的引脚3接集成电路U3的引脚37;连接器J1的引脚4接集成电路U3的引脚16;连接器J1的引脚5接集成电路U3的引脚32;连接器J1的引脚6接集成电路U3的引脚23;连接器J1的引脚7接集成电路U3的引脚36;连接器J1的引脚8接集成电路U3的引脚17;所述的PCIE控制电路:由电容C1,C2,C3,电阻R3,R4,连接器J2,集成电路U1连接构成;其中,集成电路U1的型号为CH367L,电容C1的引脚2,连接器J2的引脚4,连接器J2的引脚7,连接器J2的引脚13,连接器J2的引脚16,连接器J2的引脚18,连接器J2的引脚19,连接器J2的引脚22,连接器J2的引脚25,连接器J2的引脚33,集成电路U1的引脚4,集成电路U1的引脚9,集成电路U1的引脚10,集成电路U1的引脚17,集成电路U1的引脚19,集成电路U1的引脚30,集成电路U1的引脚43,集成电路U1的引脚46,集成电路U1的引脚60接地;连接器J2的引脚8,连接器J2的引脚10,连接器J2的引脚27,连接器J2的引脚28,集成电路U1的引脚18,集成电路U1的引脚31,集成电路U1的引脚47,集成电路U1的引脚59接3V;集成电路U1的引脚5,集成电路U1的引脚8,集成电路U1的引脚14,集成电路U1的引脚29,集成电路U1的引脚42接1的引脚8V;连接器J2的引脚1,连接器J2的引脚2,连接器J2的引脚34,连接器J2的引脚35接+12V;电容C1的引脚1接连接器J2的引脚26,接集成电路U1的引脚3;连接器J2的引脚14接集成电路U1的引脚16;连接器J2的引脚15接集成电路U1的引脚15;电容C2的引脚2接连接器J2的引脚21;电容C3的引脚2接连接器J2的引脚20;连接器J2的引脚24接集成电路U1的引脚6;连接器J2的引脚23接集成电路U1的引脚7;电容C2的引脚1接集成电路U1的引脚12;电容C3的引脚1接集成电路U1的引脚13;连接器J2的引脚17接连接器J2的引脚36;连接器J2的引脚30接连接器J2的引脚31。...

【技术特征摘要】
1.一种具有多串口的PCIE总线控制电路,其特征在于它具有:PCIE控制电路、开关控制电路、数据存储电路、通信模块电路;其中,PCIE控制电路的输出端接开关控制电路的输入端;PCIE控制电路的输出端接数据存储电路的输入端;开关控制电路的输出端接通信模块电路的输入端;所述的开关控制电路:由按钮SW1,SW2,电阻R1,R2,R5,R6,集成电路U2,U4连接构成,其中,集成电路U2,U4的型号为CD4051,集成电路U2的引脚8,10接地;集成电路U2的引脚16接5V;集成电路U2的引脚7接-5V;集成电路U2的引脚3接集成电路U1的引脚21,集成电路U2的引脚13接电阻R5的一端;集成电路U4的引脚3接集成电路U1的引脚20,集成电路U4的引脚13接电阻R6的一端;集成电路U2的引脚11接按钮SW1的一端;按钮SW1的另一端接地;集成电路U2的引脚11接电阻R1的一端;电阻R1的另一端接3V;集成电路U4的引脚11接按钮SW2的一端;按钮SW2的另一端接地;集成电路U4的引脚11接电阻R2的一端;电阻R2的另一端接3V;集成电路U2的引脚6,8,9,10接地;集成电路U4的引脚6,8,9,10接地;集成电路U4的引脚16接5V;集成电路U4的引脚7接-5V;所述的通信模块电路:由集成电路U3,连接器J1连接构成,其中,集成电路U3的型号为VK3366,集成电路U3的引脚1接3V;集成电路U3的引脚20,39接5V;集成电路U3的引脚28,44接地;集成电路U3的引脚4接电阻R6的另一端;集成电路U3的引脚6接电阻R5的另一端;连接器J1的引脚9接地;连接器J1的引脚1接集成电路U3的引脚33;连接器J1的引脚2接集成电路U3的引脚24;连接器J1的引脚3接集成电路U3的引脚37;连接器J1的引脚4接集成电路U3的引脚16;连接器J1的引脚5接集成电路U3的引脚32;连接器...

【专利技术属性】
技术研发人员:党宗学
申请(专利权)人:党宗学
类型:新型
国别省市:河南,41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1