The utility model provides an isolating groove film filling structure and a semiconductor storage device, in which an isolated groove film filling structure consists of at least half a conductor substrate, the semiconductor substrate is prepared with a peripheral groove, a prefabricated filling layer, a side wall and a bottom covering the outer groove, and a high density plasma oxide. Layer, the high density plasma oxide layer covers the prefabricated filling layer in the outer groove and fills with the full outer groove. The thickness of the prefabricated filling layer at the corner of the outer groove step is less than equal to the thickness of the prefabricated filling layer at the side wall of the periphery groove. The utility model makes the prefabricated filling layer thickness less than equal to the side wall of isolation grooves at the corner of the step of isolation trench step, so that the high density plasma oxide layer and the prefabricated material layer are avoided to produce holes, and then the subsequent metal position line is short circuited. Failure.
【技术实现步骤摘要】
隔离沟槽薄膜填充结构及半导体存储器件
本技术涉及半导体
,特别是涉及一种隔离沟槽薄膜填充结构及半导体存储器件。
技术介绍
图形制作可以在硅片表面生成具有三个空间维度的拓扑形状,这就形成了硅片表面的间隙和台阶。可以用深宽比来描述一个小间隙(如隔离沟槽或通孔),深宽比定义为间隙的深度和宽度的比值。在器件的制作中,填充硅片表面上很小的间隙的能力成为最重要的薄膜特性。对于很小的间隙,其深宽比不论高/低,均使得难于淀积形成厚度均匀的薄膜,并且会产生夹断和空洞。随着高密度集成电路特征尺寸的不断减小,对于高/低深宽比的间隙可以进行均匀、无空洞的填充淀积工艺显得至关重要。化学气相淀积(ChemicalVaporDeposition,CVD)是通过气体混合的化学反应在硅片表面淀积一层固体膜的工艺。常见的化学气相淀积包括常压化学气相淀积(AtmosphericPressureCVD,APCVD)、低压化学气相淀积(LowPressureCVD,LPCVD)以及等离子体辅助化学气相淀积。等离子体辅助化学气相淀积的一个最新发展是高密度等离子体化学气相淀积(HighDensityPlasmaCVD,HDPCVD),其采用等离子体在低压下以高密度混合气体的形式直接接触到反应腔中硅片的表面。它的主要优点是可以在300℃~400℃交底的淀积温度下,制备出能够填充高深宽比间隙的薄膜。高密度等离子体化学气相淀积工艺具有同步淀积和刻蚀作用,它是用介质材料填充高深宽比的间隙并且无空洞形成的基础。同步淀积和刻蚀主要包括如下三步机制:1、离子诱导淀积:离子诱导薄膜初始产物淀积形成间隙填充;2、 ...
【技术保护点】
一种隔离沟槽薄膜填充结构,其特征在于,所述隔离沟槽薄膜填充结构至少包括:一半导体衬底,所述半导体衬底的一上表面包含器件区及围绕所述器件区的周边区,所述半导体衬底上制备有多个在所述器件区的阵列沟槽及一在所述周边区的外围沟槽,所述外围沟槽的宽度大于所述阵列沟槽的单元宽度的两倍以上;预制填充层,覆盖所述外围沟槽的侧壁和底部,所述预制填充材料更填满所述阵列沟槽,用以界定多个有源区;以及,高密度等离子体氧化物层,所述高密度等离子体氧化物层覆盖在所述外围沟槽内的所述预制填充层上并填充满所述外围沟槽;其中,位于所述外围沟槽台阶拐角处的预制填充层厚度小于等于位于所述外围沟槽侧壁处的预制填充层厚度,从而避免所述高密度等离子体氧化物层与所述预制填充层之间存在空洞而造成后续形成的金属位线短路。
【技术特征摘要】
1.一种隔离沟槽薄膜填充结构,其特征在于,所述隔离沟槽薄膜填充结构至少包括:一半导体衬底,所述半导体衬底的一上表面包含器件区及围绕所述器件区的周边区,所述半导体衬底上制备有多个在所述器件区的阵列沟槽及一在所述周边区的外围沟槽,所述外围沟槽的宽度大于所述阵列沟槽的单元宽度的两倍以上;预制填充层,覆盖所述外围沟槽的侧壁和底部,所述预制填充材料更填满所述阵列沟槽,用以界定多个有源区;以及,高密度等离子体氧化物层,所述高密度等离子体氧化物层覆盖在所述外围沟槽内的所述预制填充层上并填充满所述外围沟槽;其中,位于所述外围沟槽台阶拐角处的预制填充层厚度小于等于位于所述外围沟槽侧壁处的预制填充层厚度,从而避免所述高密度等离子体氧化物层与所述预制填充层之间存在空洞而造成后续形成的金属位线短路。2.根据权利要求1所述的隔离沟槽薄膜填充结构,其特征在于,所述外围沟槽薄膜填充结构还包括钝化层,形成覆盖于所述半导体衬底的上表面,并且位于所述外围沟槽台阶拐角处的预制填充层厚度覆盖所述外围沟槽的台阶拐角。3.根据权利要求2所述的隔离沟槽薄膜填充结构,其特征在于,位于所述外围沟槽台阶拐角处的预制填充层连接至所述钝化层的侧缘。4.根据权利要求1所述的隔离沟槽薄膜填充结构,其特...
【专利技术属性】
技术研发人员:不公告发明人,
申请(专利权)人:睿力集成电路有限公司,
类型:新型
国别省市:安徽,34
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。