隔离沟槽薄膜填充结构及半导体存储器件制造技术

技术编号:17884087 阅读:65 留言:0更新日期:2018-05-06 04:36
本实用新型专利技术提供一种隔离沟槽薄膜填充结构及半导体存储器件,其中,隔离沟槽薄膜填充结构至少包括:一半导体衬底,该半导体衬底制备有外围沟槽;预制填充层,覆盖外围沟槽的侧壁和底部;以及,高密度等离子体氧化物层,该高密度等离子体氧化物层覆盖在外围沟槽内的预制填充层上并填充满外围沟槽;其中,位于外围沟槽台阶拐角处的预制填充层厚度小于等于位于外围沟槽侧壁处的预制填充层厚度。本实用新型专利技术使位于隔离沟槽台阶拐角处的预制填充层厚度小于等于位于隔离沟槽侧壁处的预制填充层厚度,从而使高密度等离子体氧化物层与预制填充材料层之间避免产生空洞,进而避免后续形成的金属位线出现短路而造成器件失效。

Isolation trench film filling structure and semiconductor memory device

The utility model provides an isolating groove film filling structure and a semiconductor storage device, in which an isolated groove film filling structure consists of at least half a conductor substrate, the semiconductor substrate is prepared with a peripheral groove, a prefabricated filling layer, a side wall and a bottom covering the outer groove, and a high density plasma oxide. Layer, the high density plasma oxide layer covers the prefabricated filling layer in the outer groove and fills with the full outer groove. The thickness of the prefabricated filling layer at the corner of the outer groove step is less than equal to the thickness of the prefabricated filling layer at the side wall of the periphery groove. The utility model makes the prefabricated filling layer thickness less than equal to the side wall of isolation grooves at the corner of the step of isolation trench step, so that the high density plasma oxide layer and the prefabricated material layer are avoided to produce holes, and then the subsequent metal position line is short circuited. Failure.

【技术实现步骤摘要】
隔离沟槽薄膜填充结构及半导体存储器件
本技术涉及半导体
,特别是涉及一种隔离沟槽薄膜填充结构及半导体存储器件。
技术介绍
图形制作可以在硅片表面生成具有三个空间维度的拓扑形状,这就形成了硅片表面的间隙和台阶。可以用深宽比来描述一个小间隙(如隔离沟槽或通孔),深宽比定义为间隙的深度和宽度的比值。在器件的制作中,填充硅片表面上很小的间隙的能力成为最重要的薄膜特性。对于很小的间隙,其深宽比不论高/低,均使得难于淀积形成厚度均匀的薄膜,并且会产生夹断和空洞。随着高密度集成电路特征尺寸的不断减小,对于高/低深宽比的间隙可以进行均匀、无空洞的填充淀积工艺显得至关重要。化学气相淀积(ChemicalVaporDeposition,CVD)是通过气体混合的化学反应在硅片表面淀积一层固体膜的工艺。常见的化学气相淀积包括常压化学气相淀积(AtmosphericPressureCVD,APCVD)、低压化学气相淀积(LowPressureCVD,LPCVD)以及等离子体辅助化学气相淀积。等离子体辅助化学气相淀积的一个最新发展是高密度等离子体化学气相淀积(HighDensityPlasmaCVD,HDPCVD),其采用等离子体在低压下以高密度混合气体的形式直接接触到反应腔中硅片的表面。它的主要优点是可以在300℃~400℃交底的淀积温度下,制备出能够填充高深宽比间隙的薄膜。高密度等离子体化学气相淀积工艺具有同步淀积和刻蚀作用,它是用介质材料填充高深宽比的间隙并且无空洞形成的基础。同步淀积和刻蚀主要包括如下三步机制:1、离子诱导淀积:离子诱导薄膜初始产物淀积形成间隙填充;2、溅射刻蚀:氩离子溅射刻蚀掉间隙入口处多余的薄膜,在薄膜上形成斜面外形;3、再次淀积:再淀积被刻蚀的材料。重复该过程,直至上下形貌一致。美国专利US6908862B2就是采用这种方法淀积薄膜的。具体地说,该专利公开了一种在设置在基板反应腔中的基板上淀积膜的方法,该方法包括通过从流入反应腔的第一气态混合物形成高密度等离子体来淀积薄膜的第一部分;然后停止淀积过程,并通过使卤素蚀刻剂流入反应腔来蚀刻该淀积薄膜的第一部分;接下来,通过使钝化气体流入反应腔来钝化蚀刻膜的表面,然后通过从流入反应腔的第二气态混合物形成高密度等离子体,将薄膜的第二部分淀积在第一部分上;在一个实施方案中,钝化气体由不含惰性气体的氧源组成。然而,上述专利主要针对的是高深宽比间隙填充薄膜时,由于深宽比过高,薄膜淀积困难导致的间隙中心部位空洞产生问题。通过将间隙入口处多余的薄膜刻蚀成斜面外形(或称漏斗形状),从而使后续再次淀积的材料能够填充到间隙中,从而避免间隙中心部位产生空洞。虽然该专利能够有效解决高深宽比间隙的填充空洞问题,但对于低的(或者中等的)深宽比间隙在薄膜填充过程中产生的空洞问题,却无法很好地解决。在现有技术中,隔离沟槽薄膜填充结构包括覆盖隔离沟槽的侧壁和底部的预制填充层301,以及覆盖预制填充层301并填充满隔离沟槽的高密度等离子体氧化物层402。如图1所示,在正常填充时,预制填充层301和高密度等离子体氧化物层402之间不应出现空洞401,因而后续形成的金属位线501应能正常工作,不易出现短路等现象而造成器件(Device)失效。然而,请继续参阅图1,由于现有工艺的限制,预制填充层301和高密度等离子体氧化物层402之间经常会出现空洞401,因而在后续形成金属位线501的过程中,空洞401中将填满金属,致使金属位线501容易出现短路现象而造成器件失效。因此,如何避免高/低深宽比的隔离沟槽在薄膜填充过程中产生空洞,致使后续形成的金属位线容易出现短路而造成器件失效,是亟待解决的问题。
技术实现思路
鉴于以上所述现有技术的缺点,本技术的目的在于提供一种隔离沟槽薄膜填充结构及半导体存储器件,用于解决现有技术中高/低深宽比的隔离沟槽在薄膜填充过程中易产生空洞,致使后续形成的金属位线容易出现短路而造成器件失效的问题。为实现上述目的及其他相关目的,本技术提供一种隔离沟槽薄膜填充结构,其中,所述隔离沟槽薄膜填充结构至少包括:一半导体衬底,所述半导体衬底的一上表面包含器件区及围绕所述器件区的周边区,所述半导体衬底上制备有多个在所述器件区的阵列沟槽及一在所述周边区的外围沟槽,所述外围沟槽的宽度大于所述阵列沟槽的单元宽度的两倍以上;预制填充层,覆盖所述外围沟槽的侧壁和底部,所述预制填充材料更填满所述阵列沟槽,用以界定多个有源区;以及,高密度等离子体氧化物层,所述高密度等离子体氧化物层覆盖在所述外围沟槽内的所述预制填充层上并填充满所述外围沟槽;其中,位于所述外围沟槽台阶拐角处的预制填充层厚度小于等于位于所述外围沟槽侧壁处的预制填充层厚度,从而避免所述高密度等离子体氧化物层与所述预制填充层之间存在空洞而造成后续形成的金属位线短路。优选地,所述外围沟槽薄膜填充结构还包括钝化层,形成覆盖于所述半导体衬底的上表面,并且位于所述外围沟槽台阶拐角处的预制填充层厚度覆盖所述外围沟槽的台阶拐角。优选地,位于所述外围沟槽台阶拐角处的预制填充层连接至所述钝化层的侧缘。优选地,所述外围沟槽的深宽比为0.5:1~21:20,所述阵列沟槽的深宽比为10:1~20:1。优选地,所述外围沟槽的台阶拐角形成有一切角。为实现上述目的及其他相关目的,本技术提供一种半导体存储器件,其中,所述半导体存储器件至少包括:一衬底;多个外围沟槽,形成于所述半导体衬底上且围绕位于所述半导体衬底的多个有源区;预制填充层,覆盖所述外围沟槽的侧壁和底部;以及,高密度等离子体氧化物层,覆盖所述预制填充层并填充满所述外围沟槽;其中,所述高密度等离子体氧化物层和所述预制填充层共同填充所述外围沟槽,并且共同提供一等于所述外围沟槽深度的无空洞薄膜填充深度。优选地,所述预制填充层位于所述外围沟槽台阶拐角处的厚度小于等于位于所述外围沟槽侧壁接近底部处的厚度,以供所述无空洞薄膜填充深度的直接形成。优选地,所述外围沟槽的深宽比为0.5:1~21:20。优选地,所述半导体存储器件还包括多个金属位线,设置于所述半导体衬底上,所述金属位线的端部延伸至在所述外围沟槽内的所述高密度等离子体氧化物层上。如上所述,本技术的隔离沟槽薄膜填充结构及半导体存储器件,具有以下有益效果:本技术的隔离沟槽薄膜填充结构,位于隔离沟槽台阶拐角处的预制填充层厚度小于等于位于隔离沟槽侧壁处的预制填充层厚度,从而使高密度等离子体氧化物层与预制填充材料层之间避免产生空洞,进而避免后续形成的金属位线出现短路而造成器件失效。另外,本实施方式适用于高/低深宽比隔离沟槽,尤其是低的或中等的深宽比的隔离沟槽。另外,本技术采用高密度等离子体刻蚀工艺刻蚀预制填充材料,同时通过控制刻蚀压力和刻蚀深度,来保证隔离沟槽台阶拐角的完好,从而避免隔离沟槽台阶拐角被切割致使电路断路而最终造成器件失效。另外,本技术还可以在外围沟槽台阶拐角处的预制填充层上形成一切角,可以进一步扩大预制填充层在外围沟槽的开口端的开口孔径,便于后续高密度等离子体氧化物层填充形成,进一步减少了空洞的产生,提高了器件的良率。本技术的半导体存储器件,采用上述本技术的隔离沟槽薄膜填充结构,隔离沟槽薄膜填充结构中的高密本文档来自技高网
...
隔离沟槽薄膜填充结构及半导体存储器件

【技术保护点】
一种隔离沟槽薄膜填充结构,其特征在于,所述隔离沟槽薄膜填充结构至少包括:一半导体衬底,所述半导体衬底的一上表面包含器件区及围绕所述器件区的周边区,所述半导体衬底上制备有多个在所述器件区的阵列沟槽及一在所述周边区的外围沟槽,所述外围沟槽的宽度大于所述阵列沟槽的单元宽度的两倍以上;预制填充层,覆盖所述外围沟槽的侧壁和底部,所述预制填充材料更填满所述阵列沟槽,用以界定多个有源区;以及,高密度等离子体氧化物层,所述高密度等离子体氧化物层覆盖在所述外围沟槽内的所述预制填充层上并填充满所述外围沟槽;其中,位于所述外围沟槽台阶拐角处的预制填充层厚度小于等于位于所述外围沟槽侧壁处的预制填充层厚度,从而避免所述高密度等离子体氧化物层与所述预制填充层之间存在空洞而造成后续形成的金属位线短路。

【技术特征摘要】
1.一种隔离沟槽薄膜填充结构,其特征在于,所述隔离沟槽薄膜填充结构至少包括:一半导体衬底,所述半导体衬底的一上表面包含器件区及围绕所述器件区的周边区,所述半导体衬底上制备有多个在所述器件区的阵列沟槽及一在所述周边区的外围沟槽,所述外围沟槽的宽度大于所述阵列沟槽的单元宽度的两倍以上;预制填充层,覆盖所述外围沟槽的侧壁和底部,所述预制填充材料更填满所述阵列沟槽,用以界定多个有源区;以及,高密度等离子体氧化物层,所述高密度等离子体氧化物层覆盖在所述外围沟槽内的所述预制填充层上并填充满所述外围沟槽;其中,位于所述外围沟槽台阶拐角处的预制填充层厚度小于等于位于所述外围沟槽侧壁处的预制填充层厚度,从而避免所述高密度等离子体氧化物层与所述预制填充层之间存在空洞而造成后续形成的金属位线短路。2.根据权利要求1所述的隔离沟槽薄膜填充结构,其特征在于,所述外围沟槽薄膜填充结构还包括钝化层,形成覆盖于所述半导体衬底的上表面,并且位于所述外围沟槽台阶拐角处的预制填充层厚度覆盖所述外围沟槽的台阶拐角。3.根据权利要求2所述的隔离沟槽薄膜填充结构,其特征在于,位于所述外围沟槽台阶拐角处的预制填充层连接至所述钝化层的侧缘。4.根据权利要求1所述的隔离沟槽薄膜填充结构,其特...

【专利技术属性】
技术研发人员:不公告发明人
申请(专利权)人:睿力集成电路有限公司
类型:新型
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1