低功率复位电路制造技术

技术编号:16427298 阅读:36 留言:0更新日期:2017-10-21 21:20
一种低功率复位电路300包括用于接收由电源生成的工作电压并且响应于接收的工作电压生成偏置电压的偏压发生器320。用于生成用于指示工作电压的经整形的信号的整形器330的操作速度和用于将阈值基准电压与经整形的信号进行比较的比较器349的操作速度两者均响应于生成的偏置电压而被控制。比较器340还生成用于指示比较的结果的比较信号。响应于比较信号,复位信号发生器390/392生成用于复位由利用电源生成的工作电压供电的受保护电路系统的复位信号。

Low power reset circuit

A low power reset circuit 300 includes a bias generator 320 for receiving the operating voltage generated by the power supply and generating a bias voltage in response to the received operating voltage. Used to indicate the working voltage for generating the operation speed of shaper shaping signal and the bias voltage for the 330 threshold reference voltage and the shaping signal comparator 349 operating speed both in response to the generated by the control. The comparator 340 also generates a comparison signal for indicating the result of the comparison. In response to the comparison signal, the reset signal generator 390/392 generates a reset signal for resetting the protected circuit system supplied by the operating voltage generated by the power supply.

【技术实现步骤摘要】
低功率复位电路
技术介绍
集成电路的许多应用包括这样的电路:其仅在施加到这些设备的电力具有位于最大工作电压和最小工作电压之间的施加电压时才适当地操作。当此类设备被“通电”(例如,通过最初向设备施加工作电力)时,设备通常不会适当地操作,直到所施加的电力的电压达到并维持在适当的电压范围内。同样地,当所施加的电力不足以将工作电压维持在最小工作电压以上时(例如,在“掉电(brownout)”状况下),即使当所施加的电力再次达到并维持在适当的电压范围,设备通常也可能不会适当地操作,这是由于例如状态信息由于缺乏电力而丢失造成的。电压监控电路通常用于启用(assert)复位信号以帮助最小化设备的不适当操作。然而,由于消耗大量的电力和/或在电路布局中需要大量的面积,此类电路通常不适合于许多应用。
技术实现思路
以上指出的问题可以在一种低功率复位电路中得到解决,该低功率复位电路包括用于接收由电源生成的工作电压并且响应于接收的工作电压生成偏置电压的偏压发生器。用于生成用于指示工作电压的经整形的信号的整形器的操作速度和用于将阈值基准电压与经整形的信号进行比较的比较器的操作速度两者均响应于生成的偏置电压而被控制。比较器也生成用于指示比较的结果的比较信号。响应于比较信号,复位信号发生器生成用于复位由利用电源生成的工作电压供电的受保护电路系统的复位信号。在理解本
技术实现思路
不用于解释或限制权利要求的范围或含义的情况下提交本
技术实现思路
。此外,
技术实现思路
并非旨在识别所要求保护的主题的关键特征或必要特征,也并非旨在用于帮助确定所要求保护的主题的范围。附图说明图1示出了根据本公开的某些实施例的说明性计算系统100。图2为示例工作电压波形的图示。图3为根据本公开的实施例的包括基于AFG的电压基准的低功率复位电路的示意图。图4为根据本公开的实施例的用于包括基于AFG的电压基准的低功率复位电路的比较器的示意图。图5为根据本公开的实施例的用于响应于工作电压生成用于复位电路的整形波形的整形器的示意图。图6为根据本公开的实施例的低功率复位电路中的比较器中的迟滞控制的示意图。图7为说明根据本公开的实施例的低功率复位信号电路中的整形器和比较器的互操作的示意图。图8为根据本公开的实施例的低功率复位信号电路中的容性耦合电路的示意图。具体实施方式以下讨论针对本专利技术的各种实施例。虽然这些实施例中的一个或多个为优选的,但是所公开的实施例不应被解释为或以其它方式用作对包括权利要求的本公开的范围的限制。另外,本领域的技术人员将理解的是,以下描述具有广泛的应用,并且对任何实施例的讨论仅仅意指该实施例的示例,并且并非旨在暗示包括权利要求的本公开的范围局限于该实施例。某些术语贯穿以下描述和权利要求被使用以指代特定的系统部件。本领域的技术人员将清楚的是,各种名称可以被用于指部件或系统。因此,在本文中在名称上不同但并非在功能上不同的部件之间不必进行区分。进一步,系统可以为又一个系统的子系统。在以下讨论中并且在权利要求中,术语“包括”和“包含”以开放的方式使用,并且因此被解释为意指“包括但不限于……”。而且,术语“耦合到”或“与……耦合”(等等)旨在描述间接或直接电连接。因此,如果第一设备耦合到第二设备,则可以通过直接电连接或通过经由其它设备和连接的间接电连接来进行该连接。术语“部分”可以意指整个部分或小于整个部分的部分。术语“输入”可以意指PMOS(正型金属氧化物半导体)或NMOS(负型金属氧化物半导体)晶体管的源极或漏极(或者甚至是控制输入,诸如上下文中指示的栅极)。术语“模式”可以意指用于实现某一目的的特定架构、配置(包括电子配置的配置)、布置、应用等等。术语“处理器”可以意指用于处理的电路、用于执行用于将处理器改造成专用机器的编程指令的状态机器等、用于处理的电路资源以及它们的组合。图1示出根据本公开的某些实施例的说明性计算系统100。例如,计算系统100是电子系统129或被并入到电子系统129中,诸如计算机、电子控制“箱”或显示器、通信装备(包括发射器)或被布置以生成电信号的任何其它类型的电子系统。在一些实施例中,计算系统100包括巨型单元或片上系统(SoC),其包括诸如CPU112(中央处理单元)的控制逻辑、存储装置14(例如,随机存取存储器(RAM))和电源110。CPU112可以是例如CISC型(复杂指令集计算机)CPU、RISC型CPU(精简指令集计算机)、MCU型(微控制器单元)、或数字信号处理器(DSP)。存储装置114(其可以为诸如处理器上的高速缓存、处理器外的高速缓存、RAM、快闪式存储器或磁盘存储装置的存储器)存储用于一个或多个软件应用130(例如,嵌入式应用)的指令,当该指令被CPU112执行时,执行与计算系统100相关联的任何合适的功能。CPU112包括存储器和逻辑电路,其存储频繁地从存储装置114中存取的信息。计算系统100通常由用户使用UI(用户界面)116来控制,UI116在执行软件应用130期间向用户提供输出并且接收来自用户的输入。输出使用显示器118、指示器灯、扬声器、振动等来提供。输入使用音频和/或视频输入(例如,使用语音或图像识别)以及诸如键盘、开关、近程检测器(包括传感器)、回转仪、加速计等电气和/或机械设备来提供。CPU112耦合到I/O(输入-输出)端口128,该I/O端口128提供可操作以接收来自联网设备131的输入(和/或向联网设备131提供输出)的接口。联网设备131可以包括能够与计算系统100点对点通信和/或联网通信的任何设备。计算系统100也可以耦合到外围设备和/或计算设备,包括有形的非瞬时性介质(诸如快闪式存储器)和/或有线或无线介质。这些和其它输入和输出设备使用无线或有线连接通过外部设备选择性地耦合到计算系统100。存储装置114可以由例如联网设备131访问。CPU1112耦合到I/O(输入-输出)端口128,其提供可操作以接收来自外围设备和/或计算设备131的输入(和/或向外围设备和/或计算设备131提供输出)的接口,包括有形的(例如“非瞬时性的”)介质(诸如快闪式存储器)和/或有线或无线介质(诸如联合测试行动组(JTAG)接口)。这些和其它输入和输出设备使用无线或有线连接通过外部设备选择性地耦合到计算系统100。CPU112、存储装置114和电源110可以耦合到外部电源(未示出)或耦合到本地电力源(诸如蓄电池、太阳能电池、交流发电机、感应场、燃料电池、荷电电容器等等)。计算系统100包括用于提供复位保护以帮助确保要保护的电路系统适当操作的低功率复位电路138。如以下所讨论的,低功率复位电路138通常包括常接通(always-on)的大体“零电流”(例如可以从半导体结构维持达长于大约一年至超过10年的周期的极低电流)电流基准源。在实施例中,常接通的大体零电流基准源为模拟浮栅(AFG)元件。AFG元件形成于半导体衬底中(例如,形成于与由低功率复位电路138为其提供保护的电路系统相同的衬底中)。AFG起极低耗散性电容器的作用,该极低耗散性电容器通常能够维持存储电荷达长于大约10年的周期。AFG元件耦合到偏压发生器和比较器(如以下所讨论的)。在实施例中,使用亚阈值电路设计偏压发生器和比较器,使得直流电流被避免。与许多常规的本文档来自技高网...
低功率复位电路

【技术保护点】
一种电路,所述电路包括:偏压发生器,其用于接收由电源生成的工作电压并且响应于接收的工作电压生成偏置电压;整形器,其用于响应于生成的偏置电压生成用于指示所述工作电压的经整形的信号;比较器,其用于将阈值基准电压与所述经整形的信号进行比较并且用于响应于所述生成的偏置电压生成用于指示所述比较的结果的比较信号;以及复位信号发生器,其用于响应于所述比较信号生成用于复位由利用所述电源生成的所述工作电压供电的受保护电路系统的复位信号。

【技术特征摘要】
2016.04.07 US 15/093,3431.一种电路,所述电路包括:偏压发生器,其用于接收由电源生成的工作电压并且响应于接收的工作电压生成偏置电压;整形器,其用于响应于生成的偏置电压生成用于指示所述工作电压的经整形的信号;比较器,其用于将阈值基准电压与所述经整形的信号进行比较并且用于响应于所述生成的偏置电压生成用于指示所述比较的结果的比较信号;以及复位信号发生器,其用于响应于所述比较信号生成用于复位由利用所述电源生成的所述工作电压供电的受保护电路系统的复位信号。2.根据权利要求1所述的电路,其中所述偏置电压包括对所述接收的工作电压的转换速率的指示。3.根据权利要求2所述的电路,其中所述整形器能够操作以响应于所述接收的工作电压的所述转换速率的所述指示而延迟所述经整形的信号的电压的变化。4.根据权利要求1所述的电路,其中所述比较器能够操作以响应于所述接收的工作电压的所述转换速率的所述指示而延迟阈值基准电压与所述经整形的信号的所述比较。5.根据权利要求4所述的电路,其中所述比较器能够操作以响应于所述电源的斜变而指示其中在所述比较器被完全上电之前的时间段期间所述VDD低于所述电压阈值的状况。6.根据权利要求4所述的电路,其中响应于所述工作电压的变化,所述偏压发生器和所述比较器的操作速度共同减慢或加速。7.根据权利要求6所述的电路,其中在由所述工作电压供电的所述受保护电路系统的功率的斜变期间,所述整形器能够操作以根据所述工作电压的所述转换速率来延迟所述经整形的信号的电压的变化。8.根据权利要求7所述的电路,其中所述比较器能够操作以响应于所述电源的斜变来指示在所述比较器被完全上电之前发生的所述VDD的自下而上阈值电压转变。9.根据权利要求8所述的电路,其中所述比较器能够操作以指示其中检测到任何所述工作电压下降到所述电压阈值以下的掉电工作电压状况。10.根据权利要求6所述的电路,其中所述比较器包括迟滞电路,所述迟滞电路用于将由所述阈值电压控制的第一比较器节点强制为高状态并且将由所述经整形的信号控制的第二比较器节点强制为低状态,所述第一节点和所述第二节点在所述电源的斜变期间受所述迟滞电路强制。11.根据权利要求10所述的电路,其中所述比较器包...

【专利技术属性】
技术研发人员:V·梅内塞斯
申请(专利权)人:德克萨斯仪器股份有限公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1