【技术实现步骤摘要】
非易失性存储器设备及其读取方法和存储器系统本申请是基于2011年11月15日提交的、申请号为201110361217.1、专利技术创造名称为“非易失性存储器设备及其读取方法和存储器系统”的中国专利申请的分案申请。相关申请的交叉引用本申请根据35U.S.C§119对于在2010年11月15日提交的韩国专利申请No.10-2010-0113468要求优先权,该韩国专利申请的公开通过引用的方式被整体包含在此。
本专利技术思想的实施例总体上涉及半导体存储器设备,并且更具体地涉及非易失性存储器设备、用于非易失性存储器设备的读取方法和包含非易失性存储器设备的存储器系统。
技术介绍
可以根据当半导体存储器设备与电源断开时是否保留存储的数据,将半导体存储器设备大致划分为两个类别。这些类别包括:易失性存储器设备,当与电源断开时,其丢失存储的数据;以及非易失性存储器设备,当与电源断开时,其保留存储的数据。易失性存储器设备的示例包括动态随机存取存储器(DRAM)和静态随机存取存储器(SRAM)。非易失性存储器设备的示例包括只读存储器(ROM)、可编程只读存储器(PROM)、电可编程只读 ...
【技术保护点】
一种非易失性存储器系统,包括:控制器,配置为生成读取使能信号、读取命令和读取地址;以及非易失性存储器设备,配置为接收延时选项、所述读取使能信号、所述读取命令和所述读取地址,其中,所述非易失性存储器设备配置为检测所述读取使能信号的来回切换,所述非易失性存储器设备配置为响应于所述读取使能信号的来回切换生成选通信号,所述非易失性存储器设备配置为在所述选通信号来回切换N次后向所述控制器输出数据,其中N的值与所述延时选项相关,以及所述延时选项是可编程的,所述读取使能信号在所述非易失性存储器设备接收所述读取命令和所述读取地址时保持恒定,以及所述读取使能信号在所述非易失性存储器设备接收到 ...
【技术特征摘要】
2010.11.15 KR 10-2010-01134681.一种非易失性存储器系统,包括:控制器,配置为生成读取使能信号、读取命令和读取地址;以及非易失性存储器设备,配置为接收延时选项、所述读取使能信号、所述读取命令和所述读取地址,其中,所述非易失性存储器设备配置为检测所述读取使能信号的来回切换,所述非易失性存储器设备配置为响应于所述读取使能信号的来回切换生成选通信号,所述非易失性存储器设备配置为在所述选通信号来回切换N次后向所述控制器输出数据,其中N的值与所述延时选项相关,以及所述延时选项是可编程的,所述读取使能信号在所述非易失性存储器设备接收所述读取命令和所述读取地址时保持恒定,以及所述读取使能信号在所述非易失性存储器设备接收到所述读取命令和所述读取地址之后来回切换。2.根据权利要求1所述的非易失性存储器系统,其中,所述非易失性存储器设备包括地址解码器,其配置为响应于所述读取地址来从存储单元阵列中选择存储器单元。3.根据权利要求1所述的非易失性存储器系统,其中,所述非易失性存储器设备包括时钟生成器,其配置为基于所述读取使能信号和所述延时选项来生成时钟。4.根据权利要求3所述的非易失性存储器系统,其中,所述非易失性存储器设备包括读取和写入电路,其配置为响应于所述时钟来读取与所述读取地址对应的数据并且传送所述数据。5.根据权利要求3所述的非易失性存储器系统,其中,所述时钟生成器包括:时钟控制器,其配置为基于所述延时选项来生成与所述读取使能信号的上升沿同步地激活的多个上升掩码信号和与所述读取使能信号的下降沿同步地激活的多个下降掩码信号;以及时钟生成电路,其配置为与所述多个上升掩码信号或所述多个下降掩码信号同步地生成所述时钟。6.根据权利要求1所述的非易失性存储器系统,其中,N为等于或大于1的正整数。7.根据权利要求1所述的非易失性存储器系统,其中,所述非易失性存储器设备配置为响应于所述读取命令和所述读取地址来检测所述读取使能信号的来回切换。8.根据权利要求1所述的非易失性存储器系统,其中,所述非易失性存储器系统为固态驱动器(SSD)。9.一种读取非易失性存储器设备的方法,包括:接收延时选项;接收读取使能信号;接收读取命令和读取地址;检测所述读取使能信号的来回切换;响应于所述读取使能信号的来回切换生成选通信号;以及在所述选通信号来回切换N次后,输出数据,其中,N的值与所述延时选项相关,其中,所述读取使能信号在所述读取命令和所述读取地址被接收时保持恒定;以及所述读取使能信号在所述读取命令和所述读取地址被接收到之后来回切换。10.根据权利要求9所述的方法,其中,N为可编程的值。11.根据权利要求9所述的方法,其中,所述输出数据包括:参照所述延时选项,生成从所述读取使能信号延迟的延迟时钟;以及与所述延迟时钟同步地输出数据。12.根据权利要求11所述的方法,其中,所述输出数据包括:响应于所述延迟时钟和所述延时选项来生成用于对从多个子阵列顺序读取的数据进行选择的选择信号;以及通过基于所述延时选项延迟所述读取使能信号来生成所述选通信号。13.根据权利要求9所述的方法,还包括基于所述读取地址来生成至少一个伪地址。14.根据权利要求9所述的方法,其中,响应于所述读取命令和所述读取地址来执行所述检测所述读取使能信号的来回切换。15.一种读取非易失性存储器设备的方法,包括:接收读取使能信号;接收读取命令和读取地址;检测所述读取使能信号的来回切换;响应于所述读取使能信号的来回切换生成选通信号;以及在所述选通信号来回切换N次后,输出数据,其中,N为等于或大于1的正整数,其中,所述读取使能信号在所述读取命令和所述读取地址被接收时保持恒定;以及所述读取使能信号在所述读取命令和所述读取地址被接收到之后来回切换。16.根据权利要求15所述的方法,其中,N为可编程的值。17.根据权利要求15所述的方法,还包括接收延时选项,其中,N与所述延时选项相关。18.根据权利要求15所述的方法,还包括基于所述读取地址来生成至少一个伪地址。19.根据权利要求15所述的方法,还包括感测所选的存储区和锁存所述数据。20.一种读取包括多个非易失性存储单元的非易失性存储器设备的方法,包括:接收读取命令和读取地址;响应于所述读取命令,从所述多个非易失性读取单元中的与所述读取地址对应的第一存储单元中读取数据;接收读取使能信号,所述读取使能信号在接收到所述读取命令和所述读取地址之后来回切换;基于所述读取使能信号生成选通信号;将所述选通信号输出到外部设备;以及根据延时值,与所述选通信号同步地向所述外部设备输出从所述第一存储单元读取的数据,其中,所述延时值对应于所述选通信号在所述接收读取命令和读取地址与所述输出数据之间来回切换的次数,并且所述延时值为0或正整数,其中,所述读取使能信号在所述读取命令和所述读取地址被接收时保持恒定,以及所述延时值被存储在所述非易失性存储器设备中并且是可编程的。21.根据权利要求20所述...
【专利技术属性】
技术研发人员:金哲范,金炯坤,李哲昊,张洪硕,
申请(专利权)人:三星电子株式会社,
类型:发明
国别省市:韩国,KR
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。