移位寄存器单元、驱动方法、栅极驱动电路及显示装置制造方法及图纸

技术编号:14845347 阅读:44 留言:0更新日期:2017-03-17 11:54
本发明专利技术公开了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置,属于显示技术领域。该移位寄存器单元包括:充电模块、复位模块、上拉模块、第一下拉模块、第二下拉模块和补偿模块,在降噪阶段,该第一下拉模块能够在下拉节点、来自第三电源信号端的第三电源信号和来自开关电源端的开关电源信号的控制下,分别对上拉节点和输出端进行降噪,因此,减小了移位寄存器单元中上拉节点和输出端的噪音,改善了移位寄存器单元的输出效果,解决了相关技术中移位寄存器单元在驱动过程中存在噪音的问题。本发明专利技术用于显示图像。

【技术实现步骤摘要】

本专利技术涉及显示
,特别涉及一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置
技术介绍
显示装置在显示图像时,需要利用移位寄存器(栅极驱动电路)对像素单元进行扫描,移位寄存器包括多个移位寄存器单元,每个移位寄存器单元对应一行像素单元,由多个移位寄存器单元实现对显示装置的像素单元的逐行扫描驱动,以显示图像。但随着像素数目的提高,移位寄存器在一帧时间内所需扫描的行数增加,这就要求移位寄存器单元的版图面积要更小,电路结构需要更简单。相关技术中有一种移位寄存器单元,该移位寄存器单元主要包括缓冲模块、上拉模块、下拉模块、保持模块、充电模块和放电模块。其中,缓冲模块作为移位寄存器单元的输入模块,用于将上一行输出端的电压输入至该移位寄存器单元,上拉模块用于将输出端的电平上拉至高电平,下拉模块用于将输出端的电平下拉至低电平,保持模块用于对输出端的电平进行保持,充电模块用于确保在工作时间内上拉模块包括的晶体管能够正常开启,放电模块用于对充电模块进行放电,关断上拉模块。上述移位寄存器单元在放电保持阶段,由于上拉模块包括的晶体管的寄生电容的存在,上拉节点(即与上拉模块包括的晶体管的栅极连接的节点)的电压被拉高,上拉模块包括的晶体管开启,移位寄存器单元的第一时钟信号端对输出端会进行再充电,因此,上拉节点和输出端存在噪音。
技术实现思路
为了解决相关技术中移位寄存器单元的上拉节点和输出端存在噪音的问题,本专利技术提供了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置。所述技术方案如下:第一方面,提供了一种移位寄存器单元,所述移位寄存器单元包括:充电模块、复位模块、上拉模块、第一下拉模块、第二下拉模块和补偿模块,所述充电模块分别与第一电源信号端、输入信号端和上拉节点连接,用于在来自所述输入信号端的输入信号的控制下,对所述上拉节点进行充电;所述复位模块分别与第二电源信号端、复位信号端和所述上拉节点连接,用于在来自所述复位信号端的复位信号的控制下,对所述上拉节点进行复位;所述上拉模块分别与时钟信号端、所述上拉节点、下拉节点和输出端连接,用于在所述上拉节点和所述下拉节点的控制下,向所述输出端输出驱动信号;所述第一下拉模块分别与所述下拉节点、所述上拉节点、第三电源信号端、开关电源端和所述输出端连接,用于在所述下拉节点、来自所述第三电源信号端的第三电源信号和来自所述开关电源端的开关电源信号的控制下,分别对所述上拉节点和所述输出端进行降噪;所述第二下拉模块分别与所述上拉节点、所述下拉节点和所述第三电源信号端连接,用于在所述上拉节点的控制下,拉低所述下拉节点的电位;所述补偿模块分别与所述上拉节点、所述下拉节点、所述第三电源信号端和所述开关电源端连接,用于在所述下拉节点和来自所述开关电源端的开关电源信号的控制下,对所述上拉节点的电位进行补偿。可选的,在正向扫描时,所述充电模块,包括:第一晶体管;所述复位模块,包括:第二晶体管;所述第一晶体管的第一极与所述第一电源信号端连接,所述第一晶体管的第二极与所述上拉节点连接,所述第一晶体管的栅极与所述输入信号端连接;所述第二晶体管的第一极与所述第二电源信号端连接,所述第二晶体管的第二极与所述上拉节点连接,所述第二晶体管的栅极与所述复位信号端连接。可选的,在反向扫描时,所述充电模块,包括:第二晶体管;所述复位模块,包括:第一晶体管;所述第二晶体管的第一极与所述第一电源信号端连接,所述第二晶体管的第二极与所述上拉节点连接,所述第二晶体管的栅极与所述输入信号端连接;所述第一晶体管的第一极与所述第二电源信号端连接,所述第一晶体管的第二极与所述上拉节点连接,所述第一晶体管的栅极与所述复位信号端连接。可选的,所述上拉模块,包括:第三晶体管、第一电容器和第二电容器;所述第三晶体管的第一极与所述时钟信号端连接,所述第三晶体管的第二极与所述输出端连接,所述第三晶体管的栅极与所述上拉节点连接;所述第一电容器的一端与所述上拉节点连接,所述第一电容器的另一端与所述输出端连接;所述第二电容器的一端与所述时钟信号端连接,所述第二电容器的另一端与所述下拉节点连接。可选的,所述第一下拉模块,包括:第四晶体管、第五晶体管和第六晶体管;所述第四晶体管的第一极与所述第三电源信号端连接,所述第四晶体管的第二极与所述输出端连接,所述第四晶体管的栅极与所述开关电源端连接;所述第五晶体管的第一极与所述第三电源信号端连接,所述第五晶体管的第二极与所述输出端连接,所述第五晶体管的栅极与所述下拉节点连接;所述第六晶体管的第一极与所述第三电源信号端连接,所述第六晶体管的第二极与所述上拉节点连接,所述第六晶体管的栅极与所述下拉节点连接。可选的,所述第二下拉模块,包括:第七晶体管;所述第七晶体管的第一极与所述第三电源信号端连接,所述第七晶体管的第二极与所述下拉节点连接,所述第七晶体管的栅极与所述上拉节点连接。可选的,所述补偿模块,包括:第八晶体管、第九晶体管和第十晶体管;所述第八晶体管的第一极与所述第三电源信号端连接,所述第八晶体管的第二极与所述第十晶体管的栅极连接,所述第八晶体管的栅极与所述下拉节点连接;所述第九晶体管的第一极与所述开关电源端连接,所述第九晶体管的第二极与所述第十晶体管的栅极连接,所述第九晶体管的栅极与所述上拉节点连接;所述第十晶体管的第一极与所述开关电源端连接,所述第十晶体管的第二极与所述上拉节点连接,所述第十晶体管的栅极分别与所述第八晶体管的第二极和所述第九晶体管的第二极连接。可选的,所述晶体管均为N型晶体管。第二方面,提供一种移位寄存器单元的驱动方法,所述移位寄存器单元包括:充电模块、复位模块、上拉模块、第一下拉模块、第二下拉模块和补偿模块,所述驱动方法包括:充电阶段:第一电源信号端输入第一电源信号,输入信号端输入输入信号,时钟信号端输入时钟信号,所述充电模块在所述输入信号的控制下,向上拉节点输出所述第一电源信号;输出阶段:开关电源端输入开关电源信号,所述输入信号端输入输入信号,所述时钟信号端输入时钟信号,所述上拉节点保持所述第一电源信号的电位,所述上拉模块在所述上拉节点的控制下,向输出端输出所述时钟信号;复位阶段:复位信号端输入复位信号,第二电源信号端输入第二电源信号,所述复位模块在所述复位信号的控制下,向所述上拉节点输出所述第二电源信号;...

【技术保护点】
一种移位寄存器单元,其特征在于,所述移位寄存器单元包括:充电模块、复位模块、上拉模块、第一下拉模块、第二下拉模块和补偿模块,所述充电模块分别与第一电源信号端、输入信号端和上拉节点连接,用于在来自所述输入信号端的输入信号的控制下,对所述上拉节点进行充电;所述复位模块分别与第二电源信号端、复位信号端和所述上拉节点连接,用于在来自所述复位信号端的复位信号的控制下,对所述上拉节点进行复位;所述上拉模块分别与时钟信号端、所述上拉节点、下拉节点和输出端连接,用于在所述上拉节点和所述下拉节点的控制下,向所述输出端输出驱动信号;所述第一下拉模块分别与所述下拉节点、所述上拉节点、第三电源信号端、开关电源端和所述输出端连接,用于在所述下拉节点、来自所述第三电源信号端的第三电源信号和来自所述开关电源端的开关电源信号的控制下,分别对所述上拉节点和所述输出端进行降噪;所述第二下拉模块分别与所述上拉节点、所述下拉节点和所述第三电源信号端连接,用于在所述上拉节点的控制下,拉低所述下拉节点的电位;所述补偿模块分别与所述上拉节点、所述下拉节点、所述第三电源信号端和所述开关电源端连接,用于在所述下拉节点和来自所述开关电源端的开关电源信号的控制下,对所述上拉节点的电位进行补偿。...

【技术特征摘要】
1.一种移位寄存器单元,其特征在于,所述移位寄存器单元包括:
充电模块、复位模块、上拉模块、第一下拉模块、第二下拉模块和补偿模
块,
所述充电模块分别与第一电源信号端、输入信号端和上拉节点连接,用于
在来自所述输入信号端的输入信号的控制下,对所述上拉节点进行充电;
所述复位模块分别与第二电源信号端、复位信号端和所述上拉节点连接,
用于在来自所述复位信号端的复位信号的控制下,对所述上拉节点进行复
位;
所述上拉模块分别与时钟信号端、所述上拉节点、下拉节点和输出端连接,
用于在所述上拉节点和所述下拉节点的控制下,向所述输出端输出驱动信号;
所述第一下拉模块分别与所述下拉节点、所述上拉节点、第三电源信号端、
开关电源端和所述输出端连接,用于在所述下拉节点、来自所述第三电源信号
端的第三电源信号和来自所述开关电源端的开关电源信号的控制下,分别对所
述上拉节点和所述输出端进行降噪;
所述第二下拉模块分别与所述上拉节点、所述下拉节点和所述第三电源信
号端连接,用于在所述上拉节点的控制下,拉低所述下拉节点的电位;
所述补偿模块分别与所述上拉节点、所述下拉节点、所述第三电源信号端
和所述开关电源端连接,用于在所述下拉节点和来自所述开关电源端的开关电
源信号的控制下,对所述上拉节点的电位进行补偿。
2.根据权利要求1所述的移位寄存器单元,其特征在于,在正向扫描时,
所述充电模块,包括:第一晶体管;
所述复位模块,包括:第二晶体管;
所述第一晶体管的第一极与所述第一电源信号端连接,所述第一晶体管的
第二极与所述上拉节点连接,所述第一晶体管的栅极与所述输入信号端连接;
所述第二晶体管的第一极与所述第二电源信号端连接,所述第二晶体管的
第二极与所述上拉节点连接,所述第二晶体管的栅极与所述复位信号端连接。
3.根据权利要求1所述的移位寄存器单元,其特征在于,在反向扫描时,
所述充电模块,包括:第二晶体管;
所述复位模块,包括:第一晶体管;
所述第二晶体管的第一极与所述第一电源信号端连接,所述第二晶体管的
第二极与所述上拉节点连接,所述第二晶体管的栅极与所述输入信号端连接;
所述第一晶体管的第一极与所述第二电源信号端连接,所述第一晶体管的
第二极与所述上拉节点连接,所述第一晶体管的栅极与所述复位信号端连接。
4.根据权利要求1所述的移位寄存器单元,其特征在于,所述上拉模块,
包括:第三晶体管、第一电容器和第二电容器;
所述第三晶体管的第一极与所述时钟信号端连接,所述第三晶体管的第二
极与所述输出端连接,所述第三晶体管的栅极与所述上拉节点连接;
所述第一电容器的一端与所述上拉节点连接,所述第一电容器的另一
端与所述输出端连接;
所述第二电容器的一端与所述时钟信号端连接,所述第二电容器的另
一端与所述下拉节点连接。
5.根据权利要求1所述的移位寄存器单元,其特征在于,所述第一下拉模
块,包括:第四晶体管、第五晶体管和第六晶体管;
所述第四晶体管的第一极与所述第三电源信号端连接,所述第四晶体管的
第二极与所述输出端连接,所述第四晶体管的栅极与所述开关电源端连接;
所述第五晶体管的第一极与所述第三电源信号端连接,所述第五晶体管的
第二极与所述输出端连接,所述第五晶体管的栅极与所述下拉节点连接;
所述第六晶体管的第一极与所述第三电源信号端连接,所述第六晶体管的
第二极与所述上拉节点连接,所述第六晶体管的栅极与所述下拉节点...

【专利技术属性】
技术研发人员:古宏刚邵贤杰王倩倩宋洁
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1