基于大容量叠层电容的PCB板布局的方法和PCB板结构技术

技术编号:12253531 阅读:88 留言:0更新日期:2015-10-28 16:46
本发明专利技术公开了一种基于大容量叠层电容的PCB板布局的方法和PCB板结构,其中PCB板结构包括:至少一个第一大容量叠层电容、PCB板以及与第一大容量叠层电容相同个数的第二大容量叠层电容;第一大容量叠层电容设置在PCB板平面的第一位置;第二大容量叠层电容设置在PCB板平面的第二位置;第一大容量叠层电容在第一位置产生的压电效应带来的第一震动作用在PCB板的第一震动方向与第二大容量叠层电容在第二位置产生的压电效应带来的第二震动作用在PCB板的第二震动方向相反,且第一震动作用在PCB板的第一震动强度与第二震动作用在PCB板的第二震动强度之差小于预设阈值。本发明专利技术实施例能够减小震动噪音。

【技术实现步骤摘要】

本专利技术实施例涉及应用电子
,尤其涉及一种基于大容量叠层电容的印刷电路板(Printed circuit board, PCB)布局的方法和PCB板结构。
技术介绍
大容量叠层电容采用片式结构,容易片式化,是当今移动通信设备、计算机板卡以及家电遥控器中使用最多的元件之一。为了满足移动终端的整机向小型化、大容量化、高可靠性和低成本方向发展的需要,大容量叠层电容本身也在迅速地发展:种类不断增加、体积不断缩小、性能不断提高、技术不断进步、材料不断更新,轻薄短小系列产品已趋向于标准化和通用化。在现有的移动终端中含有大量的大容量叠层电容,而大容量叠层电容具有压电效应,压电效应产生的震动会传递到PCB板上,如图1A和IB所示,大容量叠层电容11均设置在PCB板12的同一平面上,且各个大容量叠层电容作用在PCB板上的震动方向相同如图1A中箭头方向所示,从而引起PCB板震动,产生震动噪音。
技术实现思路
本专利技术实施例提供一种基于大容量叠层电容的PCB板布局的方法和PCB板结构,以减小PCB板上的大容量叠层电容的震动所带来的PCB板的震动。第一方面,本专利技术实施例提供了一种基于大容量叠层电容的印刷电路板PCB结构,包括:至少一个第一大容量叠层电容、PCB板以及与所述第一大容量叠层电容相同个数的第二大容量叠层电容;所述第一大容量叠层电容设置在所述PCB板平面的第一位置;所述第二大容量叠层电容设置在所述PCB板平面的第二位置;所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向与所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。第二方面,本专利技术实施例还提供一种终端设备,包括上述第一方面所述的基于大容量叠层电容的PCB板结构。第三方面,本专利技术实施例还提供一种基于大容量叠层电容的PCB板布局的方法,包括:将至少一个第一大容量叠层电容设置在所述PCB板平面的第一位置;将与所述第一大容量叠层电容相同个数的第二大容量叠层电容设置在所述PCB板平面的第二位置;所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向与所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。本专利技术实施例中,设置在所述PCB板平面的第一位置的所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向,与设置在所述PCB板平面的第二位置的所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。本专利技术实施例最终作用在所述PCB板的震动强度为所述第一大容量叠层电容产生的压电效应带来的震动作用在所述PCB板震动强度和所述第二大容量叠层电容产生的压电效应带来的震动作用在所述PCB板震动强度之差,从而减小作用在所述PCB板的震动强度,减少震动噪声。【附图说明】图1A为现有技术提供的基于大容量叠层电容的PCB板结构的主视示意图;图1B为现有技术提供的基于大容量叠层电容的PCB板结构的俯视示意图;图2是本专利技术实施例一提供的基于大容量叠层电容的印刷电路板PCB结构的结构示意图;图3是本专利技术实施例三提供的基于大容量叠层电容的印刷电路板PCB布局方法的流程示意图。【具体实施方式】下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。实施例一图2为本专利技术实施例一提供的基于大容量叠层电容的印刷电路板PCB结构的结构示意图,如图2所示,具体包括:至少一个第一大容量叠层电容21、PCB板22以及与所述第一大容量叠层电容相同个数的第二大容量叠层电容23 ;所述第一大容量叠层电容21设置在所述PCB板22平面的第一位置;所述第二大容量叠层电容设置23在所述PCB板22平面的第二位置;所述第一大容量叠层电容21在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板22的第一震动方向,与所述第二大容量叠层电容23在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板22的第二震动方向相反,且所述第一震动作用在所述PCB板22的第一震动强度与所述第二震动作用在所述PCB板22的第二震动强度之差小于预设阈值;所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。其中,所述大容量叠层电容可为片式叠层陶瓷电容器。所述第一大容量叠层电容和所述第二大容量叠层电容可为同一种类的电容,也可为不同种类的电容。但需保证所述第一大容量叠层电容在所述PCB板的第一位置和所述第二大容量叠层电容在所述PCB板的第二位置产生的压电效应带来的震动作用在所述PCB板的震动方向相反。所述第一位置和所述第二位置的具体可根据实际情况选取,只要保证所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向,与所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值即可。本实施例设置在所述PCB板平面的第一位置的所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向,与设置在所述PCB板平面的第二位置的所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。从而减少作用在所述PCB板的震动强度,减少震动噪声。示例性的,在上述实施例的基础上,所述第一位置和所述第二位置呈镜像对称。示例性的,在上述实施例的基础上,所述第一位置位于所述PCB板平面的上方,所述第二位置位于所述PCB板平面的下方。具体的,如图2所示,为保证最大限度的减少大容量叠层电容对所述PCB板的震动影响,可将所述第一大容量叠层电容21设置在所述PCB板22平面的上方,将所述第二大容量叠层电容23设置在所述PCB板22平面的下方,并且所述第一大容量叠层电容21在所述PCB板22上的投影与所述第二大容量叠层电容23在所述PCB板22上的投影互相重叠。示例性的,在具体实现时,可选取的所述第本文档来自技高网...
基于大容量叠层电容的PCB板布局的方法和PCB板结构

【技术保护点】
一种基于大容量叠层电容的印刷电路板PCB结构,其特征在于,包括:至少一个第一大容量叠层电容、PCB板以及与所述第一大容量叠层电容相同个数的第二大容量叠层电容;所述第一大容量叠层电容设置在所述PCB板平面的第一位置;所述第二大容量叠层电容设置在所述PCB板平面的第二位置;所述第一大容量叠层电容在所述第一位置产生的压电效应带来的第一震动作用在所述PCB板的第一震动方向与所述第二大容量叠层电容在所述第二位置产生的压电效应带来的第二震动作用在所述PCB板的第二震动方向相反,且所述第一震动作用在所述PCB板的第一震动强度与所述第二震动作用在所述PCB板的第二震动强度之差小于预设阈值;所述预设阈值小于所述第一震动强度和所述第二震强度中的最小值。

【技术特征摘要】

【专利技术属性】
技术研发人员:王英茂
申请(专利权)人:广东欧珀移动通信有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1