一种半导体器件的制造方法技术

技术编号:11857520 阅读:84 留言:0更新日期:2015-08-12 01:15
本发明专利技术提供一种半导体器件的制造方法,包括:提供半导体衬底,在半导体衬底上依次形成蚀刻停止层、多孔低k介电层和BD层;对BD层的表面实施氧等离子体处理,以阻止在BD层上沉积TEOS层时BD层的表面吸附TEOS的气态成分形成气泡缺陷;在BD层上沉积TEOS层,并在TEOS层上沉积形成硬掩膜层,其中,BD层、TEOS层和硬掩膜层构成硬掩膜叠层结构;在多孔低k介电层中形成用于填充铜金属互连层的铜金属互连沟槽和通孔;在铜金属互连沟槽和通孔中填充铜金属互连层。根据本发明专利技术,在多孔低k介电层上形成用于蚀刻多孔低k介电层以在其中形成用于填充铜金属互连层的铜金属互连沟槽和通孔的硬掩膜叠层结构时,可以避免在硬掩膜叠层结构中形成气泡缺陷。

【技术实现步骤摘要】
一种半导体器件的制造方法
本专利技术涉及半导体制造工艺,具体而言涉及一种蚀刻多孔低k介电层之前避免在多孔低k介电层上形成的硬掩膜叠层结构中出现气泡缺陷的方法。
技术介绍
在半导体器件的后段制程(BEOL)中,通常采用双大马士革工艺形成半导体器件中的铜金属互连层。为了提高双大马士革工艺的实施精度,在形成用于填充铜金属互连层的铜金属互连结构之前,需要在多孔低k介电层上形成硬掩膜叠层结构。现有的硬掩膜叠层结构如图1A所示,在形成有前端器件的半导体衬底100上形成有自下而上层叠的蚀刻停止层101、多孔低k介电层102和硬掩膜叠层结构,所述硬掩膜叠层结构由自下而上层叠的缓冲层103和硬掩膜层104构成,其中,缓冲层103由自下而上层叠的BlackDiamond(具有低介电常数的碳化硅,简称BD)层103a和TEOS(正硅酸乙酯)层103b构成,在后续研磨填充的铜互连金属时可以避免机械应力对多孔低k介电层102的多孔化结构造成损伤硬,掩膜层104由自下而上层叠的金属硬掩膜层104a和氧化物硬掩膜层104b构成,这种双层硬掩膜层的结构能够保证双重图形化或者多重图形化的工艺精度。所述硬掩膜叠层结构是本文档来自技高网...
一种半导体器件的制造方法

【技术保护点】
一种半导体器件的制造方法,包括:提供半导体衬底,在所述半导体衬底上依次形成蚀刻停止层、多孔低k介电层和BD层;对所述BD层的表面实施氧等离子体处理,以阻止在所述BD层上沉积TEOS层时所述BD层的表面吸附所述TEOS的气态成分形成气泡缺陷;在所述BD层上沉积所述TEOS层,并在所述TEOS层上沉积形成硬掩膜层,其中,所述BD层、所述TEOS层和所述硬掩膜层构成硬掩膜叠层结构。

【技术特征摘要】
1.一种半导体器件的制造方法,包括:提供半导体衬底,在所述半导体衬底上依次形成蚀刻停止层、多孔低k介电层和BD层;对所述BD层的表面实施氧等离子体处理,以阻止在所述BD层上沉积TEOS层时所述BD层的表面吸附所述TEOS的气态成分形成气泡缺陷;在所述BD层上沉积所述TEOS层,所述BD层和所述TEOS层构成缓冲层,并在所述TEOS层上沉积形成硬掩膜层,其中,所述缓冲层和所述硬掩膜层构成硬掩膜叠层结构。2.根据权利要求1所述的方法,其特征在于,所述氧等离子体处理的工艺参数为:O2的流量500-2000sccm,He的流量100-5000sccm,压力0.1-10.0Torr,功率100-3000W。3.根据权利要求1所述的方法,其特征在于,所述硬掩膜层由自下而上层叠的金属硬掩膜层和氧化物硬掩膜层构成。4.根据权利要求3所述的方法,其特征在于,所述金属硬掩膜层的构成材料为TiN、BN、AlN或者其组合。5.根据权利要求3所述的方法,其特征在于,所述氧化物硬掩膜层的构成材料包括SiO2或SiON,且相对于所述金属硬掩膜层的构成材料...

【专利技术属性】
技术研发人员:周鸣
申请(专利权)人:中芯国际集成电路制造上海有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1