阵列基板及制作方法、显示装置制造方法及图纸

技术编号:11597487 阅读:85 留言:0更新日期:2015-06-12 09:29
本发明专利技术公开了一种阵列基板及制作方法、显示装置。其中,该阵列基板的制作方法,包括:在信号传输线上沿着信号传输方向从显示区延伸出的外围区内形成一延展部,并形成第一导电极板,其中,第一导电极板和延展部的至少一部分交叠,以在静电释放(ESD)器件形成前形成一电容结构;形成ESD器件,其中,第一导电极板与ESD器件的静电输入端电连接。通过本发明专利技术,可以达到共同防护静电的目的,很大程度上增加了静电释放的通路,有效的达到了防静电的效果。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其是涉及阵列基板及制作方法、显示装置
技术介绍
图1是根据现有技术的包括ESD防静电组件的阵列基板的部分结构示意图,请参考图1,传统的ESD(Electro-Static discharge,静电释放)器件设计存在以下缺陷:ESD器件需要在2个ITO(Indium Tin Oxide,氧化铟锡)薄膜形成之后才能生效,在此之前的Array(阵列)工艺流程中产生的静电只能通过设备及操作管控等客观方法来控制,导致产生的这些静电无法得到及时、迅速地释放。针对上述缺点,现有技术并没有提出一种有效的解决方案。
技术实现思路
本专利技术的主要目的在于提供一种可以使ESD器件及时并迅速地释放静电的技术方案,以解决现有技术的上述缺陷。为了达到上述目的,根据本专利技术的一个方面,提供了一种阵列基板,包括显示区和外围区,阵列基板包括信号传输线和设置于外围区的静电释放(ESD)器件,信号传输线包括沿着信号传输方向从显示区延伸出的且位于外围区的延展部,其特征在于,阵列基板还包括:第一导电极板,与延展部的至少一部分交叠,以在ESD器件形成之前形成一电容结构;第一导电极板与ESD器件的静电输入端电连接。优选地,上述信号传输线为栅线或数据线。优选地,在信号传输线为栅线的情况下,第一导电极板与数据线同层形成。优选地,在信号传输线为数据线的情况下,第一导电极板与栅线同层形成。优选地,上述阵列基板还包括:短路环,与ESD器件的静电导出端连接。优选地,ESD器件的数量大于等于2,第一导电极板连接到至少两个ESD器件的静电输入端。根据本专利技术的另一方面,还提供了一种显示装置,该显示装置包括:上述阵列基板。根据本专利技术的又一方面,还提供了一种阵列基板的制作方法,包括:在信号传输线上沿着信号传输方向从显示区延伸出的外围区内形成一延展部,并形成第一导电极板,其中,第一导电极板和延展部的至少一部分交叠,以在静电释放(ESD)器件形成前形成一电容结构;形成ESD器件,其中,第一导电极板与ESD器件的静电输入端电连接。优选地,上述信号传输线为栅线或数据线。优选地,在信号传输线为栅线的情况下,形成第一导电极板包括:在形成数据线的过程中形成第一导电极板;在信号传输线为数据线的情况下,形成第一导电极板包括:在形成栅线的过程中形成第一导电极板。与现有技术相比,本专利技术所述的阵列基板及制作方法、显示装置,采用在数据线(Data线)/栅线(Gate线)的末端设计一定面积的电容用于存储在Array工艺中常规ESD组件形成之前产生的静电,以及在电容下方通过布线将短路环(Shortring)上的ESD器件短接的结构,可以达到共同防护静电的目的,很大程度上增加了静电释放的通路,有效的达到了防静电的效果。附图说明图1是根据现有技术的包括ESD防静电组件的阵列基板的部分结构示意图;图2是根据本专利技术优选实施例的阵列基板中的ESD器件和电容结构的位置示意图;图3是根据本专利技术实施例的ESD器件的一种实现结构的电路示意图;以及图4是根据本专利技术实施例的阵列基板的制作方法流程图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术的一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域的普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本专利技术保护的范围。现有技术中,ITO薄膜形成之前的Array工艺中产生的静电无法使用ESD器件释放,且ESD器件本身的相对独立性较强导致其疏散静电不够迅速。基于此,本专利技术实施例主要提供一种可以使ESD及时并迅速地释放静电的方案。具体地,本专利技术实施例提供了一种阵列基板,该阵列基板可以包括显示区和外围区(也即非显示区),该阵列基板还包括信号传输线和设置于所述外围区的静电释放(ESD)器件,所述信号传输线包括沿着信号传输方向从所述显示区延伸出的且位于所述外围区的延展部。进一步地,该阵列基板还包括:第一导电极板,与所述延展部的至少一部分交叠,以在所述ESD器件形成之前形成一电容结构;所述第一导电极板与所述ESD器件的静电输入端电连接。在实际应用中,第一导电极板是与延展部对应设置的,二者形成之后可以分别作为上述电容结构的两个极板,优选的情况是延展部的形成面积和第一导电极板的形成面积是相同的,且二者完全对应设置,当然,对此并不作出限定,例如,由于方便工艺的考虑,可以将延展部和第一导电极板的面积设计成不一样的情况,二者也可以错开设置,以上情况都是允许的。也就是说,不管设置情况如何,只要能够形成一个有效的电容结构,即可以满足本实施例的要求。采用上述的阵列极板,在Array工艺中常规ESD器件形成之前,产生的静电可以存储在由第一导电极板和延展部构成的电容中,利用这样的电容结构可以实现一定的防静电效果。请参照图2,图2是根据本专利技术优选实施例的阵列基板中的ESD器件和电容结构的位置示意图,从图2可以看出,ESD器件和形成的电容结构,以及电容结构和信号传输线之间的设置关系。在本实施例中,所述信号传输线为栅线或数据线。实际应用中,TFT-LCD密布着大量的栅线(扫描线)和数据线,而这些总线是静电积累的主要载体,为了疏导这些总线上的静电,一般可以在阵列基板的非显示区域内设置ESD器件,这样可以将聚集在栅线或扫描线线上积累的静电释放出去。因此,对于本实施例来说,在栅线或数据线的末端设置一个电容结构都可以与ESD器件形成有效的导电组件。当然,图2只是示出了在数据线的末端形成上述延展部以与对应设置的第一导电极板形成电容结构的情况,但其与在栅线的末端形成上述延展部与对应设置的第一导电极板性成上述电容结构的做法是类似的,只是在形成电容极板的时间上存在先后不同的顺序。例如,(1)在所述信号传输线为栅线的情况下,所述第一导电极板与所述数据线同层形成。也就是说,在形成栅线的过程中就形成上述延展部,然后在形成数据线的过程中,在对应于延展部的位置区域对应形成所述第一导电极板,即先形成延展部后形成第一导电极板,二者对应设置构成一个电容,在实际应用中,延展部与第一导电极板可以是面积相等的矩形金属区域,当然,二者的面积和形状并不作出限定,只要设计能够符合形成有效电容的要求即可。(2)对于图2所示的情况,即在所述信号传输线为数据线的情况下,所本文档来自技高网...
阵列基板及制作方法、显示装置

【技术保护点】
一种阵列基板,包括显示区和外围区,所述阵列基板包括信号传输线和设置于所述外围区的静电释放ESD器件,所述信号传输线包括沿着信号传输方向从所述显示区延伸出的且位于所述外围区的延展部,其特征在于,所述阵列基板还包括:第一导电极板,与所述延展部的至少一部分交叠,以在所述ESD器件形成之前形成一电容结构;所述第一导电极板与所述ESD器件的静电输入端电连接。

【技术特征摘要】
1.一种阵列基板,包括显示区和外围区,所述阵列基板包括信号传输线
和设置于所述外围区的静电释放ESD器件,所述信号传输线包括沿着信号传
输方向从所述显示区延伸出的且位于所述外围区的延展部,其特征在于,所述
阵列基板还包括:
第一导电极板,与所述延展部的至少一部分交叠,以在所述ESD器件形
成之前形成一电容结构;
所述第一导电极板与所述ESD器件的静电输入端电连接。
2.根据权利要求1所述的阵列基板,其特征在于,所述信号传输线为栅
线或数据线。
3.根据权利要求2所述的阵列基板,其特征在于,在所述信号传输线为
栅线的情况下,所述第一导电极板与所述数据线同层形成。
4.根据权利要求2所述的阵列基板,其特征在于,在所述信号传输线为
数据线的情况下,所述第一导电极板与所述栅线同层形成。
5.根据权利要求2至4中任一项所述的阵列基板,其特征在于,还包括:
短路环,与所述ESD器件的静电导出端连接。
6.根据权利要求2至4中任一项所述的阵列基板,其特征在于,所述...

【专利技术属性】
技术研发人员:于海峰黄海琴
申请(专利权)人:京东方科技集团股份有限公司北京京东方显示技术有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1