具有屏蔽栅的沟槽栅MOSFET和肖特基二极管的集成结构制造技术

技术编号:11303974 阅读:97 留言:0更新日期:2015-04-15 22:13
本发明专利技术公开了一种基于屏蔽栅的沟槽栅MOSFET和肖特基二极管的集成结构,形成于硅衬底上且沟槽栅MOSFET和肖特基二极管的形成区域分开且相邻。沟槽栅MOSFET采用具有屏蔽栅的双栅结构,在肖特基二极管的形成区域形成有和沟槽栅相同的沟槽结构,通过正面金属层填充到沟槽的顶部来在沟槽侧面形成肖特基接触,正面金属层同时也和沟槽外的硅外延层形成肖特基接触,沟槽侧面和沟槽外的肖特基接触的结构能够大大增加肖特基接触的面积,能大大减少肖特基二极管的形成区域所占芯片的面积。同时本发明专利技术的肖特基二极管和采用沟槽接触孔的源极接触孔无关,故肖特基二极管的性能不受沟槽接触孔的影响,工艺相对简单且容易控制。

【技术实现步骤摘要】
具有屏蔽栅的沟槽栅MOSFET和肖特基二极管的集成结构
本专利技术涉及一种半导体集成电路器件结构,特别是涉及一种具有屏蔽栅的沟槽栅MOSFET和肖特基二极管的集成结构。
技术介绍
在功率MOS晶体管器件中集成肖特基二极管能提高器件的交频特性,如图1所示,是现有具有屏蔽栅的沟槽栅MOSFET和肖特基二极管的第一种集成结构示意图;第一种集成结构形成于N型重掺杂的硅衬底,在所述硅衬底上分为沟槽栅MOSFET的形成区域101和肖特基二极管的形成区域102,沟槽栅MOSFE的形成区域101和肖特基二极管的形成区域102是分开且相邻的,邻接位置如图1中的虚线AA处所示。在所述沟槽栅MOSFET的形成区域101中的所述沟槽栅MOSFET的单元结构包括:N型掺杂的硅外延层103,该硅外延层103形成于所述硅衬底表面上。P型阱区105,形成于所述硅外延层103表面区域中并具有一定的厚度。栅沟槽,所述栅沟槽从所述硅外延层103顶部表面穿过所述P型阱区105并进入到所述P型阱区105底部的所述硅外延层103中;在所述栅沟槽中形成有由多晶硅组成的多晶硅栅107,在所述多晶硅栅107和所述栅沟槽的对应侧面之间间隔有栅氧化层106,在所述多晶硅栅107和所述栅沟槽的底部表面之间也间隔有氧化层。由所述多晶硅栅107和所述栅氧化层106组成沟槽栅结构。源区105,由形成于所述P型阱区105表面区域中的N型重掺杂区组成;所述多晶硅栅107从侧面覆盖所述源区105和所述P型阱区105,被所述多晶硅栅107侧向覆盖的所述P型阱区105的表面用于形成连接所述源区105和所述硅外延层103的沟道。层间膜108覆盖在器件的表面,层间膜108能为硼磷硅玻璃(BPSG)。P+引出区109,P+引出区109穿过所述源区105进入到所述P型阱区105中并同时和所述源区105以及所述P型阱区105接触。在所述P+引出区109的顶部形成有源极接触孔110,所述源极接触孔110穿过所述层间膜108和所述P+引出区109相接触。所述源极接触孔110的顶部和作为源极的正面金属层111接触。在所述肖特基二极管的形成区域102中的所述层间膜108被去除,所述正面金属层111直接和底部的所述硅外延层103形成肖特基接触,在所述肖特基二极管的形成区域102的所述硅外延层103的表面也间隔排列有多个所述P+引出区109。P+区域于肖特基区域的作用在于反向截止时,P+区域在N-的外延层中形成夹断区,用以屏蔽肖特基接触区域,提升反向击穿电压。在所述硅衬底的背面形成有背面金属层,该背面金属层同时组成所述沟槽栅MOSFET的漏极和所述肖特基二极管的负极。所述沟槽栅MOSFET的源极也作为所述肖特基二极管的正极。如图1所示的第一种集成结构的优点是源极接触孔110不必穿过硅外延层,即不必在硅外延层中形成沟槽,为不带沟槽接触孔(TrenchCT),第一种集成结构一般应用于不带TrenchCT的大跨距(pitch)的沟槽栅MOSFET。如图2所述,是图1所对应的版图;版图中包括了沟槽栅MOSFET的形成区域101和肖特基二极管的形成区域102,栅极区域112位于沟槽栅MOSFET的形成区域101中。从图2可以看出,肖特基二极管的形成区域102需要单独占用一定的面积。第一种集成结构的优点是工艺简单,可按需调整肖特基二极管的形成区域102的面积。但是缺点是需要额外的肖特基二极管的光刻板,占用额外的芯片(die)面积。如图3所述,是图1所对应的电路图;标记113对应于沟槽栅MOSFET,标记114对应于肖特基二极管。肖特基二极管的正极接沟槽栅MOSFET的源极,肖特基二极管的负极接沟槽栅MOSFET的漏极。如图4所示,是现有具有沟槽栅MOSFET和肖特基二极管的第二种集成结构示意图;第二种集成结构和第一种集成结构的区别之处是,第二种集成结构没有单独的肖特基二极管的形成区域;其中所述源极接触孔110穿过了形成于硅外延层103中的源区105并进入到P型阱区104中,所述源极接触孔110在和源区105以及P型阱区104相接触引出源极的同时,在源极接触孔110形成由N-区201,N-区201和源极接触孔110底部形成肖特基接触,在N-区201的底部形成有不会N-区2相接触的P型区202。由图4可以看出,肖特基二极管的区域位于源极接触孔110底部,并不需要额外占用芯片面积。图5为图4所对应的版图。第二种集成结构一般用于小pitch且带trenchCT的沟槽栅MOSFET中,其优点是肖特基二极管集成在接触孔中,无需额外的面积,也无需额外的光罩;其缺点是肖特基二极管的漏电流和正向导通压降(VF)容易受到trenchCT的深度影响,工艺难度高。
技术实现思路
本专利技术所要解决的技术问题是提供一种基于屏蔽栅的沟槽栅MOSFET和肖特基二极管的集成结构,工艺相对简单且容易控制,还能显著节约器件的面积。为解决上述技术问题,本专利技术提供的具有屏蔽栅的沟槽栅MOSFET和肖特基二极管的集成结构形成于N型重掺杂的硅衬底,在所述硅衬底上分为沟槽栅MOSFET的形成区域和肖特基二极管的形成区域。在所述沟槽栅MOSFET的形成区域中的所述沟槽栅MOSFET的单元结构包括:N型掺杂的硅外延层,该硅外延层形成于所述硅衬底表面上。P型阱区,形成于所述硅外延层表面区域中并具有一定的厚度。第一沟槽,所述第一沟槽从所述硅外延层顶部表面穿过所述P型阱区并进入到所述P型阱区底部的所述硅外延层中;在所述第一沟槽中分别形成有由多晶硅组成的多晶硅栅和第一屏蔽栅,所述第一屏蔽栅位于所述多晶硅栅的底部,所述第一屏蔽栅和所述第一沟槽的底部表面和对应的侧面之间间隔有氧化层,在所述多晶硅栅和所述第一屏蔽栅之间也间隔有氧化层,在所述多晶硅栅和所述第一沟槽的对应侧面之间间隔有栅氧化层,由所述多晶硅栅和所述栅氧化层组成沟槽栅结构。源区,由形成于所述P型阱区表面区域中的N型重掺杂区组成;所述多晶硅栅从侧面覆盖所述源区和所述P型阱区,被所述多晶硅栅侧向覆盖的所述P型阱区的表面用于形成连接所述源区和所述硅外延层的沟道。源极接触孔,源极接触孔的底部穿过所述源区进入到所述P型阱区中并同时和所述源区以及所述P型阱区接触,所述源极接触孔的顶部和作为源极的正面金属层接触。所述肖特基二极管的形成区域和所述沟槽栅MOSFET的形成区域相邻,在所述肖特基二极管的形成区域中的所述肖特基二极管的单元结构包括:第二沟槽,所述第二沟槽的工艺条件和所述第一沟槽的相同,在所述肖特基二极管的形成区域中未形成所述P型阱区,所述第二沟槽都位于所述硅外延层中。在所述第二沟槽的底部形成有第二屏蔽栅,所述第二屏蔽栅的工艺条件和所述第一屏蔽栅相同,该第二屏蔽栅和所述第二沟槽的底部表面和对应的侧面之间间隔有氧化层。所述源极的正面金属层覆盖在整个所述肖特基二极管的形成区域中,且所述源极的正面金属层填充到所述第二沟槽的顶部,填充于所述第二沟槽的顶部的所述正面金属层和所述第二屏蔽栅之间间隔有氧化层;填充于所述第二沟槽的顶部的所述正面金属层和所述第二沟槽侧面的所述硅外延层形成第一部分肖特基接触,延伸于所述第二沟槽外面的所述硅外延层表面的所述正面金属层和底部对应的所述硅外延层形成第二部分肖特基接触;所述肖特基二极管的单元本文档来自技高网
...

【技术保护点】
一种具有屏蔽栅结构的沟槽栅MOSFET和肖特基二极管的集成结构,其特征在于:集成结构形成于N型重掺杂的硅衬底,在所述硅衬底上分为沟槽栅MOSFET的形成区域和肖特基二极管的形成区域;在所述沟槽栅MOSFET的形成区域中的所述沟槽栅MOSFET的单元结构包括:N型掺杂的硅外延层,该硅外延层形成于所述硅衬底表面上;P型阱区,形成于所述硅外延层表面区域中并具有一定的厚度;第一沟槽,所述第一沟槽从所述硅外延层顶部表面穿过所述P型阱区并进入到所述P型阱区底部的所述硅外延层中;在所述第一沟槽中分别形成有由多晶硅组成的控制栅和第一屏蔽栅,所述第一屏蔽栅位于所述多晶硅栅的底部,所述第一屏蔽栅和所述第一沟槽的底部表面和对应的侧面之间间隔有氧化层,在所述多晶硅栅和所述第一屏蔽栅之间也间隔有氧化层,在所述多晶硅栅和所述第一沟槽的对应侧面之间间隔有栅氧化层,由所述多晶硅栅和所述栅氧化层组成沟槽栅结构;源区,由形成于所述P型阱区表面区域中的N型重掺杂区组成;所述多晶硅栅从侧面覆盖所述源区和所述P型阱区,被所述多晶硅栅侧向覆盖的所述P型阱区的表面用于形成连接所述源区和所述硅外延层的沟道;源极接触孔,源极接触孔的底部穿过所述源区进入到所述P型阱区中并同时和所述源区以及所述P型阱区接触,所述源极接触孔的顶部和作为源极的正面金属层接触;所述肖特基二极管的形成区域和所述沟槽栅MOSFET的形成区域相邻,在所述肖特基二极管的形成区域中的所述肖特基二极管的单元结构包括:第二沟槽,所述第二沟槽的工艺条件和所述第一沟槽的相同,在所述肖特基二极管的形成区域中未形成所述P型阱区,所述第二沟槽都位于所述硅外延层中;在所述第二沟槽的底部形成有第二屏蔽栅,所述第二屏蔽栅的工艺条件和所述第一屏蔽栅相同,该第二屏蔽栅和所述第二沟槽的底部表面和对应的侧面之间间隔有氧化层;所述源极的正面金属层覆盖在整个所述肖特基二极管的形成区域中,且所述源极的正面金属层填充到所述第二沟槽的顶部,填充于所述第二沟槽的顶部的所述正面金属层和所述第二屏蔽栅之间间隔有氧化层;填充于所述第二沟槽的顶部的所述正面金属层和所述第二沟槽侧面的所述硅外延层形成第一部分肖特基接触,延伸于所述第二沟槽外面的所述硅外延层表面的所述正面金属层和底部对应的所述硅外延层形成第二部分肖特基接触;所述肖特基二极管的单元结构的整个肖特基接触由所述第一部分肖特基接触和所述第二部分肖特基接触组成。...

【技术特征摘要】
1.一种具有屏蔽栅结构的沟槽栅MOSFET和肖特基二极管的集成结构,其特征在于:集成结构形成于N型重掺杂的硅衬底,在所述硅衬底上分为沟槽栅MOSFET的形成区域和肖特基二极管的形成区域;在所述沟槽栅MOSFET的形成区域中的所述沟槽栅MOSFET的单元结构包括:N型掺杂的硅外延层,该硅外延层形成于所述硅衬底表面上;P型阱区,形成于所述硅外延层表面区域中并具有一定的厚度;第一沟槽,所述第一沟槽从所述硅外延层顶部表面穿过所述P型阱区并进入到所述P型阱区底部的所述硅外延层中;在所述第一沟槽中分别形成有由多晶硅组成的控制栅和第一屏蔽栅,所述第一屏蔽栅位于所述多晶硅栅的底部,所述第一屏蔽栅和所述第一沟槽的底部表面和对应的侧面之间间隔有氧化层,在所述多晶硅栅和所述第一屏蔽栅之间也间隔有氧化层,在所述多晶硅栅和所述第一沟槽的对应侧面之间间隔有栅氧化层,由所述多晶硅栅和所述栅氧化层组成沟槽栅结构;源区,由形成于所述P型阱区表面区域中的N型重掺杂区组成;所述多晶硅栅从侧面覆盖所述源区和所述P型阱区,被所述多晶硅栅侧向覆盖的所述P型阱区的表面用于形成连接所述源区和所述硅外延层的沟道;源极接触孔,源极接触孔的底部穿过所述源区进入到所述P型阱区中并同时和所述源区以及所述P型阱区接触,所述源极接触孔的顶部和作为源极的正面金属层接触;所述肖特基二极管的形成区域和所述沟槽栅MOSFET的形成区域相邻,在所述肖特基二极管的形成区域中的所述肖特基二极管的单元结构包括:第二沟槽,所述第二沟槽的工艺条件和所述第一沟槽的相同,在所述肖特基二极管的形成区域中未形成所述P型阱区,所述第二沟槽都位于所述硅外延层中;在所述第二沟槽的底部形成有第...

【专利技术属性】
技术研发人员:陈正嵘陈晨陈菊英
申请(专利权)人:上海华虹宏力半导体制造有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1