深PN结的形成方法与具有该深PN结的半导体器件技术

技术编号:11105121 阅读:91 留言:0更新日期:2015-03-04 18:46
本申请提供了一种深PN结的形成方法与具有该深PN结的半导体器件。该形成方法包括:步骤S1,在硅衬底上外延生长形成外延层,硅衬底中的杂质离子与外延层中的杂质离子为反型离子;以及步骤S2,将外延层中的杂质离子向硅衬底中进行推进,形成推进层,推进层与外延层形成深PN结。该PN结的形成方法保证了同一批次的硅圆片内同一深度处杂质离子浓度的一致性,以及不同批次的硅圆片的掺杂浓度和结深的一致性;此外,该方法避免了现有技术中将P型或N型固态源基片与硅圆片需要分离造成的掺杂物残留的问题。

【技术实现步骤摘要】
深PN结的形成方法与具有该深PN结的半导体器件
[0001 ] 本专利技术涉及半导体领域,具体而言,涉及一种深PN结的形成方法与具有该深PN结的半导体器件。
技术介绍
应用在航空航天领域的特种半导体器件器件,要求器件必须有高的键合强度,这就使得器件在封装键合(bonding)时需要进行超过800°C的高温处理。可是,这样高的键合温度会导致硅器件中的金属形成楔子(metal spike)深深地刺入到P型或N型结区域;为了保持半导体器件所设计的击穿击穿电压且满足每个应用规范所需要的非常低水平的漏电,必须采取深PN结(至少20 μ m)的器件结构来缓和上述金属楔子带来的不良影响?’另夕卜,深PN结的器件在航空航天应用中也能够禁得起高水平的宇宙辐射。 现有技术中制备深PN结器件的常用方法通常有两种。如图1所示,方法一中采用P型或N型固态源基片I粘贴在每一枚硅圆片2上(具有与固态源基片的杂质离子为反型离子的外延层或衬底)放置,二者均设置在圆片装载舟3上,然后将三者构成的整体放入到扩散炉进行推进,为了获得至少20 μ m或更深的PN结,需要在1200°C进行长时间的处理。但是,这种方法会在硅圆片2的表面产生严重的掺杂物残留问题,并且残留的掺杂物难以去除,有时只能采用物理破坏的方法才能去除硅圆片2表面掺杂残留物。 如图2所示,方法二中采用P型或N型固态源基片I靠近每一枚硅圆片2 (具有与固态源基片I的杂质离子为反型离子的外延层或衬底)放置,二者均设置在圆片装载舟3上,然后将三者构成的整体放到扩散炉进行推进,为了获得至少20 μ m或更深的PN结,需要在1200°C进行长时间的处理,此方法避免了方法一中圆片2的表面留有掺杂残留物的问题,但是这种掺杂方法难以控制同一批次或不同批次的硅圆片2的深PN结深度的一致性以及深PN结中掺杂浓度的一致性,导致将硅圆片2应用到器件中时,难以保证器件工作的稳定性。 由此可见,需要一种形成深PN结的新方法,此方法可以解决传统制造方法的笨拙性和工艺参数不易控制等问题。一方面不会在硅圆片的表面产生严重的掺杂物残留问题,另一方面可以确保硅圆片内各位置的掺杂浓度达到预定要求,以及不同硅圆片的掺杂浓度和深结深度保持一致性。
技术实现思路
本专利技术旨在提供一种深PN结的形成方法与具有该深PN结的半导体器件,以解决现有技术中形成深PN结的硅圆片的掺杂浓度以及结深的一致性难控制,影响器件性能的问题。 为了实现上述目的,根据本专利技术的一个方面,提供了一种深PN结的形成方法,上述形成方法包括:步骤Si,在硅衬底上外延生长形成外延层,上述硅衬底中的杂质离子与上述外延层中的杂质离子为反型离子;以及步骤S2,将上述外延层中的杂质离子向上述硅衬底中进行推进,形成推进层,上述推进层与上述外延层形成上述深PN结。 进一步地,上述步骤S2在1000°C?1500°C下进行推进5h?10h。 进一步地,上述硅衬底包括硅基底以及基底外延层,上述外延层设置在上述基底外延层上,上述硅基底与上述基底外延层中的杂质离子类型相同。 进一步地,上述硅基底中的杂质离子浓度大于上述基底外延层中的杂质离子浓度。 进一步地,上述硅衬底中的杂质离子为N型离子,上述外延层中的杂质离子为P型离子。 根据本专利技术的另一方面,提供了一种半导体器件,上述半导体器件包括上述深PN结。 应用本专利技术的技术方案,首先在硅衬底上外延生长形成外延层,然后将外延层中的杂质离子向硅衬底中进行推进形成推进层,由于推进过程外延层与硅衬底的接触均匀、紧密,因此,在同一个推进过程中容易控制杂质离子向硅衬底中的扩散,且通过对推进条件的控制即可控制杂质离子在整个深PN结中的浓度分布,保证了同一批次的硅圆片内同一深度处杂质离子浓度的一致性;另外,形成外延层中的外延工艺与推进层的形成工艺都是本领域中的常规工艺,所以此方法只要在一致的外延工艺条件和推进工艺条件下进行,即可保证不同批次的硅圆片的掺杂浓度和结深的一致性;此外,该技术方案避免了现有技术中将P型或N型固态源基片与硅圆片需要分离造成的掺杂物残留的问题。 【附图说明】 构成本申请的一部分的说明书附图用来提供对本专利技术的进一步理解,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中: 图1示出了现有技术中形成深PN结的方法一的过程示意图; 图2示出了现有技术中形成深PN结的方法二的过程示意图; 图3示出本申请一种优选的实施方式中提供的深PN结的形成方法的流程示意图; 图4示出本申请一种优选的实施方式中在硅衬底上形成深PN结后的结构示意图; 图5示出了本申请一种优选的实施例中在N+硅基底上形成N-基底外延层后的结构示意图; 图6示出了在图5所示的结构表面淀积P+外延层后的结构示意图;以及 图7示出了在图6所示的结构中形成P型结区域后的结构示意图。 【具体实施方式】 需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本专利技术。 应该指出,以下详细说明都是例示性的,旨在对本申请提供进一步的说明。除非另有指明,本文使用的所有技术和科学术语具有与本申请所属
的普通技术人员通常理解的相同含义。 需要注意的是,这里所使用的术语仅是为了描述【具体实施方式】,而非意图限制根据本申请的示例性实施方式。如在这里所使用的,除非上下文另外明确指出,否则单数形式也意图包括复数形式,此外,还应当理解的是,当在本说明书中使用属于“包含”和/或“包括”时,其指明存在特征、步骤、操作、器件、组件和/或它们的组合。 需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施方式例如能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。 为了便于描述,在这里可以使用空间相对术语,如“在……之上”、“在……上方”、“在……上表面”、“上面的”等,用来描述如在图中所示的一个器件或特征与其他器件或特征的空间位置关系。应当理解的是,空间相对术语旨在包含除了器件在图中所描述的方位之外的在使用或操作中的不同方位。例如,如果附图中的器件被倒置,则描述为“在其他器件或构造上方”或“在其他器件或构造之上”的器件之后将被定位为“在其他器件或构造下方”或“在其他器件或构造之下”。因而,示例性术语“在……上方”可以包括“在……上方”和“在……下方”两种方位。该器件也可以其他不同方式定位(旋转90度或处于其他方位),并且对这里所使用的空间相对描述作出相应解释。 现在,将参照附图更详细地描述根据本申请的示例性实施方式。然而,这些示例性实施方式可以由多种不同的形式来实施,并且不应当被解释为只限于这里所阐述的实施方式。应当理解的是,提供这些本文档来自技高网
...

【技术保护点】
一种深PN结的形成方法,其特征在于,所述形成方法包括:步骤S1,在硅衬底上外延生长形成外延层,所述硅衬底中的杂质离子与所述外延层中的杂质离子为反型离子;以及步骤S2,将所述外延中的杂质离子向所述硅衬底中进行推进,形成推进层,所述推进层与所述外延层形成所述深PN结。

【技术特征摘要】
1.一种深刚结的形成方法,其特征在于,所述形成方法包括: 步骤31,在硅衬底上外延生长形成外延层,所述硅衬底中的杂质离子与所述外延层中的杂质离子为反型离子;以及 步骤32,将所述外延中的杂质离子向所述硅衬底中进行推进,形成推进层,所述推进层与所述外延层形成所述深结。2.根据权利要求1所述的形成方法,其特征在于,所述步骤32在10001?15001下进行推进511?1011。3.根据权利要求1所述的形成方法,其特征在于,所述硅...

【专利技术属性】
技术研发人员:义夫
申请(专利权)人:丽晶美能北京电子技术有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1