射频LDMOS器件及其制造方法技术

技术编号:10781506 阅读:70 留言:0更新日期:2014-12-17 02:29
本发明专利技术公开了一种射频LDMOS器件,包括栅极和栅掩蔽层;所述栅极和栅掩蔽层是由同一层多晶硅材料经刻蚀后分别形成的;当所述射频LDMOS器件为p型,则所述多晶硅材料为n型重掺杂;当所述射频LDMOS器件为n型,则所述多晶硅材料为p型重掺杂。本发明专利技术还公开了所述射频LDMOS器件的制造方法。本发明专利技术采用多晶硅材料制造出栅掩蔽层,与现有的金属材料的栅掩蔽层具有同样的功能。本发明专利技术的制造方法直接淀积多晶硅材料、并刻蚀该层多晶硅材料以分别形成各自独立的栅极和栅掩蔽层,这样便避免了现有制造方法中对金属进行干法刻蚀的同时对硅片表面的硅材料、氧化硅材料的损伤,有利于提升器件的性能和稳定性。

【技术实现步骤摘要】
射频LDMOS器件及其制造方法
本申请涉及一种半导体器件,特别是涉及一种应用于射频领域的LDMOS器件。
技术介绍
射频LDMOS(横向扩散MOS晶体管)器件是应用于射频基站和广播站的常用器件,其追求的性能指标包括高击穿电压、低导通电阻和低寄生电容等。请参阅图1h,这是一种现有的n型射频LDMOS器件,其结构为:在p型重掺杂衬底1上具有p型轻掺杂外延层2。在外延层2中具有依次侧面接触的n型重掺杂源区8、p型沟道掺杂区7和n型漂移区3。在漂移区3中具有n型重掺杂漏区9。在沟道掺杂区7和漂移区3之上依次具有栅氧化层4和多晶硅栅极5。在多晶硅栅极5的正上方、以及部分漂移区3的正上方具有一层连续的氧化硅10。在部分氧化硅10的上方具有栅掩蔽层(G-shield)11。栅掩蔽层11至少要相隔氧化硅10而在部分的漂移区3的上方。下沉结构(sinker)12从源区8表面向下穿透源区8、外延层2,并抵达到衬底1之中。现有的p型射频LDMOS器件的结构与之类似,只是各部分掺杂类型变为相反。这种现有的射频LDMOS器件中,所述栅掩蔽层11是金属或n型重掺杂多晶硅,其RESURF(ReducedSURfsceField,减小表面电场)效应能够有效地增加器件的击穿电压,同时有效地降低栅极和漏极之间的寄生电容。这样便可以适当增加漂移区3的掺杂浓度从而降低器件的导通电阻。图1h所示的现有的n型射频LDMOS器件的制造方法如下所述:第1步,请参阅图1a,在重掺杂p型硅衬底1上具有轻掺杂p型外延层2,采用光刻工艺利用光刻胶作为掩蔽层,并以一次或多次注入n型离子,在外延层2中形成n型漂移区3。或者,也可以将外延层2省略掉,这样其后的各结构与工艺均直接在衬底1上进行。第2步,请参阅图1b,先以热氧化工艺在硅材料(包括外延层2和漂移区3)的表面生长出氧化硅4,再在整个硅片表面淀积多晶硅5。第3步,请参阅图1c,采用光刻和刻蚀工艺,去除掉部分的氧化硅4和多晶硅5以形成一个窗口A。该窗口A仅暴露出部分的外延层2,整个漂移区3以及其余的外延层2仍被氧化硅4、多晶硅5以及光刻胶6所覆盖。在窗口A中对外延层2注入p型杂质,优选为硼,从而形成与漂移区3的侧面相接触的沟道掺杂区7。优选地,离子注入具有一定的倾斜角度,从而使沟道掺杂区7更容易向氧化硅4的下方延伸,并且与漂移区3的侧面相接触。第4步,请参阅图1d,采用光刻和刻蚀工艺,将氧化硅4和多晶硅5分别刻蚀为栅氧化层4和多晶硅栅极5。栅氧化层4的一部分在沟道掺杂区7的上方,其余部分在漂移区3的上方。第5步,请参阅图1e,采用光刻工艺,以光刻胶作为掩蔽层形成窗口B和窗口C,它们分别位于栅氧化层4远离漂移区3那一端的外侧、漂移区3远离栅氧化层4那一端的外侧。对这两个窗口采用n型杂质的源漏注入工艺分别形成源区8和漏区9。此时,沟道掺杂区7缩小为主要在栅氧化层4的下方,也可有小部分在源区8的下方。第6步,请参阅图1f,在整个硅片淀积一层氧化硅10,采用光刻和刻蚀工艺对该层氧化硅10进行刻蚀,使其仅连续地残留在多晶硅栅极5的上方、以及漂移区3的裸露表面的上方。第7步,请参阅图1g,在整个硅片淀积一层金属11,采用光刻和刻蚀工艺对该层金属11进行刻蚀形成栅掩蔽层11。栅掩蔽层11为连续的一块,覆盖在部分或全部的氧化硅10之上。栅掩蔽层11至少要相隔氧化硅10而在部分的漂移区6的上方。或者,栅掩蔽层11也可以是n型重掺杂多晶硅。此时,可先淀积多晶硅再进行n型杂质的离子注入,也可直接淀积n型掺杂多晶硅(即原位掺杂)。第8步,请参阅图1h,采用光刻和刻蚀工艺,在源区8中刻蚀出深孔。所述深孔穿越源区8、外延层2,并抵达到衬底1之中,故称“深”孔。在该深孔中填充金属,优选为钨,形成下沉结构12。或者,所述深孔也可改为沟槽。如要制造现有的p型射频LDMOS器件,将上述方法各步骤中的掺杂类型变为相反即可。上述方法第7步中,通常选用硅化钨(WSi)合金作为栅掩蔽层的材料,在淀积硅化钨后通常采用干法刻蚀工艺去除掉部分的硅化钨,并使剩余的硅化钨成为栅掩蔽层。然而,去除金属的干法刻蚀工艺会给氧化硅10、漂移区3的裸露表面带来损伤,从而影响射频LDMOS器件的性能。
技术实现思路
本申请所要解决的技术问题是提供一种全新结构的射频LDMOS器件,使其在制造工艺上不易损伤漂移区及其上方的氧化硅,从而提升射频LDMOS器件的性能与稳定性。为解决上述技术问题,本申请射频LDMOS器件,包括栅极和栅掩蔽层;所述栅极和栅掩蔽层是由同一层多晶硅材料经刻蚀后分别形成的;当所述射频LDMOS器件为p型,则所述多晶硅材料为n型重掺杂;当所述射频LDMOS器件为n型,则所述多晶硅材料为p型重掺杂。本申请射频LDMOS器件的制造方法包括如下步骤:第1步,在重掺杂第一导电类型的硅衬底上具有轻掺杂第一导电类型的外延层,采用离子注入和退火工艺在外延层中形成第二导电类型的漂移区;或者,将外延层省略,这样其后的各结构与工艺均直接在衬底上进行;第2步,在整个硅片表面淀积或热氧化生长出第一氧化硅;第3步,采用光刻和刻蚀工艺去除掉部分第一氧化硅,剩余的第一氧化硅仅在部分漂移区的上方;以热氧化工艺在暴露的硅材料的表面生长出第二氧化硅,第二氧化硅与第一氧化硅的侧面接触,并且第二氧化硅的厚度<第一氧化硅的厚度;第4步,先在整个硅片表面淀积多晶硅,再采用光刻和刻蚀工艺去除掉部分第二氧化硅上方的多晶硅,剩余的多晶硅覆盖在全部的漂移区上方、以及其余部分第二氧化硅上方;第5步,在裸露的第二氧化硅的位置对外延层注入第一导电类型的杂质并进行退火,从而形成与漂移区的侧面相接触的沟道掺杂区;第6步,采用光刻和刻蚀工艺将多晶硅刻蚀为独立的栅极和栅掩蔽层两部分;所述栅极仅在第二氧化硅的上方,所述栅掩蔽层仅在第一氧化硅的上方,并且栅极与栅掩蔽层之间相隔有空隙;所述栅极下方的第二氧化硅作为栅氧化层;所述栅极的一部分在漂移区的上方;所述栅掩蔽层仅在漂移区的上方;第7步,先在整个硅片表面淀积第三氧化硅,至少将所述栅极与栅掩蔽层之间的空隙填充满;然后采用干法反刻工艺去除硅片表面的第三氧化硅,在所述栅极与栅掩蔽层之间的空隙中残留的第三氧化硅作为隔离结构,在所述栅极与栅掩蔽层的外侧壁残留的第三氧化硅作为侧墙结构;第8步,先以光刻和刻蚀工艺,去除掉侧墙结构外侧的第二氧化硅、以及第一氧化硅远离第二氧化硅那一端的部分,以形成两个窗口;再对这两个窗口采用第二导电类型杂质的源漏注入和快速热退火艺分别形成源区和漏区;此时,沟道掺杂区在栅氧化层的下方与源区侧面相邻,还在源区的下方;第9步,先在整个硅片淀积一层金属,然后采用高温热退火工艺在该层金属与裸露的硅材料相接触的位置形成金属硅化物;第10步,采用光刻和刻蚀工艺在源区中刻蚀出深孔;在该深孔中填充金属形成下沉结构;所述下沉结构连接源区、沟道掺杂区和衬底;或者,所述深孔改为沟槽。本申请所述的射频LDMOS器件采用多晶硅材料制造出栅掩蔽层,其与现有的金属材料的栅掩蔽层具有同样的功能。本申请所述的射频LDMOS器件的制造方法直接淀积多晶硅材料、并刻蚀该层多晶硅材料以分别形成各自独立的栅极和栅掩蔽层,这样便避免了现有制造方法中对金属进行干法刻蚀的同时对硅片表面的硅材料、氧化硅本文档来自技高网
...
射频LDMOS器件及其制造方法

【技术保护点】
一种射频LDMOS器件,包括栅极和栅掩蔽层,其特征是,所述栅极和栅掩蔽层是由同一层多晶硅材料经刻蚀后分别形成的;当所述射频LDMOS器件为p型,则所述多晶硅材料为n型重掺杂;当所述射频LDMOS器件为n型,则所述多晶硅材料为p型重掺杂。

【技术特征摘要】
1.一种射频LDMOS器件,其特征是,包括:第一导电类型重掺杂的硅衬底;第一导电类型掺杂的外延层,该外延层形成于所述硅衬底表面上;漂移区,由形成于所述外延层的选定区域中的第二导电类型离子注入区组成,所述漂移区的顶部表面和所述外延层的顶部表面相平、所述漂移区的深度小于所述外延层的厚度;沟道掺杂区,由形成于所述外延层的选定区域中的第一导电类型离子注入区组成,所述沟道掺杂区和所述漂移区在横向上相邻接,所述沟道掺杂区的顶部表面和所述外延层的顶部表面相平、所述沟道掺杂区的深度小于等于所述漂移区的深度;栅极,形成于所述沟道掺杂区上方,所述栅极和所述外延层间隔离有栅氧化层,所述栅极覆盖部分所述沟道掺杂区并延伸到所述漂移区上方,被所述栅极覆盖的所述沟道掺杂区表面用于形成沟道;源区,由形成于所述沟道掺杂区中的第二导电类型重掺杂区组成,所述源区和所述栅极的第一侧自对准;漏区,由形成于所述漂移区中的第二导电类型重掺杂区组成;下沉结构,由填充于深槽或深孔中的金属组成,所述深槽或深孔穿过所述源区、所述沟道掺杂区和所述外延层并进入到所述硅衬底中,所述下沉结构将所述源区、所述沟道掺杂区、所述外延层和所述硅衬底电连接;栅掩蔽层和所述栅极是由同一层多晶硅材料经刻蚀后分别形成的,所述栅极和栅掩蔽层具有相同的重掺杂结构且都为第二导电类型重掺杂;所述栅掩蔽层和底部的所述外延层间隔离有第一氧化硅;所述栅氧化层的厚度小于所述第一氧化硅的厚度;并且所述第一氧化硅从所述栅氧化层的边缘延伸到漏区的边缘;所述栅掩蔽层仅在所述漂移区上方;在横向上所述栅极和所述栅掩蔽层之间相隔有空隙,所述栅极和栅掩蔽层之间由填充于所述空隙中的绝缘材料的隔离结构所隔开;所述栅极和栅掩蔽层的外侧均具有绝缘材料的侧墙结构;所述隔离结构与侧墙结构是由同一层绝缘材料经干法反刻后分别形成;所述漏区和所述栅掩蔽层的外侧所述侧墙结构之间具有间距,所述栅掩蔽层通过所述隔离结构实现对所述栅极的侧面覆盖并实现栅掩蔽的功能;当所述射频LDMOS器件为P型时,第一导电类型为N型,第二导电类型为P型;当所述射频LDMOS器件为N型,第一导电类型为P型,第二导电类型为N型。2.根据权利要求1所述的射频LDMOS器件,其特征是,在源区上方、漏区上方、所述栅极上方、所述栅掩蔽层上方均具有金属硅化物。3.一种射频LDMOS器件的制造方法,其特征是,包括如下步骤:第1步,在重掺杂第一导电类型的硅衬底上具有轻掺杂第一导电类型的外延层,采用离子注入和退火工艺在外延层中形成第二导电...

【专利技术属性】
技术研发人员:钱文生
申请(专利权)人:上海华虹宏力半导体制造有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1