双模式功率放大器控制接口制造技术

技术编号:10369024 阅读:116 留言:0更新日期:2014-08-28 12:04
根据一些实施例,本公开涉及双模式控制接口,其可被用于在单个数字控制接口硬模中提供射频前端(RFFE)串行接口和通用目的输入/输出(GPIO)接口两者。在特定的实施例中,双模式控制接口或数字控制接口可以与功率放大器通信。此外,双模式控制接口可被用于设置功率放大器的模式。

【技术实现步骤摘要】
【国外来华专利技术】双模式功率放大器控制接口相关申请的交叉引用本公开要求在2011年10月24号提交的题为“DUALMODEPOWERAMPLIFIERCONTROLINTERFACE”的美国临时申请第61/550,856号和在2012年1月23号提交的题为““DUALMODEPOWERAMPLIFIERCONTROLINTERFACE”的美国临时申请第61/589,753号的优先权,其公开的整体通过引用显式结合于此。此外,本公开涉及在2012年10月23号提交的题为“DUALMODEPOWERAMPLIFIERCONTROLINTERFACEWITHATWO-MODEGENERALPURPOSEINPUT/OUTPUTINTERFACE”的美国申请第13/658,488号和在2012年10月23号提交的题为“DUALMODEPOWERAMPLIFIERCONTROLINTERFACEWITHATHREE-MODEGENERALPURPOSEINPUT/OUTPUTINTERFACE”的美国专利第13/658,522号,其公开的整体通过引用显式结合于此。
本公开一般涉及功率放大器,更具体而言,本公开本文档来自技高网...
双模式功率放大器控制接口

【技术保护点】
一种数字控制接口,包括:电压输入/输出(VIO)引脚,被配置为接收VIO信号;前端核心,被配置为提供串行接口,在VIO信号满足第一逻辑电平时该前端核心处于活动状态,而在VIO信号满足第二逻辑电平时处于非活动状态,所述数字控制接口被配置为在前端核心被设置为非活动状态时提供通用目的输入/输出(GPIO)接口;组合逻辑块,被配置为向使能电平移位器提供使能信号并向模式电平移位器提供模式信号;时钟/模式引脚,被配置为在前端核心被设置为活动状态时向该前端核心提供时钟信号并在前端核心被设置为非活动状态时向组合逻辑块提供模式信号;数据/使能引脚,被配置为在前端核心被设置为活动状态时向该前端核心提供数据信号并在...

【技术特征摘要】
【国外来华专利技术】2011.10.24 US 61/550,856;2012.01.23 US 61/589,7531.一种数字控制接口,包括:电压输入/输出引脚,被配置为接收电压输入/输出信号;前端核心,被配置为提供串行接口,在电压输入/输出信号满足第一逻辑电平时该前端核心处于活动状态,而在电压输入/输出信号满足第二逻辑电平时处于非活动状态,所述数字控制接口被配置为在前端核心被设置为非活动状态时提供通用目的输入/输出接口;组合逻辑块,被配置为向使能电平移位器提供使能信号并向模式电平移位器提供模式信号;时钟/模式引脚,被配置为在前端核心被设置为活动状态时向该前端核心提供时钟信号并在前端核心被设置为非活动状态时向组合逻辑块提供模式信号;数据/使能引脚,被配置为在前端核心被设置为活动状态时向该前端核心提供数据信号并在前端核心被配置为非活动状态时向组合逻辑块提供使能信号;上电重置块,被配置为基于电压输入/输出信号来选择分别向使能电平移位器和模式电平移位器提供的使能信号和模式信号的源。2.如权利要求1所述的数字控制接口,其中,所述数据/使能引脚还被配置为在前端核心被设置为活动状态时向前端核心提供地址信号,该地址信号与前端核心的寄存器关联。3.如权利要求1所述的数字控制接口,还包括多个寄存器电平移位器,该多个寄存器电平移位器中的每个寄存器电平移位器被配置为从前端核心接收寄存器信号并输出寄存器信号,由此使得功率放大器能够基于该寄存器信号来配置,该寄存器信号与和前端核心关联的多个寄存器的一个中所存储的值关联。4.如权利要求3所述的数字控制接口,其中,所述多个寄存器电平移位器中的至少一个寄存器电平移位器还被配置为在重置状态下接收默认信号。5.如权利要求4所述的数字控制接口,其中,所述上电重置块还被配置为将至少一个寄存器电平移位器置于重置状态。6.如权利要求1所述的数字控制接口,其中,所述前端核心包括射频前端核心。7.如权利要求1所述的数字控制接口,还包括:在数据/使能引脚和前端核心的输出端口之间连接的第一缓冲器,该第一缓冲器被配置为能从前端核心读取数据;以及在数据/使能引脚和前端核心的输入端口之间连接的第二缓冲器,该第二缓冲器被配置为能向前端核心提供数据。8.如权利要求7所述的数字控制接口,其中,所述第一缓冲器和第二缓冲器是三态缓冲器。9.如权利要求7所述的数字控制接口,其中,在第一缓冲器和数据/使能引脚之间的连接以及第二缓冲器和数据/使能引脚之间的连接是共享的路径,并且该第一缓冲器和第二缓冲器还被配置为阻止数据流同时经过第一缓冲器和第二缓冲器。10.如权利要求1所述的数字控制接口,其中,所述上电重置块还被配置为向前端核心提供延迟的重置信号。11.一种在包括前端核心和组合逻辑块的数字控制接口中提供多种控制接口的方法,该方法包括:在数字控制接口的电压输入/输出引脚接收电压输入/输出信号;确定该电压输入/输出信号是否是逻辑高;响应于确定电压输入/输出信号是逻辑高,通过从时钟输入到前端核心提供时钟信号、从数据输入到前端核心提供数据信号、并在组合逻辑块处选择分别输出到使能电平移位器和模式电平移位器的第一使能信号和第一模式信号,而将数字控制接口配置作为串行接口,该第一使能信号和第一模式信号由前端核心提供;以及响应于确定电压输入/输出信号是逻辑低,通过从使能输入到组合逻辑块提供第二使能信号、从模式输入到组合逻辑块提供第二模式信号、并在组合逻辑块处选择输出到使能电平移位器和模式电平移位器的第二使能信号和第二模式信号,而将数字控制接口配置作为通用目的输入/输出接口。12.如权利要求11所述的方法,还包括响应于确定电压输入/输出信号是逻辑高而将前端核心从重置状态重新配置为活动状态。13.如权利要求12所述的方法,其中,将前端核心从重置状态重新配置为活动状态包括将前端核心的一组内部寄存器设置为默认值。14.如权利要求13所述的方法,其中,来自该组内部寄存器中的至少一个寄存器被配置为与来自该组内部寄存器的至少另一寄存器不同的默认值。15.如权利要求11所述的方法,还包括向功率放大器控制器提供使能电平移位器的输出和模式电平移位器的输出,由此使得功率放大器控制器能基于使能电平移位器的输出和模式电平移位器的输出来配置功率放大器。16.如权利要求11所述的方法,还包括响应于确定电压输入/输出信号是逻辑低而将前端核心置于重置模式。17.如权利要求16所述的方法,其中,将前端核心置于重置模式包括在一组寄存器电平移位器处维持默认值。18.一种功率放大器模块,包括:数字控制接口;被配置为向该数字控制接口提供电压输入/输出信号的模式选择器,该电压输入/输出信号被配置为设置数字控制接口的模式;该数字控制接口包括:电压输入/输出引脚,被配置为接收电压输入/输出信号;前端核心,被配置为提供串行接口,在电压输入/输出信号满足第一逻辑电平时该前端核心处于活动状态,而在电压输入/输出信号满足第二逻辑电平时处于非活动状态,所述数字控制接口被配置为在前端核心被设置为非活动状态时提供通用目的输入/输出接口;组合逻辑块,被配置为向使能电平移位器提供使能信号并向模式电平移位器提供模式信号;时钟/模式引脚,被配置为在前端核心被设置为活动状态时向该前端核心提供时钟信号并在前端核心被设置为非活动状态时向组合逻辑块提供模式信号;数据/使能引脚,被配置为在前端核心被设置为活动状态时向该前端核心提供数据信号并在前端核心被配置为非活动状态时向组合逻辑块提供使能信号;以及上电重置块,被配置为基于电压输入/输出信号来选择分别向使能电平移位器和模式电平移位器提供的使能信号和模式信号的源;功率放大器;以及功率放大器控制器,其被配置为从使能电平移位器接收使能信号并从模式电平移位器提供模式信号,并基于模式信号向功率放大器提供控制信号,该控制信号指定了功率放大器的操作模式。19.如权利要求18所述的功率放大器模块,其中,所述数据/使能引脚还被配置为在前端核心被设置为活动状态时向前端核心提供地址信号,该地址信号与前端核心的寄存器关联。20.如权利要求18所述的功率放大器模块,其中,所述数字控制接口还包括多个寄存器电平移位器,该多个寄存器电平移位器中的每个寄存器电平移位器被配置为从前端核心接收寄存器信号并输出寄存器信号由此使得功率放大器能够基于该寄存器信号配置,该寄存器信号与和前端核心关联的多个寄存器的一个中所存储的值关联。21.如权利要求20所述的功率放大器模块,其中,所述多个寄存器电平移位器中的至少一个寄存器电平移位器还被配置为在重置状态下接收默认信号。22.如权利要求21所述的功率放大器模块,其中,所述上电重置块还被配置为将至少一个寄存器电平移位器置于重置状态。23.如权利要求18所述的功率放大器模块,其中,所述前端核心包括射频前端核心。24.如权利要求18所述的功率放大器模块,其中,所述数字控制接口还包括:在数据/使能引脚和前端核心的输出端口之间连接的第一缓冲器,该第一缓冲器被配置为使能从前端核心读取数据;以及在数据/使能引脚和前端核心的输入端口之间连接的第二缓冲器,该第二缓冲器被配置为使能向前端核心提供数据。25.如权利要求24所述的功率放大器模块,其中,所述第一缓冲器和第二缓冲器是三态缓冲器。26.如权利要求24所述的功率放大器模块,其中,在第一缓冲器和数据/使能引脚之间的连接以及第二缓冲器和数据/使能引脚之间的连接是共享的路径,并且该第一缓冲器和第二缓冲器还被配置为阻止数据流同时经过第一缓冲器和第二缓冲器。27.如权利要求18所述的功率放大器模块,其中,所述上电重置块还被配置为向前端核心提供延迟的重置信号。28.一种无线装置,包括如权利要求18所述的功率放大器模块、被配置为向功率放大器模块供电的电源、以及被配置为向功率放大器模块的模式选择器提供控制信号的收发器。29.一种数字控制接口,包括:电压输入/输出引脚,被配置为接收电压输入/输出信号;通用目的输入/输出接口模块,该通用目的输入/输出接口模块包括使能电平移位器、第一模式电平移位器、第二模式电平移位器和组合逻辑块,该组合逻辑块被配置为向使能电平移位器提供使能信号以输出到功率放大器控制器,该组合逻辑块还被配置为向第一模式电平移位器提供第一模式信号以输出到功率放大器控制器,并向第二模式电平移位器提供第二模式信号以输出到功率放大器控制器;串行接口模块,该串行接口模块包括串行接口核心和重置逻辑块,该串行接口核心被配置为在电压输入/输出信号对应于第一逻辑电平时提供串行接口,并且该重置逻辑块被配置为在电压输入/输出信号对应于第二逻辑电平时将串行接口核心置于重置模式,并且所述通用目的输入/输出接口模块被配置为在电压输入/输出信号对应于第二逻辑电平时提供电压输入/输出接口。30.如权利要求29所述的数字控制接口,还包括:时钟/模式引脚,其被配置为接收与第一逻辑电平和第二逻辑电平中的一个对应的第一信号;数据/模式引脚,其被配置为接收与第一逻辑电平和第二逻辑电平中的一个对应的第二信号。31.如权利要求30所述的数字控制接口,其中,在所述第一信号和第二信号中的一个或多个对应于第一逻辑电平并且电压输入/输出信号对应于第二逻辑电平时,所述使能信号对应于使能逻辑值。32.如权利要求30所述的数字控制接口,其中,当所述电压输入/输出信号对应于第二逻辑电平时,所述第一模式信号对应于第一信号并且第二模式信号对应于第二信号。33.如权利要求29所述的数字控制接口,其中,所述功率...

【专利技术属性】
技术研发人员:DS里普利
申请(专利权)人:天工方案公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1