上海立芯软件科技有限公司专利技术

上海立芯软件科技有限公司共有33项专利

  • 本发明提供一种软件编译共享方法及系统,该方法包括:对软件各版本的源代码分别进行编译以得到相应的编译包,并将所述编译包上传至服务器的共享目录下后进行解压缩,以得到相应的编译文件;通过预设的脚本将所述编译文件配置成可执行文件,其中,所述脚本...
  • 本申请提供一种EDA软件代码变更测试方法、系统、及存储介质,应用于电子设计自动化技术领域,所述EDA软件代码变更测试方法包括:通过网络钩子触发机制在EDA软件代码更新后触发自动化测试,得到芯片设计的性能指标数据;比对更新前后相邻两次代码...
  • 本申请提供一种逻辑综合方法及加法器架构生成方法、装置、设备、介质,应用于EDA技术领域,其中加法器架构生成方案包括:根据目标加法器架构的参数信息,利用半加器生成进位信号和传播信号;根据进位信号和传播信号生成进位网络;基于进位网络,生成所...
  • 本申请提供一种基于2D试布局三维集成电路划分方法、装置、设备及介质,应用于集成电路设计自动化及电路划分自动化算法技术领域,其中划分方法包括:将所有单元分配到等比例扩大的底层裸片版图上;调用2D布局引擎实现单元在底层单元上的位置分配的2D...
  • 本发明提供一种基于RSMT拓扑的全局布局方法、系统、设备及介质,所述方法包括:针对每个线网,建立该线网对应的RSMT拓扑,并基于该线网对应的半周长线长、以及所述RSMT拓扑中引脚与相应斯坦纳点之间的连接线长,建立该线网的线长模型;基于所...
  • 一种基于改进型结构算法构造时钟树的方法、装置及介质,包括,步骤1根据芯片参数以及设计约束,生成查找表;步骤2对查找表中每条线段的属性采样;步骤3拼接查找表中的线段,动态规划生成标准树;步骤4判断所述标准树是否符合约束,若符合则自顶向下聚...
  • 本发明提供一种时钟树构建方法、系统、芯片、电子设备及存储介质,其中,该方法包括:获取初始时钟树,所述初始时钟树包括根结点以及若干与所述根结点直接相连的原始结点;将所述初始时钟树划分成若干子线网;基于延迟合并嵌入算法分别将各子线网中的结点...
  • 本发明的实施方式提供了一种基于逻辑综合的多级划分方法、装置、介质和计算设备。该方法包括:识别得到待划分电路中的触发器;根据触发器对待分析电路进行分割,得到待分割电路对应的超图;根据节点和超边,对节点进行合并,得到多个合并节点;根据合并节...
  • 本公开涉及预布线资源的合法性检测方法、装置、存储介质及电子设备。所述预布线资源的合法性检测方法通过根据平行预布线资源对象的平行长度间距设计规则转换为平行长度间距表格;根据所述平行长度间距表格生成平行预布线资源位图;根据所述平行预布线资源...
  • 本公开涉及一种用于超大规模集成电路的方法、系统、存储介质及电子设备;所述用于超大规模集成电路的方法通过获取超大规模集成电路的整个网表的时序信息TNS;根据集成电路的拓扑结构对所有结点进行排序,将序号相同的结点置于同一个队列;对排序好的所...
  • 本公开涉及一种单元边缘违规消除方法、装置、存储介质及电子设备。所述单元边缘违规消除方法通过以当前违规单元为中心创建一个窗口;在窗口内对当前违规单元进行移动得到新位置;在新位置对当前违规单元进行DRC规则检查得到DRC规则检查结果;根据D...
  • 本申请公开一种芯片布局合法化检测方法、装置、电子设备及存储介质,所述方法包括:获取各单元对应的待检测边缘信息,并确定所述待检测边缘信息对应的边缘范围;根据所述边缘范围,确定检测窗口;根据所述检测窗口,确定各所述检测窗口内的单元分布信息,...
  • 本公开涉及用于超大规模集成电路的方法、系统、存储介质及电子设备。所述超大规模集成电路的方法通过获取集成电路的整个网表的时序信息TNS;获取网表中经过每个末端结点的最差时序路径;扫描最差时序路径中的所有单元结点,获取每个单元结点的最差时序...
  • 本申请公开一种集成电路的布局布线方法、布局布线工具及集成电路。所述布局布线方法包括:构造线程池,等待子任务集合;将芯片版图网格化切割为窗口;将待布局布线单元均匀的分配到各个窗口;将所述各个窗口及与所述各个窗口关联的所述将待布局布线单元结...
  • 本公开实施例中提供了一种多路选择器拆分方法、装置及电子设备。该方法包括:根据待拆分多路选择器的选择条件将所有选择条件做或运算,作为选择信号构建选择default项和非default项的第一MUX;计算所述待拆分多路选择器的两种方案的延时...
  • 本公开涉及基于时序驱动的关键长路径优化方法、装置、存储介质及电子设备。所述基于时序驱动的关键长路径优化方法通过利用所述静态时序分析工具获取时序信息;利用所述时序信息获取时序驱动的关键路径集合,利用关键长路径识别算法从所述关键路径集合中提...
  • 本申请公开一种集成电路自动化布局方法、电子设备和存储介质,本申请的所述方法包括:构建Fence约束的第一密度图和Region约束的第二密度图;构建仅允许缓冲器和反向器进入soft block区域约束的第三密度图;构建普通单元的第四密度图...
  • 本申请公开一种基于可布线性的重映射方法及集成电路,包括以下步骤:对整个网表进行全局布局;对整个网表进行全局布线;提取布线拥塞的子网表;对所述子网表进行增量式重映射,用所述增量式重映射的结果重写所述子网表;对重写后子网表进行增量式全局布局...
  • 本公开涉及逻辑综合时序的尺寸调整方法、装置、存储介质及电子设备。所述逻辑综合时序的尺寸调整方法通过初始化模拟退火算法的当前温度和迭代次数;提取逻辑综合时序网络中的每个结点的子网络;计算子网络对应每个结点的当前尺寸和替换尺寸的局部代价;计...
  • 本公开实施例中提供了一种时序优化方法,包括:对所述集成电路进行静态时序分析,并获取所述集成电路中的待处理路径;基于所述待处理路径确定待处理线网,所述待处理线网包括出现在所述待处理路径上的线网;对每条所述待处理线网中的负载进行负载隔离,所...