专利查询
首页
专利评估
登录
注册
富士通株式会社专利技术
富士通株式会社共有10017项专利
磁记录介质和磁记录设备制造技术
一种磁记录介质和磁记录设备,本发明的磁记录介质包括:无磁基底材料、软磁下层、中间层、记录层和保护层,这些层堆叠在基底材料上。软磁下层由下软磁层、磁畴控制层(或无磁层)和上软磁层形成。下软磁层和上软磁层均由非晶材料制成,该非晶材料是通过向...
磁性膜、硬盘驱动装置的记录磁头和固体器件制造方法及图纸
本发明提供了磁性膜、硬盘驱动装置的记录磁头和固体器件。所述磁性膜可以抑制由磁头受热引起的磁极突出,可以应用于能以高记录密度记录数据的硬盘驱动装置的磁头,并包含至少含铁(Fe)、钴(Co)和铂(Pt)的合金制成的合金膜,其中,铂(Pt)的...
碳粉载体及成像设备制造技术
一种包括在成象设备中的碳粉载体;其轴和覆盖轴的表面之间的电阻随加在轴和表面之间电压极性的不同而不同。由此获得一种电阻特性;它具有允许规定的电流从表面侧流向轴侧,并使从轴侧向表面侧的电流难以流动的电阻。这防止了接收来自光敏鼓的漏电流。因此...
半导体存储装置以及半导体存储装置的位线选择方法制造方法及图纸
在位线选择用地址A(k)~A(k+3)中,地址A(k+1)、A(k+2)通过地址转换电路(20)进行与地址A(k+3)的异或运算,并在地址A(k+3)为高电平时,逻辑电平翻转后被输入到高位列译码器11中。在子阵列AA内的8条位线的左侧/...
半导体存储器设备制造技术
本发明提供了一种半导体存储器设备。响应于被输入的连续擦除指令,基于从连续擦除控制电路输出的连续擦除开始信号,移位电路向多个非易失性存储器顺序地输出控制信号,用于给出执行各个数据擦除操作各指令,并且当全部非易失性存储器电路中的数据擦除操作...
存储装置、其控制方法及控制程序、存储卡、电路基板以及电子设备制造方法及图纸
本发明提供存储装置、其控制方法及控制程序、存储卡、电路基板以及电子设备。本发明的存储装置具备一个或多个存储芯片,在所述存储芯片(210~21N)内具备用于存储与所述存储芯片有关的控制信息的存储部(控制寄存器220、SPD存储部222),...
存储装置及其控制方法和其控制程序、存储卡、电路基板及电子设备制造方法及图纸
本发明提供存储装置及其控制方法和其控制程序、存储卡、电路基板及电子设备。其中,存储装置具有一个或多个存储器芯片(201~20N)。该存储装置(存储器模块100)具有针对一个或多个存储器芯片的每一个存储规格信息、功能信息等的控制信息的存储...
半导体存储器以及测试系统技术方案
单元阵列具有与存储单元连接的字线、比特线以及与冗余存储单元连接的冗余字线、冗余比特线。读出部,读出所述存储单元中保持的数据。故障检测输入部从测试装置接收故障检测信号。伪故障输出部在故障检测输入部接收到故障检测信号后输出规定期间的伪故障信...
半导体存储器制造技术
对应于使故障地址编程的冗余熔丝电路而专门设置有标准冗余线。在冗余熔丝电路中共享设置有备用冗余线。地址比较电路对由冗余熔丝电路使其编程的故障地址与存储地址进行比较,在比较结果一致时输出冗余信号。开关电路按照从选择熔丝电路输出的冗余选择信号...
高速同步动态随机存取存储器制造技术
本发明提供了一个具有提高的运行速度和只需有限布局面积的SDRAM。在同步DRAM中,至少一部分要连续执行的信号处理分为众多步骤,该众多步骤与外加的外部时钟保持同步而并行地执行,因而提高运行速度。该同步DRAM包括众多用于并行地执行众多步...
与电子设备中的磁盘驱动器兼容的静态存储器装置制造方法及图纸
一种静态存储器装置,与作为内部存储单元安装在电子设备中的磁盘驱动器相兼容。该装置带有一块布置在将安装磁盘驱动器的相同底部件上的第一存储器板,该板具有与该磁盘驱动器相同的伸出区域。在该板上布置有一个能以高速存取的存储单元。当该板的存储容量...
允许采用多个售主的IC卡系统及其方法技术方案
一种IC卡,包括:卡本体;埋置在卡本体里面适于存储数据信息和控制信息的存储器;接口部分,用于输入待储存在存储器中的数据信息和输出存储器中储存的数据信息和控制信息。存储器所储存的控制信息中包括有待报告给外界的制卡者标识信息。于是,能自动地...
改进的主机连接接口制造技术
本发明提供了一种卡式外部设备和主机,例如PC,之间的一种接口,在主机向此外部设备提供操作电源电压之前此接口确定用于操作此外部设备的操作电源电压。其中主机首先接收此外部设备中存储的指定操作此外部设备所需的操作电压的信息。然后生成合适的操作...
半导体存储器件及其控制方法技术
自更新控制电路以预定循环自动更新存储单元。内电压发生器一接收到外部电源电压就产生要被供应到预定内电路的内电压。当接收外部的控制信号时,半导体存储器件阻止激活自更新控制电路并降低内电压发生器的供应能力,从而进入到低功率消耗方式中。当在低功...
具有多个低功耗模式的半导体存储器件制造技术
一个半导体存储器器件,用于降低功率消耗和增加性能。这个半导体存储器器件包括必须进行刷新来维持数据的多个存储器单元。这个半导体存储器器件包括对存储器单元执行正常操作的一个正常操作模式,和当这个半导体存储器件处于一个待机状态下时,用于降低功...
半导体存储器及其存取方法技术
在半导体存储器中,刷新信号被产生,并根据此刷新信号而执行刷新操作。当数据被写入时,产生奇偶,且产生的奇偶被存储。当刷新操作和通常数据读出或写入操作彼此重叠时,根据奇偶来确定由于刷新操作优先而不能被读取的存储器单元中的数据。由于刷新操作优...
半导体存储器装置及信息处理系统制造方法及图纸
一种能进行最适于应用的传送操作的半导体存储器装置。一个地址输入电路接收输入地址,一个读出电路以自动方式从m(m≤n)个存储体中顺序读取数据,该数据对应于经由地址输入电路输入的一个地址。一个数据输出电路把读出电路从m个存储体中读取的数据作...
半导体存储器件制造技术
可在即使是进行刷新作业时也能存取且功率消耗低的半导体存储器件,它包括接收输入地址的地址输入电路、从依列或依行的方向排列且通过由此地址输入电路输入的地址所确定的子块组的至少一部分中来读出数据的读出电路、用以将排设于行或列方向中且与由上述读...
半导体存储器件以及在该器件中选择多条字线的方法技术
一种半导体存储器件,其减少用于进行多字线选择测试所需的时间并且工作稳定。该半导体存储器件包括存储单元模块、行解码器、读出放大器、模块控制电路以及读出放大器驱动电路。每个模块控制电路产生一个复位信号。该复位信号被用于按照模块执行不同的时序...
控制电路和半导体存储器装置制造方法及图纸
一种控制电路,它能在一装置内部控制请求与外部控制请求重叠时提高对来自外部装置的控制请求的响应速度。该控制电路包括第一信号处理单元(31),用于接收第一控制信号和产生第一处理信号。第一信号处理单元包括滤波器(35)用于对第一控制信号滤波。...
首页
<<
403
404
405
406
407
408
409
>>
尾页
科研机构数量排行前10
华为技术有限公司
134485
珠海格力电器股份有限公司
99367
中国石油化工股份有限公司
87773
浙江大学
81467
三星电子株式会社
68335
中兴通讯股份有限公司
67403
国家电网公司
59735
清华大学
56623
腾讯科技深圳有限公司
54362
华南理工大学
51829
最新更新发明人
日铁化学材料株式会社
428
南京逐陆医药科技有限公司
40
索尼互动娱乐股份有限公司
758
北京卡尤迪生物科技股份有限公司
14
青庭智能科技苏州有限公司
14
格莱科新诺威逊私人有限公司
2
思齐乐私人有限公司
12
联想北京有限公司
28609
京东方科技集团股份有限公司
51232
微软技术许可有限责任公司
8923