【技术实现步骤摘要】
本专利技术涉及液晶显示
,特别是涉及一种移位寄存器。
技术介绍
平板显示器(FPD,Flat-Panel-Display)已成为显示技术的主流,近年来正向高帧频、高分辨率、更窄边框的方向发展。集成显示驱动电路是指将平板显示器的栅极驱动电路和数据驱动电路等外围电路以薄膜晶体管(TFT,ThinFilmTransistor)的形式与像素TFT一起制作于显示面板上,与传统的IC驱动方式相比,采用集成显示驱动的方法不仅可以减少外围驱动芯片的数量及其压封程序、降低成本,而且能使得显示器外围更加纤薄,模组更加紧凑,机械和电学可靠性得以增强。在集成显示驱动电路中,移位寄存器是实现集成栅极(行)驱动电路和集成数据(列)驱动电路的重要电路模块。基于非晶硅TFT的移位寄存器电路,一方面受限于非晶硅TFT的低迁移率,工作频率很难提升,另一方面电路所占用的面积往往较大,因此越来越难满足实际的需要。氧化物半导体TFT由于具有特性均匀、迁移率高、稳定性较好、制作成本低等优势,成为近年来备受关注的TFT技术,基于氧化物半导体(TFT)的集成移位寄存器电路也得到了初步的研究。在现有的移位寄存器电路结构中,通常采用电容自举的效应增大驱动管的驱动能力,从而加快对输出负载充电的速度。但是,传统的移位寄存器电路中,一方面,由于电路内部存在漏电或者驱动晶体管的控制极电容较大的原因,驱动晶体管的控制极往往不能自举到较高的电位, ...
【技术保护点】
一种移位寄存器,其特征在于,所述移位寄存器包括多级移位寄存器单元,其中至少一级所述移位寄存器单元包括:驱动模块,包括:输入端,与第一时钟信号连接;控制端,用于接收驱动控制信号;第一输出端,用于输出驱动信号,所述驱动模块根据所述驱动控制信号通过所述第一时钟信号对所述驱动信号进行充放电;输入模块,与所述控制端连接,所述输入模块根据第二时钟信号和第一控制信号输出所述驱动控制信号;低电平维持模块,与所述第一输出端连接,用于根据第一参考电压、第三时钟信号、所述第一时钟信号以及所述第一控制信号将所述驱动信号的电平维持在第二参考电压的低电平。
【技术特征摘要】
1.一种移位寄存器,其特征在于,所述移位寄存器包括多级移位寄
存器单元,其中至少一级所述移位寄存器单元包括:
驱动模块,包括:
输入端,与第一时钟信号连接;
控制端,用于接收驱动控制信号;
第一输出端,用于输出驱动信号,所述驱动模块根据所述驱动
控制信号通过所述第一时钟信号对所述驱动信号进行充放电;
输入模块,与所述控制端连接,所述输入模块根据第二时钟信号和
第一控制信号输出所述驱动控制信号;
低电平维持模块,与所述第一输出端连接,用于根据第一参考电压、
第三时钟信号、所述第一时钟信号以及所述第一控制信号将所述驱动信
号的电平维持在第二参考电压的低电平。
2.根据权利要求1所述的移位寄存器,其特征在于,所述驱动电路
包括第一薄膜晶体管和第一电容,所述第一薄膜晶体管的第一端与所述
第一时钟信号连接,所述第一薄膜晶体管的第二端与所述输入模块连
接,所述第一薄膜晶体管的第三端用于输出驱动信号,所述第一电容的
一端与所述第一薄膜晶体管的第二端连接,所述第一电容的另一端与所
述第一薄膜晶体管的第三端连接。
3.根据权利要求2所述的移位寄存器,其特征在于,所述输入模块
包括:第二薄膜晶体管以及第三薄膜晶体管,所述第二薄膜晶体管的第
一端与所述第三薄膜晶体管的第一端连接,所述第二薄膜晶体管的第二
端与所述第二时钟信号连接,所述第二薄膜晶体管的第三端和所述第三
薄膜晶体管的第三端与所述第一薄膜晶体管的第二端连接,所述第三薄
膜晶体管的第一端和第二端与所述第一控制信号连接。
4.根据权利要求2所述的移位寄存器,其特征在于,所述低电平维
持模块包括:第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第
七薄膜晶体管、第八薄膜晶体管以及第二电容,所述第四薄膜晶体管的
\t第一端和所述第五薄膜晶体管的第一端与所述第一参考电压连接,所述
第四薄膜晶体管的第二端与所述第六薄膜晶体管的第一端连接,所述第
四薄膜晶体管的第三端和所述第五薄膜晶体管的第三端与所述第八薄
膜晶体管的第二端连接,所述第五薄膜晶体管的第二端与所述第三时钟
信号连接,所述第六薄膜晶体管的第一端通过所述第二电容...
【专利技术属性】
技术研发人员:张盛东,胡治晋,廖聪维,曹世杰,李长晔,
申请(专利权)人:深圳市华星光电技术有限公司,
类型:发明
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。