移位寄存单元、移位寄存器及移位寄存器的驱动方法技术

技术编号:12702591 阅读:178 留言:0更新日期:2016-01-13 22:36
本申请公开了移位寄存单元、移位寄存器及移位寄存器的驱动方法。所述移位寄存单元的一具体实施方式包括第一节点控制器、第二节点控制器、第三节点控制器以及输出模块。该实施方式可以避免移位寄存单元输出端的电位反转时发生节点电位竞争导致电路失效,同时解决了电路节点悬浮的问题,从而增强了电路运行的稳定性。并且,通过两个时钟信号控制电路完成输入的单个脉冲信号的移位,功耗小且走线较少,有利于窄边框的设计。

【技术实现步骤摘要】

本申请涉及显示
,尤其涉及。
技术介绍
在显示面板的设计中,通常采用移位寄存器输出移位信号逐行导通与栅线一一对应连接的薄膜晶体管,从而将数据信号逐行写入像素阵列中,实现显示面板的自动行扫描。移位寄存器一般由多个移位寄存单元级联而成。移位寄存单元的作用为将输入的单个脉冲信号移位二分之一个周期后输出。现有的移位寄存单元设计中,一般采用两个以上的时钟信号进行控制。图1和图2为现有的两种移位寄存单元的电路结构示意图。如图1所示的移位寄存单元,在信号移位阶段,第一时钟信号端CK1接入半个周期的高电平时钟信号,第二时钟信号端CKB1接入半个周期的低电平时钟信号,输入端IN1接入高电平信号,此时,由于第二电容C12的耦合作用,节点N12保持上一阶段的低电平,从而控制第五晶体管M15开启,将第二时钟信号的低电平信号传输至输出端0UT1。与此同时,由于输出端0UT1的作用,第一晶体管Mil将被开启,其将第一电平信号端VGH1的高电平信号传输至节点Nil,使得节点Nil的电平值为高电平,从而使得第四晶体管M14处于关闭状态。在图1所示电路的移位过程中,由于输出端0UT1在信号移位的前一个阶段输出高电平信号,输出端0UT1输出的电位由高电位变为低电位时,第四晶体管M14和第五晶体管M15同时打开,此时在第四晶体管M14的第二极和第五晶体管M15的第二极之间产生短路电流,一方面增加了功耗,另一方面第四晶体管M14的第二极的高电位与第五晶体管M15的第二极的低电位之间存在节点电位竞争,可能导致输出端0UT1无法输出正常的移位信号。此外,N12节点在第一时钟信号端CK1为高电平信号的时间段内处于悬浮状态,当第二时钟信号端CKB1的信号由高电位变为低电位时,对N12节点有耦合作用,导致N12节点电位降低,使得第五晶体管M15打开,电路的输出状态发生改变。图2为针对图1所示电路中存在的节点电位竞争问题及N12节点悬浮问题所设计的改进电路,该电路采用三个时钟信号CK1’、CK2’、CK3’进行控制,虽然避免了节点电位竞争和N12节点悬浮造成的电路失效问题,但需要增加一条时钟信号走线,不利于窄边框的设计,且增加了功耗。
技术实现思路
有鉴于此,期望能够提供一种运行稳定的移位寄存单元,进一步地,还期望能够提供一种减少走线、降低功耗的移位寄存单元。为了解决上述一个或多个问题,本申请提供了。第一方面,本申请提供了一种移位寄存器,包括:第一节点控制器,用于根据第一时钟信号端输入的信号、第二时钟信号端输入的信号、第一电压信号输入端输入的信号、第二电压信号输入端输入的信号、以及输入信号端输入的信号,生成第一节点的电位信号;第二节点控制器,用于根据所述输入信号端输入的信号、所述第一电压信号输入端输入的信号、第二时钟信号端输入的信号以及所述第二电压信号输入端输入的信号,生成第二节点的电位信号;第三节点控制器,用于根据所述第一时钟信号端输入的信号、第一电压信号输入端输入的信号、第二电压信号输入端输入的信号、所述第一节点的电位信号以及第二节点的电位信号,生成第三节点的电位信号;输出模块,用于根据所述第一电压信号输入端输入的信号、所述第二时钟信号端输入的信号、所述第一节点的电位信号以及所述第三节点的电位信号,输出移位信号。第二方面,本申请提供了一种移位寄存器,包括级联的N个如本申请第一方面所提供的移位寄存单元;其中,第一级移位寄存单元的输入端与所述输入信号端连接,第二级至第N级移位寄存单元中的每一级移位寄存单元的输入信号端与上一级移位寄存单元的输出端连接,其中N为正整数且N>1。第三方面,本申请提供了一种移位寄存器的驱动方法,应用于本申请第一方面所提供的移位寄存单元,包括:在节点电位初始化阶段,第一节点控制器根据第一时钟信号端输入的信号、第三节点的第二电位信号、第一电压信号输入端输入的第一电位信号、第二电压信号输入端输入的第二电位信号、输入信号端输入的第一电位信号,生成第一节点的第一电位信号,第二节点控制器根据输入信号端输入的第一电位信号、第一电压信号输入端输入的第一电位信号、第二时钟信号端输入的信号、第二电压信号输入端输入的第二电位信号生成第二节点的第二电位信号;第三节点控制器根据所述第二电压信号输入端输入的第二电位信号、所述第二节点的第二电位信号、第一时钟信号端输入的信号生成第三节点的第二电位信号,输出模块根据所述第三节点的第二电位信号以及所述第一电压信号输入端输入的第一电位信号输出第一电位信号。在信号写入阶段,第一节点控制器根据第一时钟信号端输入的第二电位信号、第二电压信号输入端输入的第二电位信号、输入信号端输入的第二电位信号生成第一节点的第二电位信号,第二节点控制器根据所述输入信号端输入的第二电位信号、所述第一电压信号输入端输入的第一电位信号,生成第二节点的第一电位信号,第三节点控制器根据所述第一电压信号输入端输入的第一电位信号、所述第一节点的第二电位信号,生成第三节点的第一电位信号,输出模块根据所述第一节点的第二电位信号和所述第二时钟信号端输入的第一电位信号输出第一电位信号。在信号移位阶段,第一节点控制器根据第二电压信号输入端输入的第二电位信号生成第一节点的第二电位信号,第二节点控制器根据所述第二时钟信号端输入的第二电位信号、所述第二电压信号输入端输入的第二电位信号生成第二节点的第二电位信号,第三节点控制器根据所述第一节点的第二电位信号和所述第一电压信号输入端输入的第一电位信号生成第三节点的第一电位信号,输出模块根据第一节点的第二电位信号和所述第二时钟信号端输入的第二电位信号输出第二电位信号。在复位阶段,第一节点控制器根据第一时钟信号端输入的第二电位信号、输入信号端输入的第一电位信号、第一电压信号输入端输入的第一电位信号、第二电压信号输入端输入的第二电位信号以及第三节点的第二电位信号生成第一节点的第一电位信号,第二节点控制器根据所述第二时钟信号端输入的第二电位信号、第二电压信号输入端输入的第二电位信号生成第二节点的第二电位信号,第三节点控制器根据第二电压信号输入端输入的第二电位信号、第二节点的第二电位信号、第一时钟信号端输入的第二电位信号生成第三节点的第二电位,输出模块根据第三节点的第二电位信号、第二电压信号输入端输入的第一电位信号输出第一电位信号;其中,所述第一时钟信号端输入的信号与所述第二时钟信号端输入的信号互为反相信号。本申请提供的,通过两个时钟信号控制电路完成输入的单个脉冲信号的移位,避免了在移位寄存单元输出端的电位反转时发生节点电位竞争导致电路失效,同时解决了电路节点悬浮的问题,从而增强了电路运行的稳定性。并且,只需两个始终信号的控制,降低了功耗,减少了走线,有利于窄边框的设计。【附图说明】通过阅读参照以下附图所作的对非限制性实施例详细描述,本申请的其它特征、目的和优点将会变得更明显:图1是现有的一种移位寄存单元的电路结构示意图;图2是现有的另一种移位寄存单兀的电路结构不意图;图3是本申请提供的移位寄存单元的结构框图;图4是本申请提供的移位寄存单元的一种具体实施例的电路结构示意图;图5是图4所示实施例中的电路结构的工作时序图;图6是本申请提供的移位寄存单元的另一种具体实施例的电路结构示意图;图7是本申请本文档来自技高网
...
<a href="http://www.xjishu.com/zhuanli/18/CN105243984.html" title="移位寄存单元、移位寄存器及移位寄存器的驱动方法原文来自X技术">移位寄存单元、移位寄存器及移位寄存器的驱动方法</a>

【技术保护点】
一种移位寄存单元,其特征在于,包括:第一节点控制器,用于根据第一时钟信号端输入的信号、第二时钟信号端输入的信号、第一电压信号输入端输入的信号、第二电压信号输入端输入的信号、以及输入信号端输入的信号,生成第一节点的电位信号;第二节点控制器,用于根据所述输入信号端输入的信号、所述第一电压信号输入端输入的信号、第二时钟信号端输入的信号以及所述第二电压信号输入端输入的信号,生成第二节点的电位信号;第三节点控制器,用于根据所述第一时钟信号端输入的信号、第一电压信号输入端输入的信号、第二电压信号输入端输入的信号、所述第一节点的电位信号以及第二节点的电位信号,生成第三节点的电位信号;输出模块,用于根据所述第一电压信号输入端输入的信号、所述第二时钟信号端输入的信号、所述第一节点的电位信号以及所述第三节点的电位信号,输出移位信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:邹文晖钱栋孙伯彰吴桐李玥
申请(专利权)人:上海天马有机发光显示技术有限公司天马微电子股份有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1