一种薄膜晶体管液晶显示器阵列基板制造技术

技术编号:8764670 阅读:128 留言:0更新日期:2013-06-07 21:00
本发明专利技术公开了一种薄膜晶体管液晶显示器阵列基板,包括:沿第一方向相邻的两个主像素区,其中,每个主像素区分别包括三个沿第二方向相邻的次像素区;两条栅极线,所述两条栅极线沿第一方向设置在第一金属层;三条共通线,所述三条共通线分别对应于两个沿第一方向相邻的次像素区,且设置在第一金属层;三条数据线,所述三条数据线沿第二方向设置在第二金属层;连接电极线,所述连接电极线设置在第三金属层,且在第二方向上导通所述相邻的两条共通线。在显示区域内的共通线成并联模式,即网状共通线结构,共通线总体电阻减小了,进而减小了相应信号经过所述共通线的延迟时间,该薄膜晶体管液晶显示器阵列基板闪烁和串扰等不良现象的发生率也降低了。

【技术实现步骤摘要】

本专利技术属于液晶显示领域,尤其涉及一种薄膜晶体管液晶显示器阵列基板。
技术介绍
现有技术中,显示面板的一个主像素区的三个次像素区的排列从左到右分别为r(红),g(绿),b(蓝),其中,每个主像素区为正方形或者圆形,每个次像素区为长方形,且每个次像素区的短边与栅极线基本平行,每个次像素区的长边与数据线基本平行,通常这种次像素区的排列方式称为纵向排列。在3D显示中,为了让人的左右眼看到不同的图像,置于显示面板前的光栅格子需要纵向排列,其中光栅格子的大小与一个主像素区的大小相近;由于光栅格子所在的玻璃板与显示面板组装时的对位误差,导致光栅格子可能会遮挡住某个颜色,比如遮挡了红色次像素区的部分面积,从而造成严重的颜色偏离和色差。为了解决这个问题,现有技术提供了横向排列的像素结构,即将各颜色次像素区横向排列,这样即使光栅格子所在的玻璃板与显示面板组装时有对位误差,三个颜色的次像素区都会被挡住相同的面积,虽然每个次像素区的透光量有所下降,但是三个次像素区所形成的颜色不会有偏移。目前的横像素排列方式包括以下几种:单栅驱动的竖屏横用的像素排列方式,双栅极驱动的像素横向排列方式和三栅极驱动的像素横向排列方式。但是单栅驱动的竖屏横用的像素排列方式需要加入缓存器将显示信号横竖转化,增加了系统成本;当分辨率比较高时,三栅极驱动横像素排列方式很难达到驱动要求。所以现有技术一般采用双栅驱动的像素横向排列方式,如图1所示,双栅驱动的像素横向排列方式中以相邻的两个主像素区作为最小基本结构,每个最小基本结构一般包括:两条栅极线G1和G2,三条数据线D1、D2和D3,六个薄膜晶体管T1、T2、T3、T4、T5和T6,六个像素电极g1、r1、b1、r2、b2和g2,以及三条共通线(图中未示出)。但是,现有的显示面板结构的闪烁和串扰等不良现象的发生率较高。
技术实现思路
有鉴于此,本专利技术的目的在于提供一种薄膜晶体管液晶显示器阵列基板,以解决现有的显示面板结构的闪烁和串扰等不良现象发生率较高的问题。该薄膜晶体管液晶显示器阵列基板,包括:沿第一方向相邻的两个主像素区,其中,每个主像素区分别包括三个沿第二方向相邻的次像素区;两条栅极线,所述两条栅极线沿第一方向设置在第一金属层;三条共通线,所述三条共通线分别对应于两个沿第一方向相邻的次像素区,且设置在第一金属层;三条数据线,所述三条数据线沿第二方向设置在第二金属层;连接电极线,所述连接电极线设置在第三金属层,且在第二方向上导通所述相邻的两条共通线。优选的,所述第一金属层和第三金属层之间包括钝化层和栅极绝缘层,所述钝化层和栅极绝缘层位于共通线上方的位置设置有第一接触孔,所述共通线和连接电极线通过第一接触孔电连接。优选的,所述三条共通线均不闭合的环绕其所对应的每个次像素区。优选的,所述第三金属层为透明金属层。优选的,所述第一方向垂直于所述第二方向。优选的,所述数据线包括:数据线本体区、源极和漏极;所述数据线本体区与源极为一整体结构;所述源极与漏极分离。优选的,所述第三金属层内设置有像素电极。优选的,所述钝化层位于漏极上方的位置设置有第二接触孔,所述漏极与像素电极通过所述第二接触孔电连接。由于本专利技术所提供的薄膜晶体管液晶显示器阵列基板包括:沿第一方向相邻的两个主像素区,其中,每个主像素区分别包括三个沿第二方向相邻的次像素区;两条栅极线,所述两条栅极线沿第一方向设置在第一金属层;三条共通线,所述三条共通线分别对应于两个沿第一方向相邻的次像素区,且设置在第一金属层;三条数据线,所述三条数据线沿第二方向设置在第二金属层;连接电极线,所述连接电极线设置在第三金属层,且在第二方向上导通所述相邻的两条共通线。可见,共通线通过连接电极线在第二方向上导通,在显示区域内形成并联的模式,即网状的共通线结构,共通线总体的电阻减小了,进而减小了相应信号经过所述共通线的延迟时间,因此,该薄膜晶体管液晶显示器阵列基板的闪烁和串扰等不良现象的发生率也降低了。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是现有的薄膜晶体管液晶显示器阵列基板结构示意图;图2是本专利技术所提供的薄膜晶体管液晶显示器阵列基板结构示意图;图3是本专利技术形成薄膜晶体管液晶显示器阵列基板结构栅极线和共通线之后的结构示意图;图4是本专利技术形成薄膜晶体管液晶显示器阵列基板结构TFT沟道结构之后的结构示意图;图5是本专利技术形成薄膜晶体管液晶显示器阵列基板结构数据线之后的结构示意图;图6是本专利技术形成薄膜晶体管液晶显示器阵列基板结构的钝化层及接触孔之后的结构示意图。具体实施方式为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。正如
技术介绍
所述,现有的显示面板结构的闪烁和串扰等不良现象的发生率较高。专利技术人经研究发现,闪烁和串扰等不良现象的发生与显示面板中共通线的电阻有关联性,共通线的电阻越大,相应的闪烁和串扰等不良现象的发生率就较高,所以,可以通过降低共通线的电阻来改善闪烁和串扰等不良现象。本专利技术公开了一种薄膜晶体管液晶显示器阵列基板,包括:沿第一方向相邻的两个主像素区,其中,每个主像素区分别包括三个沿第二方向相邻的次像素区;两条栅极线,所述两条栅极线沿第一方向设置在第一金属层;三条共通线,所述三条共通线分别对应于两个沿第一方向相邻的次像素区,且设置在第一金属层;三条数据线,所述三条数据线沿第二方向设置在第二金属层;连接电极线,所述连接电极线设置在第三金属层,且在第二方向上导通所述相邻的两条共通线。由上述方案可以看出,共通线通过连接电极线在第二方向上导通,在显示区域内形成并联的模式,即网状的共通线结构,共通线总体的电阻减小了,进而减小了相应信号经过所述共通线的延迟时间,因此,该薄膜晶体管液晶显示器阵列基本文档来自技高网
...

【技术保护点】
一种薄膜晶体管液晶显示器阵列基板,其特征在于,包括:沿第一方向相邻的两个主像素区,其中,每个主像素区分别包括三个沿第二方向相邻的次像素区;两条栅极线,所述两条栅极线沿第一方向设置在第一金属层;三条共通线,所述三条共通线分别对应于两个沿第一方向相邻的次像素区,且设置在第一金属层;三条数据线,所述三条数据线沿第二方向设置在第二金属层;连接电极线,所述连接电极线设置在第三金属层,且在第二方向上导通所述相邻的两条共通线。

【技术特征摘要】
1.一种薄膜晶体管液晶显示器阵列基板,其特征在于,包括:
沿第一方向相邻的两个主像素区,其中,每个主像素区分别包括三个沿
第二方向相邻的次像素区;
两条栅极线,所述两条栅极线沿第一方向设置在第一金属层;
三条共通线,所述三条共通线分别对应于两个沿第一方向相邻的次像素
区,且设置在第一金属层;
三条数据线,所述三条数据线沿第二方向设置在第二金属层;
连接电极线,所述连接电极线设置在第三金属层,且在第二方向上导通
所述相邻的两条共通线。
2.根据权利要求1所述阵列基板,其特征在于,所述第一金属层和第三
金属层之间包括钝化层和栅极绝缘层,所述钝化层和栅极绝缘层位于共通线
上方的位置设置有第一接触孔,所述共通线和连接电极线通过第一接触孔电
连接...

【专利技术属性】
技术研发人员:秦丹丹夏志强
申请(专利权)人:上海中航光电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1