一种低噪声的占空比恢复电路制造技术

技术编号:8291360 阅读:161 留言:0更新日期:2013-02-01 04:21
本实用新型专利技术揭示了一种低噪声的占空比恢复电路,包含上升沿对准电路和下降沿对准电路两个版本,且基于锁相环的反馈信号D和参考时钟C构成,其特点为:对于下降沿对准,触发器的输出满足;对于上升沿对准,触发器的输出满足。应用本实用新型专利技术的技术方案,其显著优点体现为:可以将时钟的占空比恢复到理想的50%左右,同时又能保证至少有上升延或下降延中的一个具有低噪声性能,而且电路简单,成本低。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及脉冲信号占空比调制电路,尤其涉及一种用于在保持低噪声条件下恢复占空比达50%的恢复电路。技术背景 许多电子系统需要一个占空比很好的时钟,通常需要在50%±5%以内。如图I所示,由于输入时钟来自芯片外部,可能经过较长的PCB走线,到达芯片的输入时钟信号的占空比可能会偏离50%,特别是时钟频率较高的系统。把输入时钟信号作为锁相环(PLL)的参考就可以生成一个频率与其一致的时钟,该时钟的占空比可以做到理想的50%左右。但由PLL产生的时钟信号往往会有较大的抖动,在一些应用中不能满足系统要求。在占空比的调制恢复问题上,着眼于应用该锁相环PPL的反馈信号D和参考时钟C,是能够有望做到到达芯片的输入时钟信号的占空比保持50%的。
技术实现思路
鉴于上述现有技术存在的不足,本专利技术的目的是提出一种低噪声的占空比恢复电路,以获得低噪声状态下理想的50%左右的占空比。本专利技术目的的一种实现方案为一种低噪声的占空比恢复电路,包含上升沿对准电路和下降沿对准电路两个版本,且基于锁相环的反馈信号D和参考时钟C构成,其特征在于对于下降沿对准,触发器的输出满足ga+1 = £)_g*;对于上升本文档来自技高网...

【技术保护点】
一种低噪声的占空比恢复电路,包含上升沿对准电路和下降沿对准电路两个版本,且基于锁相环的反馈信号D和参考时钟C构成,其特征在于:对于下降沿对准,触发器的输出满足???????????????????????????????????????????????;对于上升沿对准,触发器的输出满足。2011204738609100001dest_path_image002.jpg,2011204738609100001dest_path_image004.jpg

【技术特征摘要】
1.一种低噪声的占空比恢复电路,包含上升沿对准电路和下降沿对准电路两个版本,且基于锁相环的反馈信号D和参考时钟C构成,其特征在于对于下降沿对准,触发器的输出满足0+1 = D^Qn ...

【专利技术属性】
技术研发人员:刘扬应峰何德军周之栩牟陟
申请(专利权)人:苏州思瑞浦微电子科技有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1