System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 延迟装置及延迟方法制造方法及图纸_技高网

延迟装置及延迟方法制造方法及图纸

技术编号:41317938 阅读:2 留言:0更新日期:2024-05-13 14:58
本发明专利技术提供延迟装置及延迟方法,能够解决如下问题:在延长延迟时间的情况下,需要使电容器大型化或者将逻辑电路构成为多级,导致装置大型化。所述延迟装置输出使异步输入信号延迟而得到的延迟信号,其包括:同步延迟部,响应于在与时钟信号同步的检测时刻检测出所述异步输入信号的变化,确定比所述检测时刻延迟了与所述时钟信号对应的基准延迟时间的同步延迟时刻;异步延迟部,在异步延迟时刻使所述延迟信号变化,所述异步延迟时刻是使所述同步延迟时刻延迟调整时间的量而得到,所述调整时间是从与所述时钟信号对应的设定时间减去检测延迟时间而得到,所述检测延迟时间为从所述异步输入信号的变化时刻到所述检测时刻为止的时间。

【技术实现步骤摘要】

本专利技术涉及一种延迟装置及延迟方法


技术介绍

1、以往,在使异步的输入信号延迟的情况下,利用电容器和/或多级的逻辑电路来对从输入信号的变化时刻起到使输出信号变化为止的延迟时间进行计时(例如,参照专利文献1)。

2、专利文献1:日本特开2013-243436号公报

3、专利文献2:日本特开2008-166981号公报


技术实现思路

1、技术问题

2、在延长延迟时间的情况下,需要使电容器大型化或者将逻辑电路构成为多级,导致装置大型化。

3、技术方案

4、为了解决上述课题,在本专利技术的第一方式中,提供一种延迟装置,其输出使异步输入信号延迟而得到的延迟信号,所述延迟装置包括同步延迟部和异步延迟部,所述同步延迟部响应于在与时钟信号同步的检测时刻检测出所述异步输入信号的变化,确定比所述检测时刻延迟了与所述时钟信号对应的基准延迟时间的同步延迟时刻,所述异步延迟部在异步延迟时刻使所述延迟信号变化,所述异步延迟时刻是使所述同步延迟时刻延迟调整时间的量而得到,所述调整时间是从与所述时钟信号对应的设定时间减去从所述异步输入信号的变化时刻到所述检测时刻为止的检测延迟时间而得到。

5、在上述的延迟装置中,异步延迟部可以具有:延迟时间获取部,获取与所述检测延迟时间对应的延迟时间对应值;调整时间经过检测部,基于所述延迟时间对应值,检测出比所述同步延迟时刻靠后了所述调整时间的所述异步延迟时刻。

6、在上述的延迟装置中,所述延迟时间获取部可以具有:第一电容器,被以恒定电流充电;第一电容器控制部,控制所述第一电容器的充电;以及对应值检测部,将与在整个所述检测延迟时间充电到所述第一电容器的充电量对应的值作为所述延迟时间对应值检测出来。

7、在上述的延迟装置中,所述调整时间经过检测部可以具有:第二电容器,被以恒定电流放电;第二电容器控制部,在使所述第二电容器充电至与所述设定时间对应的充电量之后,从所述同步延迟时刻起开始所述第二电容器的放电;以及时刻检测部,将与所述第二电容器的充电余量对应的值降低至所述延迟时间对应值的时刻作为所述异步延迟时刻检测出来。

8、在上述的延迟装置中,可以是所述第二电容器通过所述第二电容器控制部以相同电流值的恒定电流进行充电和放电,所述第二电容器控制部在整个所述设定时间对所述第二电容器充电后,从所述同步延迟时刻起至少在整个所述设定时间使所述第二电容器放电。

9、在上述的延迟装置中,所述第二电容器控制部可以响应于所述异步输入信号上升,在整个第一个所述设定时间对所述第二电容器充电后,从所述同步延迟时刻起至少在整个所述第一个设定时间使所述第二电容器放电,响应于所述异步输入信号下降,在整个第二个所述设定时间对所述第二电容器充电后,从所述同步延迟时刻起至少在整个所述第二个设定时间使所述第二电容器放电,所述调整时间经过检测部可以具有电流切换部,所述电流切换部将在所述第一个设定时间和所述第二个设定时间中的更长的设定时间内通过所述第二电容器控制部流通的恒定电流的电流值设定得比在所述第一个设定时间和所述第二个设定时间中的更短的设定时间内通过所述第二电容器控制部流通的恒定电流的电流值小。

10、在上述任一个延迟装置中,所述同步延迟部可以具有:同步检测部,在与所述时钟信号同步的时刻检测出所述异步输入信号的变化;计数器,对所述时钟信号的变化次数进行计数;基准延迟时间经过检测部,基于由所述计数器得到的计数值,将从所述检测时刻起经过了所述基准延迟时间的时刻作为所述同步延迟时刻检测出来。

11、在上述的延迟装置中,可以是所述基准延迟时间经过检测部响应于所述异步输入信号上升,检测出第一个所述同步延迟时刻,该第一个所述同步延迟时刻是比检测出所述异步输入信号的上升的所述检测时刻延迟了第一个所述基准延迟时间的时刻,响应于所述异步输入信号下降,检测出第二个所述同步延迟时刻,该第二个所述同步延迟时刻是比检测出所述异步输入信号的下降的所述检测时刻延迟了第二个所述基准延迟时间的时刻。

12、在上述的延迟装置中,可以是所述基准延迟时间经过检测部基于从检测出所述异步输入信号的上升的所述检测时刻起的由所述计数器得到的计数值达到第一基准计数值的时刻来检测出所述第一个同步延迟时刻,基于从检测出所述异步输入信号的下降的所述检测时刻起的由所述计数器得到的计数值达到第二基准计数值的时刻来检测出所述第二个同步延迟时刻。

13、在检测所述第一个同步延迟时刻和所述第二个同步延迟时刻的上述延迟装置中,可以是所述同步检测部具有:第一个同步检测部,在与第一个时钟信号同步的时刻检测出所述异步输入信号的上升;第二个同步检测部,在与第二个时钟信号同步的时刻检测出所述异步输入信号的下降,所述计数器从通过所述第一个同步检测部检测出所述异步输入信号的上升的第一个所述检测时刻起检测所述第一个时钟信号的变化次数,从通过所述第二个同步检测部检测出所述异步输入信号的下降的第二个所述检测时刻起检测所述第二个时钟信号的变化次数,所述基准延迟时间经过检测部基于从所述第一个检测时刻起的由所述计数器得到的计数值达到了基准计数值的时刻来检测出所述第一个同步延迟时刻,基于从所述第二个检测时刻起的由所述计数器得到的计数值达到了所述基准计数值的时刻来检测出所述第二个同步延迟时刻。

14、在本专利技术的第二方式中,提供一种延迟方法,输出使异步输入信号延迟而得到的延迟信号,所述延迟方法包括同步延迟步骤和异步延迟步骤,在所述同步延迟步骤中,响应于在与时钟信号同步的检测时刻检测出所述异步输入信号的变化,确定比所述检测时刻延迟了与所述时钟信号对应的基准延迟时间的同步延迟时刻,在所述异步延迟步骤中,在异步延迟时刻使所述延迟信号变化,所述异步延迟时刻是使所述同步延迟时刻延迟调整时间的量而得到,所述调整时间是从与所述时钟信号对应的设定时间减去从所述异步输入信号的变化时刻至所述检测时刻为止的检测延迟时间而得到。

15、应予说明,上述
技术实现思路
并未列举本专利技术的全部必要特征。另外,这些特征组的子组合也能够成为专利技术。

本文档来自技高网...

【技术保护点】

1.一种延迟装置,其特征在于,输出使异步输入信号延迟而得到的延迟信号,所述延迟装置包括:

2.根据权利要求1所述的延迟装置,其特征在于,

3.根据权利要求2所述的延迟装置,其特征在于,

4.根据权利要求3所述的延迟装置,其特征在于,

5.根据权利要求4所述的延迟装置,其特征在于,

6.根据权利要求5所述的延迟装置,其特征在于,

7.根据权利要求1所述的延迟装置,其特征在于,

8.根据权利要求7所述的延迟装置,其特征在于,

9.根据权利要求8所述的延迟装置,其特征在于,

10.根据权利要求8所述的延迟装置,其特征在于,

11.一种延迟方法,其特征在于,输出使异步输入信号延迟而得到的延迟信号,所述延迟方法包括:

【技术特征摘要】

1.一种延迟装置,其特征在于,输出使异步输入信号延迟而得到的延迟信号,所述延迟装置包括:

2.根据权利要求1所述的延迟装置,其特征在于,

3.根据权利要求2所述的延迟装置,其特征在于,

4.根据权利要求3所述的延迟装置,其特征在于,

5.根据权利要求4所述的延迟装置,其特征在于,

6.根据权利要求5所述的延...

【专利技术属性】
技术研发人员:赤羽正志
申请(专利权)人:富士电机株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1