像素阵列制造技术

技术编号:4044356 阅读:215 留言:0更新日期:2012-04-11 18:40
一种像素阵列,包括设置在基板上的数据线、扫描线、子像素单元、多组电容电极线以及多组连接结构。每一个子像素单元具有至少一主动元件以及与主动元件电性连接的至少一像素电极,且每一主动元件与对应的一条数据线以及对应的一条扫描线电性连接。每一组电容电极线具有N条电容电极线,且电容电极线与像素单元的像素电极重迭以构成多个储存电容器,其中N≥2。每一组连接结构使每一组电容电极线之中的N条电容电极线彼此电性连接,其中具有连接结构的此些组电容电极线之间则无设置有连接结构。

【技术实现步骤摘要】

本专利技术是有关于一种像素阵列,且特别是有关于一种显示面板的像素阵列。
技术介绍
一般而言,液晶显示器的像素结构包括主动元件与像素电极。主动元件用来作为 液晶显示单元的开关元件。而为了控制个别的像素单元,通常会经由对应的扫描线与数据 线来选取特定的像素,并通过提供适当的操作电压,以显示对应此像素的显示数据。另外, 像素单元中还包括储存电容器(storagecapacitor),使得像素单元具有存储及保持的功 能。也就是,储存电容器能够储存上述所施加的操作电压,以维持像素单元显示画面的稳定 性。为了在像素单元中设置储存电容器,一般会需要在像素单元中形成电容电极线。 然,电容电极线会影响像素单元的开口率,且储存电容器的电容耦合效应还可能会干扰其 它的信号线。因此目前已经有多种电容电极线的设计是为了增加像素单元的开口率并减少 电容耦合效应所造成的干扰。其中,每一行与另一行的像素单元中的电容电极线是互相不 串接的。此外,一般在像素单元制作完成之后,都会进行像素阵列的电性测试。通常测试方 法会在上述的电容电极线施予电压。为了增加像素单元的开口率并减少电容耦合效应所 造成的干扰所设计的电容电本文档来自技高网...

【技术保护点】
一种像素阵列,包括:多条数据线以及多条扫描线,设置在一基板上;多个子像素单元,以阵列形式设置在该基板上,其中每一个子像素单元具有至少一主动元件以及与该主动元件电性连接的至少一像素电极,且每一主动元件与对应的一条数据线以及对应的一条扫描线电性连接;多组电容电极线,设置在该基板上,其中每一组电容电极线具有N条电容电极线,且该多组电容电极线与该多个子像素单元的像素电极重迭以构成多个储存电容器,其中N≥2;以及多组连接结构,每一组连接结构使每一组电容电极线之中的该N条电容电极线彼此电性连接,其中具有该连接结构的该多组组电容电极线之间则无设置有连接结构。

【技术特征摘要】

【专利技术属性】
技术研发人员:王秋淳崔宗元赖佳伶汤季高
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1