双扫描线像素阵列基板制造技术

技术编号:3748979 阅读:233 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种双扫描线像素阵列基板,其包括基板、第一导电层、栅绝缘层、半导体层、第二导电层、保护层与透明电极层。第一导电层构成多个栅极与多条扫描线。栅绝缘层覆盖第一导电层。半导体层设置于栅绝缘层上,半导体层构成多个通道区、多条第一共用线以及多个电容电极,第一共用线与扫描线相交,并与电容电极连接。第二导电层设置于部分半导体层与栅绝缘层上,且构成多个源极、多个漏极与多条数据线,第一共用线与数据线平行。透明电极层通过保护层的各接触窗与各漏极电连接,透明电极层与保护层以及半导体层的各电容电极重叠而构成储存电容。

【技术实现步骤摘要】
双扫描线像素阵列基板
本专利技术涉及一种显示阵列基板,且特别是涉及一种双扫描线像素阵列基板。
技术介绍
随着大尺寸显示面板的发展,现今液晶显示面板的像素阵列(pixelarray)结构 当中,有一种被称为半源极驱动(half source driving,以下简称为HSD)架构。HSD架构可 以使得数据线的数目减半,所以源极驱动器(source driver)的价格也会相对地降低。更 详细来说,HSD架构的像素阵列中,两相邻的子像素(sub-pixel)是共用一条数据线,因而 得以使数据线数目减半。 虽然采用HSD架构的显示面板可以让源极驱动器的驱动通道数减半,但由于同一 列像素中的奇数个像素与偶数个像素分别与不同的扫描线连接,因此HSD架构中的扫描线 数量加倍,因此HSD架构的像素阵列基板又称为双扫描线像素阵列基板。如此一来,在HSD 架构的像素阵列中,为了维持一样的帧(frame)频率,源极驱动器减半会造成每个像素电 压电平的回复时间减半。详细来说,在HSD架构的像素阵列中用以传递共用电压(common voltage, Vcom)的共用电极因扫描线加倍的关系,而使得其被耦合后回本文档来自技高网...

【技术保护点】
一种双扫描线像素阵列基板,其特征在于:该双扫描线像素阵列基板包括:一基板;一第一导电层,设置于该基板上,且其构成多个栅极与多条扫描线;一栅绝缘层,覆盖于该第一导电层上;一半导体层,设置于该栅绝缘层上,该半导体层构成多个通道区、多条第一共用线以及多个电容电极,其中该通道区位于该栅极上,该第一共用线与该扫描线相交,且该第一共用线与该电容电极连接;一第二导电层,设置于部分该半导体层与该栅绝缘层上,该第二导电层构成多个源极、多个漏极以及多条数据线,其中各该源极与各该漏极位于各该通道区的两侧,该第一共用线与该数据线平行;一保护层,覆盖该栅绝缘层、该第二导电层以及该半导体层,其中该保护层在各该漏极上设有一...

【技术特征摘要】

【专利技术属性】
技术研发人员:李俊谊周秀峰
申请(专利权)人:深超光电深圳有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利