一种时钟移相方法和装置制造方法及图纸

技术编号:39249143 阅读:10 留言:0更新日期:2023-10-30 12:01
本发明专利技术涉及集成电路技术领域,提供了一种时钟移相方法和装置。其中所述方法包括:对初始信号进行不同延迟步长的延迟,得到各第一中间信号;使用各第一中间信号对通道数据进行采样,根据采样结果,确定各第一中间信号是否与通道数据对齐;根据对齐步长与非对齐步长的分布,选择相应对齐步长作为目标步长,将初始信号延迟目标步长,得到第一采样时钟信号;其中,所述第一采样时钟信号为HOST用于采样的时钟信号。本发明专利技术对初始信号进行不同步长的延迟,并确定相应延迟下采样确定信号与通道数据是否对齐,从而能够选定相应的延迟步长,使信号与数据对齐,从而确保后续HOST数据采样的正确工作。工作。工作。

【技术实现步骤摘要】
一种时钟移相方法和装置


[0001]本专利技术涉及集成电路
,特别是涉及一种时钟移相方法和装置。

技术介绍

[0002]eMMC(Embedded Multi Media Card,嵌入式多媒体卡)为MMC(MultiMedia Card Association,多媒体存储卡协会)协会所订立的、主要是针对手机或平板电脑等产品的内嵌式存储器标准规格。eMMC的一个明显优势是在封装中集成了一个控制器,用于提供标准接口并管理闪存,使得手机厂商就能专注于产品开发的其它部分,并缩短向市场推出产品的时间。
[0003]eMMC是当前常用的数据通信接口,广泛应用于各种芯片之间的通信,但是由于eMMC传输速度高,HOST controller(主机控制器)与eMMC之间通信使用的数字信号在高速传输过程中容易受到工艺、PAD(管脚输入输出)延迟、PCB(Printed Circuit Board,印制电路板)布线延迟等因素影响,导致信号出现相位偏移。这种相位偏移可能导致数据采样不正确,最终导致HOST或eMMC无法正常工作。
[0004]鉴于此,克服该现有技术所存在的缺陷是本
亟待解决的问题。

技术实现思路

[0005]本专利技术要解决的技术问题是现有技术中HOST与媒体卡之间通信所使用的数字信号在高速传输过程中容易受到工艺、PAD延迟、PCB布线延迟等因素影响,导致信号出现相位偏移,影响HOST或媒体卡的正常工作。
[0006]本专利技术采用如下技术方案:第一方面,本专利技术提供了一种时钟移相方法,包括:对初始信号进行不同延迟步长的延迟,得到各第一中间信号;使用各第一中间信号对通道数据进行采样,根据采样结果,确定各第一中间信号是否与通道数据对齐;将与通道数据对齐的第一中间信号的延迟步长作为对齐步长,将未与通道数据对齐的第一中间信号的延迟步长作为非对齐步长;根据对齐步长与非对齐步长的分布,选择相应对齐步长作为目标步长,将初始信号延迟目标步长,得到第一采样时钟信号;其中,所述第一采样时钟信号为HOST用于采样的时钟信号。
[0007]优选的,所述根据对齐步长与非对齐步长的分布,选择相应对齐步长作为目标步长,具体包括:将连续多个对齐步长所在的步长区间划分为对齐区间,将连续多个非对齐步长所在的步长区间划分为非对齐区间;找到完整对齐区间,选择位于该完整对齐区间中心的对齐步长作为目标步长;其中,所述完整对齐区间为位于两个非对齐区间之间的对齐区间。
[0008]优选的,若无法找到完整对齐区间,则查找非对齐区间前后的对齐区间,分别作为前区间和后区间;若仅存在前区间或仅存在后区间,则在前区间中或后区间中选择相应的延迟步长作为目标延迟步长;若存在前区间和后区间,则使用前区间的区间长度与后区间的区间长度,计算得到目标长度;以非对齐区间后目标长度所在位置的延迟步长作为目标步长。
[0009]优选的,所述在前区间中或后区间中选择相应的延迟步长作为目标延迟步长,具体包括:选择位于前区间中心的对齐步长或后区间中心的对齐步长作为目标延迟步长。
[0010]优选的,所述使用前区间的区间长度与后区间的区间长度,计算得到目标长度,具体包括:以前区间的区间长度与后区间的区间长度的平均值作为目标长度。
[0011]优选的,所述方法还包括:按照每间隔预设时间延迟步长增加第一预设步长的方式,对初始信号进行延迟,依次得到不同延迟的第二中间信号;在初始信号的上升沿或下降沿采集相应第二中间信号的电平,生成超前进位信号;以超前进位信号产生上升沿时所对应的延迟步长以及超前进位信号产生下降沿时所对应的延迟步长,形成延迟步长区间;以所述延迟步长区间的长度除以预设值,得到目标延迟步长;使用所述目标延迟步长对DS信号进行延迟,得到第二采样时钟信号;其中,所述第二采样时钟信号为HOST在相应模式下用于辅助采样的时钟信号。
[0012]优选的,当完整对齐区间的长度小于预设长度时,使用各第一中间信号对通道数据进行采样,根据采样结果,确定各通道数据的数据周期划分;根据各通道数据的数据周期划分,按照不同的n值,在每个n值下将数据周期延迟小的n个通道数据划分为第一通道数据,将数据周期延迟大的Num

n个通道数据划分为第二通道数据,得到对应n值下的第一通道数据和第二通道数据;其中,n大于1且n小于Num,Num为通道数量。
[0013]找到每个n值下,第一通道数据的数据周期维持不变且均为同一数据周期时所对应的各第一步长区间,计算各第一步长区间的长度;以长度最长的第一步长区间中心的延迟步长作为第一目标延迟步长,以长度最长的第一步长区间所对应的n值作为最终的n值,以使用该最终的n值下划分所得的第一通道数据为第一目标数据,以使用该最终的n值下划分所得的第二通道数据为第二目标数据,找到该第二目标数据的数据周期维持不变且均为同一数据周期时所对应的第二步长区间;对初始信号进行第一目标延迟步长得到第一目标采样信号,以第二步长区间中心的延迟步长作为第二目标延迟步长,对初始信号进行第二目标延迟步长得到第二目标采样信号,使用第一目标采样信号对第一目标数据进行采样,得到第一采样结果,使用第二目标采样信号对第二目标数据进行采样,得到第二采样结果,将第一采样结果和第二采样结果
合并得到所有通道数据在相应数据周期的数据。
[0014]第二方面,本专利技术提供了一种时钟移相装置,包括控制模块和延迟模块;所述延迟模块用于对初始信号进行不同延迟步长的延迟,得到各第一中间信号;所述控制模块用于使用各第一中间信号对通道数据进行采样,根据采样结果,确定各第一中间信号是否与通道数据对齐;所述第一中间信号通过对初始信号进行延迟得到;将与通道数据对齐的第一中间信号的延迟步长作为对齐步长,将未与通道数据对齐的第一中间信号的延迟步长作为非对齐步长;根据对齐步长与非对齐步长的分布,选择相应对齐步长作为目标步长;所述延迟模块还用于将初始信号延迟目标步长,得到第一采样时钟信号。
[0015]优选的,所述延迟模块包括至少一条延迟线路,每条延迟线路包括延迟组件和选择组件;所述延迟组件用于将输入信号进行不同步长的延迟,得到不同延迟步长的延迟信号;所述选择组件用于根据控制信号,选择性地将相应延迟的延迟信号输出,得到第一中间信号;其中,所述控制信号从所述选择组件的控制端输入。
[0016]优选的,所述装置还包括触发模块;所述延迟组件用于按照每间隔预设时间延迟步长增加预设步长的方式,对初始信号进行延迟,依次得到不同延迟的第二中间信号;所述触发模块用于在初始信号的上升沿或下降沿采集相应第二中间信号的电平,生成超前进位信号;所述控制模块用于以超前进位信号产生上升沿时所对应的延迟步长以及超前进位信号产生下降沿时所对应的延迟步长,形成延迟步长区间;以所述延迟步长区间的长度除以预设值,得到目标延迟步长;所述延迟模块还使用所述目标延迟步长对DS信号进行延迟,得到第二采样时钟信号;其中,所述第二采样时钟信号为HOST在相应模式下用于辅助采样的时钟信号。
[0017]本专利技术通过本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种时钟移相方法,其特征在于,包括:对初始信号进行不同延迟步长的延迟,得到各第一中间信号;使用各第一中间信号对通道数据进行采样,根据采样结果,确定各第一中间信号是否与通道数据对齐;将与通道数据对齐的第一中间信号的延迟步长作为对齐步长,将未与通道数据对齐的第一中间信号的延迟步长作为非对齐步长;根据对齐步长与非对齐步长的分布,选择相应对齐步长作为目标步长,将初始信号延迟目标步长,得到第一采样时钟信号;其中,所述第一采样时钟信号为HOST用于采样的时钟信号。2.根据权利要求1所述的时钟移相方法,其特征在于,所述根据对齐步长与非对齐步长的分布,选择相应对齐步长作为目标步长包括:将连续多个对齐步长所在的步长区间划分为对齐区间,将连续多个非对齐步长所在的步长区间划分为非对齐区间;找到完整对齐区间,选择位于该完整对齐区间中心的对齐步长作为目标步长;其中,所述完整对齐区间为位于两个非对齐区间之间的对齐区间。3.根据权利要求2所述的时钟移相方法,其特征在于,若无法找到完整对齐区间,则查找非对齐区间前后的对齐区间,分别作为前区间和后区间;若仅存在前区间或仅存在后区间,则在前区间中或后区间中选择相应的延迟步长作为目标延迟步长;若存在前区间和后区间,则使用前区间的区间长度与后区间的区间长度,计算得到目标长度;以非对齐区间后目标长度所在位置的延迟步长作为目标步长。4.根据权利要求3所述的时钟移相方法,其特征在于,所述在前区间中或后区间中选择相应的延迟步长作为目标延迟步长包括:选择位于前区间中心的对齐步长或后区间中心的对齐步长作为目标延迟步长。5.根据权利要求3所述的时钟移相方法,其特征在于,所述使用前区间的区间长度与后区间的区间长度,计算得到目标长度包括:以前区间的区间长度与后区间的区间长度的平均值作为目标长度。6.根据权利要求1所述的时钟移相方法,其特征在于,所述方法还包括:按照每间隔预设时间延迟步长增加第一预设步长的方式,对初始信号进行延迟,依次得到不同延迟的第二中间信号;在初始信号的上升沿或下降沿采集相应第二中间信号的电平,生成超前进位信号;其中,以初始信号的上升沿或下降沿所对应时刻的延迟步长下的第二中间信号生成超前进位信号;以超前进位信号产生上升沿时所对应的延迟步长以及超前进位信号产生下降沿时所对应的延迟步长,形成延迟步长区间;以所述延迟步长区间的长度除以预设值,得到目标延迟步长;使用所述目标延迟步长对DS信号进行延迟,得到第二采样时钟信号;其中,所述第二采样时钟信号为HOST在相应模式下用于辅助采样的时钟信号。
7.根据权利要求2所述的时钟移相方法,其特征在于,当完整对齐区间的长度小于预设长度时,使用各第一中间信号对通道数据进行采样,根据采样结果,确定各通道数据的数据周期划分;根据各通道数据的数据周期划分,按照不同的n值,在每个n值下将数据周期延迟小的n个通道数据划分为第一通道...

【专利技术属性】
技术研发人员:朱思雨夏少锋乐国庆
申请(专利权)人:芯动微电子科技珠海有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1