一种优化高速信号等长的封装结构制造技术

技术编号:39172237 阅读:13 留言:0更新日期:2023-10-23 15:08
本实用新型专利技术公开了一种优化高速信号等长的封装结构,所述优化高速信号等长的封装结构应用于高速信号连接器与电路板的连接,所述电路板上包括有长pin和短pin的封装,所述长pin和所述短pin连接高速信号线,所述长pin出线位置与所述短pin出线位置对齐,长pin和短pin上出线长度相同。本实用新型专利技术通过对齐pin的连接点建库,使后续pcb布线时,长短pin中心点对齐以使信号出线一致,从而保证高速信号的信号线等长,更好的保证延时问题。本实用新型专利技术对pin中心点变动不会改变高速信号连接器发挥连接作用的具体实体结构,本申请简单易行,在PCB封装上具有广泛的应用,具有良好的适用性。具有良好的适用性。具有良好的适用性。

【技术实现步骤摘要】
一种优化高速信号等长的封装结构


[0001]本技术涉及PCB
,尤其涉及一种优化高速信号等长的封装结构。

技术介绍

[0002]印刷电路板英文名称Printed Circuit Board,简称PCB板,由于其采用电子印刷术制作形成,故被称为“印刷”电路板,是电子元器件的支撑体、电气连接的载体,是一种重要的电子部件。pcb封装就是把实际的电子元器件,芯片等的各种参数(比如元器件的大小,长宽,直插,贴片,焊盘的大小,管脚的长宽,管脚的间距等)用图形方式表现出来,以便可以在画pcb图时进行调用,是PCB板制造中重要的一个环节。
[0003]在PCB板的应用中,常常需要连接两块电路板,使其之间实现信号连接。一般两块电路板之间为实现互连通信必须要有高速信号通过,板与板之间通信连接元件为互扣连接的座子,即多pin脚排列的连接器,如具有四排pin脚排列的连接器,在封装时就会出现如图1所示的双排长短pin封装来实现与实物座子匹配。在这里不能将短pin改成长pin,若将短pin改为长pin,实物座子靠近外边的管脚实际连接时除了有效长度还会产生在一段stub的情况,该段stub即是由短pin增长的部分形成。
[0004]图1中各个pin的中心点一般在各自的中心位置上,这样在实际pcb设计布线时会出现如图2所示的情况,从而使得长pin出线会比短pin出线长,基于allegro设计软件上识别的等长是指板上实际板上pin中心点对pin中心点的实际走线长度,常规封装会造成信号线不等长,产生时序差异,然而由于高速信号速率很高,对于时序的要求比较严格,信号等长误差较小越好,一般的封装方式用于高速信号连接器的封装对信号的影响较大。
[0005]上述缺陷,值得改进。

技术实现思路

[0006]为了克服现有的技术的不足,本技术提供一种优化高速信号等长的封装结构。
[0007]本技术技术方案如下所述:
[0008]一种优化高速信号等长的封装结构,所述优化高速信号等长的封装结构应用于高速信号连接器与电路板的连接,所述电路板上包括有长pin和短pin的封装,所述长pin和所述短pin连接高速信号线,所述长pin出线位置与所述短pin出线位置对齐,长pin和短pin上出线长度相同。
[0009]进一步地,在一实施例中,所述短pin的出线位置处于短pin中心位置上,长pin出线位置处于短pin中心点连线与长pin相交处。
[0010]进一步地,在一实施例中,短pin长度大于长pin长度的一半,所述长pin的出线位置处于长pin中心位置上,短pin出线位置处于长pin中心点连线与短pin相交处。
[0011]进一步地,在一实施例中,所述长pin出线位置、所述短pin出线位置位于各自pin脚上长pin中心位置所在直线与短pin中心位置所在直线之间的位置上。
[0012]进一步地,在一实施例中,同侧的长pin和短pin的外侧边对齐。
[0013]进一步地,在一实施例中,所述短pin连接的高速信号线具有凸起。
[0014]进一步地,在一实施例中,所述凸起靠近所述高速信号线弯折处。
[0015]进一步地,在一实施例中,同侧的长pin和短pin交替排列。
[0016]进一步地,在一实施例中,每排长pin的相对侧面位置上对应设置一个短pin,每排短pin的相对侧面位置上对应设置一个长pin。
[0017]进一步地,在一实施例中,所述高速信号线还包括过孔连接。
[0018]根据上述方案的本技术,其有益效果在于,在电路板与高速信号器连接时,电路板上出线有长pin脚和短pin脚两种长度不同的pin脚连接,本技术通过在进行长、短pin封装时,改变pin中心点位置,形成长pin出线位置和短pin出线位置对齐的封装结构,以使长pin出线和短pin出线长度相同。通过对齐pin中心点建库,使后续pcb布线时,长pin出线点、短pin出线点对齐以使信号出线长度一致,从而保证高速信号的信号线等长,解决了高速信号板间传递的延时问题,降低了封装用于高速信号连接器时对高速信号的影响。
附图说明
[0019]图1为板间高速连接器引脚连接的长、短pin脚示意图;
[0020]图2为一般PCB布线时长pin、短pin出线的部分结构示意图;
[0021]图3为本技术一种优化高速信号等长的封装结构实施例的部分结构示意图;
[0022]图4为本技术一种优化高速信号等长的封装结构另一实施例的部分结构示意图;
[0023]图5为本技术一种优化高速信号等长的封装结构另一实施例的部分结构示意图。
[0024]在图中,L1、短pin中心位置所在直线;L2、长pin中心位置所在直线。
具体实施方式
[0025]为了更好地理解本技术的目的、技术方案以及技术效果,以下结合附图和实施例对本技术进行进一步的讲解说明。应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。同时声明,以下所描述的实施例仅用于解释本技术,并不用于限定本技术。
[0026]需要说明的是,当元件被称为“固定于”或“设置于”另一个元件,它可以直接在另一个元件上或者也可以存在居中的元件,当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。
[0027]指示方位或位置关系为基于附图所示的方位或位置关系,或者是该申请产品使用时惯常摆放的方位或位置关系,或者是本领域技术人员惯常理解的方位或位置关系,或者是该申请产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
[0028]术语“第一”、“第二”仅用于便于描述目的,而不能理解为指示或暗示相对重要性
或者隐含指明技术特征的数量。
[0029]“多个”的含义是两个或两个以上,除非另有明确具体地限定。
[0030]本申请优化高速信号等长的封装结构应用于高速信号连接器与电路板的连接,所述电路板上包括有长pin和短pin的封装,这种封装一般应用于板与板之间互扣连接的座子,由于板与板互连通信需要高速信号通过,上述优化高速信号等长的封装结构中,长pin和短pin连接高速信号线,长pin出线位置与短pin出线位置对齐。本申请通过改变pin的中心点即pin出线位置使得长pin和短pin上出线长度相同,从而解决了长pin、短pin高速信号的信号线走线不等长的问题。即在进行长pin、短pin的封装结构中,通过对齐长pin出线位置和短pin出现位置建库,以使后续pcb布线时,长pin和短pin信号出线一致,从而保证高速信号的信号线等长,使得信号线时序良好,更好的保证延时问题,降低高速信号连接器连接对高速信号的影响。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种优化高速信号等长的封装结构,其特征在于,所述优化高速信号等长的封装结构应用于高速信号连接器与电路板的连接,所述电路板上包括有长pin和短pin的封装,所述长pin和所述短pin连接高速信号线,所述长pin出线位置与所述短pin出线位置对齐,长pin和短pin上出线长度相同。2.根据权利要求1所述的优化高速信号等长的封装结构,其特征在于,所述短pin的出线位置处于短pin中心位置上,长pin出线位置处于短pin中心点连线与长pin相交处。3.根据权利要求1所述的优化高速信号等长的封装结构,其特征在于,短pin长度大于长pin长度的一半,所述长pin的出线位置处于长pin中心位置上,短pin出线位置处于长pin中心点连线与短pin相交处。4.根据权利要求1所述的优化高速信号等长的封装结构,其特征在于,所述长pin出线位置、所述短pin出线位置位于各自pi...

【专利技术属性】
技术研发人员:马洪伟王灿钟
申请(专利权)人:深圳市一博科技股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1