防止芯片误动作电路制造技术

技术编号:3333390 阅读:199 留言:0更新日期:2012-04-11 18:40
一种防止芯片误动作电路,用于检测芯片的电源输入电压来控制芯片的工作,包括一电压检测电路和一电压开关电路,其中,电压检测电路和电压开关电路串接于电压源与芯片的电源输入引脚之间,或者电压源与电压转换器的电源输入引脚之间。当电压检测电路检测到电源输入电压大于或等于芯片操作电压准位下限时,电压开关电路开通供给芯片工作电压;当电压检测电路检测到电源输入电压小于芯片操作电压准位下限时,电压开关电路关闭,则无电压供给芯片。本发明专利技术的防止芯片误动作电路通过更换电压检测电路中的某些元件即可检测准位不同的电源输入电压,节约了成本。

【技术实现步骤摘要】

本专利技术涉及一种防止芯片误动作电路,尤其涉及一种当芯片电源输入电压准位变动时防止芯片误动作电路。
技术介绍
目前,常用的直流电压源通常有一平滑滤波电解电容使其输出电压波形稳定且无噪声干扰,但也正因为该滤波电容的存在,使直流电压源在开通(ON)和关断(OFF)瞬间,电压波形变化缓慢。故电压源开关瞬间或供电不稳定引起电压下陷时会导致芯片,例如CPU(Central Processing Unit,中央处理器)、控制芯片等,处于“正常工作”和“截止”状态之间,即不稳定状态。一般不稳定状态发生在电源输入电压小于芯片操作电压准位下限时。为了防止电源电压关断或掉电时控制芯片误动作的发生,通常会使用具有重置功能以及电压检测功能的集成电路(Reset IC),例如DS1233Z、LMS33460、TL7705A、TL7757A等,来确保芯片不会产生误动作。但是上述Reset IC内部电路较复杂,且其检测电压固定不可调整,若要检测不同芯片操作电压准位下限或者调整检测电压准位,则需更换不同的Reset IC,成本相对较高且不方便。
技术实现思路
本专利技术所要解决的技术问题在于提供一结构简单、低成本,并且可以检测不同电压准位的防止芯片误动作电路。为了解决上述技术问题,本专利技术提供一种防止芯片误动作电路,用于检测芯片的电源输入电压来控制芯片的工作,包括一电压检测电路和一电压开关电路,其中,电压检测电路和电压开关电路串接于电压源与芯片的电源输入引脚之间,或者电压源与电压转换器的电源输入引脚之间。当电压检测电路检测到电源输入电压大于或等于芯片操作电压准位下限时,电压开关电路开通供给芯片工作电压;当电压检测电路检测到电源输入电压小于芯片操作电压准位下限时,电压开关电路关闭,则无电压供给芯片。本专利技术通过更换电压检测电路中的元件来检测准位不同的电源输入电压,节约了成本,并且利用开关电路直接给芯片供电,适用于通用芯片。附图说明图1是本专利技术防止芯片误动作电路的应用环境一。图2是本专利技术防止芯片误动作电路的应用环境二。图3是本专利技术防止芯片误动作电路的电路结构图。具体实施方式图1所示为本专利技术防止芯片误动作电路1的应用环境一,其中防止芯片误动作电路1包括一电压检测电路10,一电压开关电路11。电压检测电路10的输入端与电压源Vcc相连,其输出端与电压开关电路11的输入端相连,电压开关电路11的输出端与芯片2的电源输入端21相连。本实施例中,芯片2是一般通用的芯片。电压检测电路10检测输入电压源Vcc的大小,并将其检测结果输入至电压开关电路11,该检测结果控制电压开关电路11开通与关断,从而控制芯片2的工作。当电压源Vcc小于芯片2操作电压准位下限时,电压检测电路10输出一高电压准位信号给电压开关电路11,该高电压准位信号使电压开关电路11关闭,则芯片2无电源输入电压,故芯片2停止工作。当电压源Vcc高于或等于芯片2操作电压准位下限时,电压检测电路10输出一低电压准位信号给电压开关电路11,该低电压准位信号使电压开关电路11开通,则芯片2有电源输入电压,且其电源输入电压约为电压源电压Vcc,故芯片2开始工作。考虑到一个电路中会使用不同电压准位下限需求的芯片,例如5V和3.1V共存于同一电路中,则需要在操作电压准位为3.1V的芯片前放置一直流电压转换器将电压进行变换。参阅图2所示为本专利技术防止芯片误动作电路1的应用环境二,芯片2的操作电压准位下限为5V,芯片2′的操作电压准位下限为3.1V。本实施例中,DC/DC转换器3为降压转换器,电压检测电路10的输入端与电压源Vcc相连,其输出端与电压开关电路11的输入端相连,电压开关电路11的输出端同时连接芯片2的电源输入端21,亦连接DC/DC转换器3的电源输入端31,使输入的电源电压Vcc和经过DC/DC转换器3变换后的电压分别满足芯片2和芯片2′的操作电压下限。DC/DC转换器3的输出端33与芯片2′的输入端21′相连。当电压源Vcc小于芯片2操作电压准位下限时,电压检测电路10输出一高电压准位信号给电压开关电路11,该高电压准位信号使电压开关电路11关闭,则芯片2与芯片2′无电源输入电压,故二者停止工作。当电压源Vcc高于或等于芯片2操作电压准位下限时,电压检测电路10输出一低电压准位信号给电压开关电路11,该低电压准位信号使电压开关电路11开通,则芯片2与芯片2′有电源输入电压,且电源输入电压高于或等于其各自操作电压准位下限,故芯片2与芯片2′开始工作。图3所示为本专利技术防止芯片误动作电路1的电路结构图。本实施例中,电压检测电路10包括一齐纳二极管D1,一NPN晶体管Q1,一可变电阻R2,电阻R1和R3;电压开关电路11包括一电阻R4、一PNP晶体管Q2、一钽值电容C1和一电容C2。齐纳二极管D1的阴极连接电压源Vcc,其阳极连接NPN晶体管Q1的基极。NPN晶体管Q1的基极亦透过电阻R1与电压源Vcc连接,其集电极连接至电压开关电路11中电阻R4的一端,其发射极接地。可变电阻R2和电阻R3串接于NPN晶体管Q1基极与地之间。PNP晶体管Q2的基极与电阻R4的另一端相连,其集电极连接输出端Vout,其发射极与电压源Vcc连接。钽值电容C1和电容C2并行连接于PNP晶体管Q2的集电极和地之间。本实施例中,该电路只工作在饱和区或者截止区。当电压源Vcc大于或等于芯片2操作电压准位下限时,该输入电压被电阻R1、可变电阻R2和电阻R3分压,且可变电阻R2和电阻R3上的分压大于NPN晶体管Q1的导通电压0.7V,则NPN晶体管Q1导通,使其集电极电压下降至其通道饱和电压0.3V。电压检测电路10将此电压输入至电压开关电路11,则PNP晶体管Q2的基极电压约为0.3V,故PNP晶体管Q2导通,由于PNP晶体管Q2是串接于电压源Vcc和输出端Vout之间,故电路输出端Vout=Vcc-PNP晶体管Q2饱和通道压降≥芯片2操作电压准位下限,则电路中芯片均处于工作状态。当电压源Vcc小于芯片2操作电压准位下限时,该输入电压在可变电阻R2和电阻R3的分压小于NPN晶体管Q1的导通电压0.7V,则NPN晶体管Q1截止,使其集电极电压拉高至高电压准位,其值为电源电压Vcc。电压检测电路10将此电压输入至电压开关电路11,则PNP晶体管Q2的基极电压为电源电压Vcc,故PNP晶体管Q2截止。由于PNP晶体管Q2是串接于电压源Vcc和输出端Vout之间,使电路输出端Vout输出电压为0V,则电路中芯片均处于截止状态。本实施例中,通过更换不同阻值的电阻R1、电阻R3和不同崩溃电压值的齐纳二极管D1来检测不同电压,若考虑到防止芯片误动作电路1在本实施例中位于芯片2之前,故电阻R1和R3阻值的选取需考虑以下三个因素1.芯片2操作电压准位下限;2.齐纳二极管D1的崩溃电压;3.PNP晶体管Q2的饱和压降。若考虑到防止芯片误动作电路1在本实施例中位于DC/DC转换器3之前,故电阻R1和R3阻值的选取考虑以下四个因素1.芯片2操作电压准位下限;2.齐纳二极管D1的崩溃电压;3.PNP晶体管Q2的饱和压降;4.DC/DC转换器3的转换压降。再结合电路结构本身电压之间的关系,例如芯片2操作电压准位下限+PNP晶体管Q2的通道饱和压降(0.3本文档来自技高网...

【技术保护点】
一种防止芯片误动作电路,用于检测不同的电源输入电压,其特征在于该防止芯片误动作电路包括:一电压检测电路,包括一与电压源相连的输入端,一输出端;一电压开关电路,包括一与电压检测电路输出端相连的输入端,以及一与芯片电性相连的输出 端。

【技术特征摘要】
1.一种防止芯片误动作电路,用于检测不同的电源输入电压,其特征在于该防止芯片误动作电路包括一电压检测电路,包括一与电压源相连的输入端,一输出端;一电压开关电路,包括一与电压检测电路输出端相连的输入端,以及一与芯片电性相连的输出端。2.如权利要求1所述防止芯片误动作电路,其特征在于其中电压检测电路包括一第一电阻,其一端与电压源相连;一第二电阻,其连接在第一电阻的另一端与地之间;一晶体管,该晶体管的基极与第一电阻的另一端相连,其发射极接地。3.如权利要求2所述防止芯片误动作电路,其特征在于电压检测电路的输出端与晶体管的集电极相连。4.如权利要求2所述防止芯片误动作电路,其特征在于电压检测电路更包括有一齐纳二极管,该二极管的阴极与...

【专利技术属性】
技术研发人员:郭恒祯
申请(专利权)人:鸿富锦精密工业深圳有限公司鸿海精密工业股份有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利