半导体结构、尤其具有均一高度加热体的相变存储器件制造技术

技术编号:3170769 阅读:155 留言:0更新日期:2012-04-11 18:40
一种由多个具有在自身的加热体(26)上方延伸的硫属化物存储区(28)的相变存储器件形成的相变存储器。该加热体(26)全部具有较均一的高度。该高度均一是通过在绝缘体中的孔内部形成加热体实现的,该绝缘体包括蚀刻停止层(18)和牺牲层(24)。该牺牲层是通过例如化学机械平面化的蚀刻工艺除去的。由于蚀刻停止层可用可重复的方式形成,并且对晶片上的所有器件是共同的,所以在加热体高度上实现了相当大的均一性。加热体高度均一会导致编程存储特性中更好的均一性。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术通常涉及相变存储器,更具体地涉及具有更均匀加热体(heater)的相变存储器件及其制造工艺。
技术介绍
相变存储器件使用相变材料,即,可在普通非晶和普通结晶状态之 间电转换的材料,作为电存储应用。 一种类型的存储元件利用这样的相 变材料,其可以在普通非晶结构状态和普通结晶局部有序状态之间,或 在完全非晶和完全结晶状态之间的整个范围内不同的可检测的局部有 序状态之间电转换。相变材料的状态也是非易失的,其中当处于表示电 阻值的结晶、半结晶、非晶或半非晶任一状态时,相或物理状态和与之 相关的电阻值被保持,直到通过另一编程事件改变。该状态是不受断电 影响的。在实际中这种类型的存储器存在一个问题,考虑到目前的制造工 艺,在同一个晶片内和从一个晶片到另一个晶片,加热层的高度是变化 的,由此会导致编程电流变化4艮大。这是不利的,由于存储单元的编程物理状态和由此导致的其电气特 性都取决于编程电流的值。尤其是在多电平存储器的情况下,编程电流 的变化可确定存储数据错误,并由此导致读出错误。
技术实现思路
由此,本专利技术的目标是解决上面指出的问题。 根据本专利技术,提供一种半导体结构和中间半导体结构的制造工艺, 如权利要求1和10中分别定义的。附图说明为了理解本专利技术,参考附图,现在描述优选实施例,纯粹作为非限 制性实例,其中图l-7是根据本专利技术的一个实施例,在相变存储器的后制造阶段的放大截面图;和图8是包括图7的存储器的系统的描述。具体实施方式参考图1,晶片包括体IO,例如,包括在半导体衬底上的层间介电 层。该层间介电层,例如,是氧化物。底地址线12形成在层间介电层 10内。在一个实施例中,底地址线12是根据常规技术制备的由铜形成 的行线。然后,在底地址线12上形成叠层。在图1的实施例中,叠层包括 第一材料的第一介电层14、第二材料的第二介电层16、第一材料的第 三介电层18和第二材料的牺牲介电层24。例如,第一材料是氮化物, 第二材料是氧化物。然后,图案化孔20并蚀刻到叠层14、 16、 18、 24。接下来,如图2所示,通过沉积间隔物材料形成侧壁间隔物22,并 随后进行各向异性蚀刻。该间隔物材料例如是氮化物。形成的孔20具 有例如40到80纳米的亚光刻宽度尺寸。此外,侧壁间隔物22具有斜 肩部36。转到图3,在孔20内沉积加热材料26。加热材料26可以是任何高 电阻率的金属,例如4太硅IU匕物(titanium silicon nitride )。由ot匕, 用加热材料26填充孔20并覆盖叠层14、 16、 18、 24。接下来,在图4中,实施化学机械平面化(CMP),以形成平坦的 表面。平面化通过加热材料26和牺牲介电层24,并停止在第三介电层 18上,第三介电层18在这里为氮化物。由此,可以理解,对于化学机 械平面化或其它蚀刻工艺,第三介电层18用作蚀刻停止。在该化学机械平面化中,可使用许多类型的浆料,例如,其在氧化 物和氮化物之间具有高抛光选择性。用作化学机械蚀刻停止的第三介电 层18由此提供了在任何给定的晶片内和从晶片到晶片加热体高度的高 可重复性。化学机械平面化还除去了侧壁间隔物22的肩部36 (图3),得到 了图4中示出的平坦结构。然后,沉积碌u属4匕物层(chalcogenide) 28, 随后沉积最终用来形成相变存储单元的顶电极的导电层30。转到图6,图案化并蚀刻硫属化物层28和导电层30,以形成岛或 条(stripe),由此形成存储元件或相变存储器件。图7,在包含层30和28的叠层上形成包封(encapsulation)层 36。包封层36保护硫属化物层28的侧壁。在一个实施例中,层36是 由低温氮化物形成的。然后,在包封层36上形成绝缘体34,并且蚀刻 绝缘体34和包封层36以形成孔。然后将上地址线32沉积并形成在绝 缘体34和包封层36中的孔内。上地址线32形成为,例如,列线,并 且通常相对于底地址线12横向排列。在图7的相变存储器件中,由于所有在给定的晶片上制成的相变存 储器件都有第三介电层18,所以所有器件具有完全相同或至少基本相同 高度的加热体26。也就是说,使用同样的第三介电层18作为许多不同器件的蚀刻停止介电层,会导致相同的加热体高度。加热体高度相同的一个优点是所有的相变存储器件接收基本相同的编程电流。结果,当将相变存储器件编程到特定的状态时,其将具有 与相同状态下其它器件的特性相匹配的特性,对于由许多这种器件组成 的整个存储阵列给出了更大的一致性。许多不同的布置可使用许多存储器阵列器件都有的蚀刻停止层,以 确定相同的加热体26高度。例如,不使用四个交替层14、 16、 18和24, 可仅提供两层,其下层由一种材料,例如,氮化物形成,且具有期望的 最终加热体高度的高度。石危属化物层28可以是,通过施加电流在更加结晶态和更加非晶态 之间改变存储材料的相,从而能够被编程为至少两种存储状态其中之一 的相变可编程存储材料;其中处于基本非晶态的存储材料的电阻大于处 于基本结晶态的存储材料的电阻。编程硫属化物层28以改变存储材料的状态或相,可通过向电极或 地址线12和32施加电压电位来实现,由此产生了石危属化物层28两端 的电压电位。响应施加的电压电位,电流流过硫属化物层28,并导致给 石克属化物层28加热。该加热可改变硫属化物的状态或相。改变硫属化物层18的相或状 态改变了存储材料的电气特性,例如,存储材料的电阻可通过改变存储 材料的相而改变。在复位,,(reset)状态,存储材料可处于非晶或半非晶状态, 并且在设定(set)态中,存储材料可处于结晶或半结晶状态。非晶 或半非晶状态中存储材料的电阻大于结晶或半结晶状态中存储材料的电阻。要意识到,复位和设定分别关联非晶和结晶状态是一种 规定,并且可采用至少一种相反的规定。利用电流,存储材料可加热到相对高的温度,以非晶化和复位该存储材料(例如,将存储材料编程为逻辑o值)。将一定量的存储材料加热到相对低的结晶温度,可结晶和设定存储材料(例如, 将存储材料编程为逻辑r,值)。可实现存储材料的不同电阻,以通 过改变流过该一定量存储材料的电流的量和持续时间来存储信息。转到图8,描述根据本专利技术实施例的系统500的一部分。系统500 可用于无线器件,例如,个人数字助理(PDA)、具有无线能力的膝上 型或便携式计算机、网络书写板(web tablet)、无线电话、寻呼机、 即时通讯装置(instant messaging device)、数字音乐播放器、数字 相机(digital camera)或其它适合无线发送和/或接收信息的装置。 系统500可用于下面的任一系统无线局域网(WLAN)系统、无线个人 区域网络(WPAN)系统、蜂窝网络,虽然本专利技术的范围并不限于这个方 面。系统500包括控制器510、输入/输出(I/O)器件520 (例如,键 盘、显示器)、存储器530和经由总线550彼此耦合的无线接口 540。 系统500通过电池580供电。应该注意,本专利技术的范围不限于具有这些 构件中任 一 个或全部的实施例。控制器510包括,例如, 一个或多个微处理器、数字信号处理器、 微控制器等。存储器530可用来存储发送到系统500或由系统500发送 的消息。本文档来自技高网...

【技术保护点】
一种制造相变存储器件的方法,包括步骤:形成包括蚀刻停止层(18)的绝缘体(14、16、18、24);在所述的绝缘体中形成孔;在所述的孔中沉积加热体(26);和平面化所述的加热体到所述的蚀刻停止层(18)。

【技术特征摘要】
【国外来华专利技术】EP 2005-9-14 05108414.31. 一种制造相变存储器件的方法,包括步骤形成包括蚀刻停止层(18)的绝缘体(14、16、18、24);在所述的绝缘体中形成孔;在所述的孔中沉积加热体(26);和平面化所述的加热体到所述的蚀刻停止层(18)。2. 根据权利要求1的方法,其中形成绝缘体(14、 16、 18、 24) 的步骤包括形成所述的蚀刻停止层(18)和形成覆盖在所述蚀刻停止层 上的牺牲层(24),平面化步骤包括除去所述的牺牲层(24)。3. 根据权利要求1或2的方法,包括形成氧化物的所述牺牲层(24 ) 并形成氮化物的所述蚀刻停止层(18)。4. 根据权利要求1-3中任一项的方法,包括形成第一和第二材料 的交替层(14、 16、 18、 24)的所述绝缘体。5. 根据权利要求1-3中任一项的方法,包括以所希望的加热体高 度形成所述的蚀刻停止层(18)。6. 根据权利要求1-5中任一项的方法,包括在所述的孔中形成侧 壁间隔物(22)。7. 根据权利要求6的方法,包括形成具有肩部(36)的所述侧壁 间...

【专利技术属性】
技术研发人员:I卡波夫Y金M金SP蒂加普拉姆J李
申请(专利权)人:意法半导体股份有限公司
类型:发明
国别省市:IT[意大利]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利