The invention is applied to a organic light emission flat display programmable driver circuit board, which comprises a plurality of drive units, each driving unit has a switching transistor, a current output transistor and a discharge transistor, a plurality of group multiplexer for driving input, and input column driver the required bias selection, by controlling the operation terminal multiplexer to switch control, and a programmable driver circuit unit.
【技术实现步骤摘要】
本专利技术是为一种驱动电路,尤指一种应用于有机发光发射平面显示板的可程序规划驱动电路。有机发光发射平面显示板(OLED panel)是一种由薄膜有机发光二极管阵列所构成的平面显示器,其驱动方式可为定电压或定电流驱动,图5及图6分别显示有机发光发射平面显示板与定电压驱动电路及定电流驱动电路的系统构造图,其中,由于有机发光发射平面显示板都是共阴极构造,因此,驱动电路分为行驱动电路51及61与列驱动电路52两部份,当中,行驱动电路51及61的功能是依据行资料移位暂存器53的行资料(column data)而输出电流到对应行的有机发光二极管54的阳极,而列驱动电路52则将汲入(sink)由列扫瞄移位暂存器55的扫描线脉冲(scanning line pulse)所点亮的整列共阴极有机发光二极管54的导通电流。而因应系统的设计,定电流驱动电路的行驱动电路61是可由多数个如图7所示的定电流行驱动单元71与一参考偏压产生器62所构成,而定电压驱动电路的行驱动电路51则可由多数个如图8所示的定电压行驱动单元81所构成,这两个行驱动单元71及81是否输出电流皆由行输入端COLI所输入来自行资料移位暂存器53的行驱动信号(column driving signal)所决定,而为了降低有机发光二极管54的接面电容与布线杂散电容所引发的残影现象,行驱动电路51及61的行驱动单元71及81都附有一受放电信号DIS控制的放电元件MND,该放电元件MND是在每一条扫描线开始或结束时短暂地打开,以便将有机发光二极管的接面电容与布线杂散电容的储存电荷泄漏掉。同时,在定电流行驱动单元7 ...
【技术保护点】
一种可程序规划驱动电路,其特征在于,主要包括有复数个驱动单元,每一驱动单元包括: 一开关晶体管,其源极连接电源; 一电流输出晶体管,其源极连接该开关晶体管的汲极,其汲极作为该驱动单元的行/列输出端; 一放电晶体管,其源极连接至该电流输出晶体管的汲极,其汲极接地; 一第一多工器,其输出端连接该开关晶体管的闸极,其第一输入端及第二输入端是分别作为该驱动单元的列输入端及行输入端; 一第二多工器,其输出端连接该放电晶体管的闸极,其第一输入端是连接该列输入端,其第二输入端是作为一放电控制端;以及 一第三多工器,其输出端连接该电流输出晶体管的闸极,其第一及及第二输入端是分别与接地端及一偏压输出端相连,其中,该第一、第二及第三多工器的控制端是共同连接而作为可程序规划控制端。
【技术特征摘要】
1.一种可程序规划驱动电路,其特征在于,主要包括有复数个驱动单元,每一驱动单元包括一开关晶体管,其源极连接电源;一电流输出晶体管,其源极连接该开关晶体管的汲极,其汲极作为该驱动单元的行/列输出端;一放电晶体管,其源极连接至该电流输出晶体管的汲极,其汲极接地;一第一多工器,其输出端连接该开关晶体管的闸极,其第一输入端及第二输入端是分别作为该驱动单元的列输入端及行输入端;一第二多工器,其输出端连接该放电晶体管的闸极,其第一输入端是连接该列输入端,其第二输入端是作为一放电控制端;以及一第三多工器,其输出端连接该电流输出晶体管的闸极,其第一及及第二输入端是分别与接地端及一偏压输出端相连,其中,该第一、第二及第三多工器的控制端是共同连接而作为可程序规划控制端。2.根据权利要求1所述的可程序规划驱动电路,其特征在于,其中该开关晶体管及电流输出晶体管均为PMOS晶体管,该放电晶体管为NMOS晶体管。3.根据权利要求2所述的可程序规划驱动电路,其特征在于,其中当该可程序规划控制端的输入信号设为逻辑1时,每一多工器的输出端是切换连接第二输入端,而使该驱动单元成为一行驱动单元。4.根据权利要求2所述的可程序规划驱动电路,其特征在于,其中当该可程序规划控制端的输入信号设为逻辑0时,每一多工器的输出端是切换连接第一输入端,而使该驱动单元成为一列驱动单元。5.一种可程序规划驱动电路,其特征在于,主要包括有复数个驱动单元,每一驱动单元包括一开关晶体管,其源极连接电源;一电流输出晶体管,其源极连接该开关晶体管的汲极,其汲极作为该驱动单元的行/列输出端;一放电晶体管,其源极连接至该电流输出晶体管的汲极,其汲极接地;一预充电晶体管,其源极与汲极分别连接该电源输出晶体管的源极与汲极;一第一多工器,其输出端连接该开关晶体管的闸极,其第一输入端及第二输入端是分别作为该驱动单元的列输入端及行输入端;一第二多工器,其输出端连接该放电晶体管的闸极,其第一输入端是连接该列输入端,其第二输入端是作为一放电控制端;一第三多工器,其输出端连接该电流输出晶体管的闸极,其第一及及第二输入端是分别与接地端及一偏压输出端相连;以及一第四多工器,其输出端连接该预充电晶体管的闸极,其第一输入端是连接电源,其第二输入端是...
【专利技术属性】
技术研发人员:庄达昌,
申请(专利权)人:凌阳科技股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。