【技术实现步骤摘要】
本专利技术涉及一种通过公共总线连接多个LAN等至少具有CPU (Central Processing Unit:中央处理装置)的组件而构成的多组件系统,特别是涉及该 组件中的成为异常状态的CPU的复位机构。技术背景目前,已知通过包含复位线的公共总线连接多个CPU单元,由各个CPU 单元分担整体的处理的多CPU系统,例如在特开平5 - 290008号公报中提出 了在这样的多CPU系统中,根据执行中的应用程序的指定,使CPU单元复位 的技术。该技术是由至少包含CPU单元的多个子架(组件)构成的系统,在该系 统的使用过程中,在某个子架的CPU单元中,根据执行中的应用程序的指定, 生成系统复位请求,当具有该请求时,该CPU单元获得复位权,通过复位线 对其他子架的CPU单元进行复位。但是,在特开平5 - 2卯008号公报公开的系统中,构成该系统的多个子架, 即组件的CPU单元各自分担整体的处理,所以根据系统复位请求,所有组件 的CPU单元被同时复位,但在由多个组件构成的,并且各个组件单独进行独 立的处理的系统中存在如下问题如上述专利文献l中记载的系统那样,根据 复位信 ...
【技术保护点】
一种通过公共总线连接多个至少具有CPU的组件而构成的多组件系统,其特征在于, 设置根据开关操作生成复位信号,并将其提供给该各个组件的第一复位信号生成单元,并且对于该每个组件设置判定可否进行该CPU复位的判定单元, 该判定单元在该CPU处于正常状态时,禁止基于来自该第一复位信号生成单元的该复位信号的该CPU的复位,在该CPU处于异常状态时,根据来自该第一复位信号生成单元的该复位信号对该CPU进行复位。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:柳原德久,木原一,山田勉,苗村万纪子,清野宪二,
申请(专利权)人:株式会社日立产机系统,
类型:发明
国别省市:JP[日本]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。