【技术实现步骤摘要】
占空比校准电路及电子系统
本专利技术涉及电子电路
,更具体地,涉及一种占空比校准电路(DutyCycleCorrector,DCC)及电子系统。
技术介绍
近年来现代集成电路设备的运行速度已大大增加。伴随着集成电路工艺的进步,现代数字系统的工作主频不断提高,并已开始广泛采用诸如双数据速率(DoubleDataRate,DDR)、流水线等技术来获取更大的数据吞吐率。因此,数字系统对工作时钟的信号质量也提出了更高的要求。一个优质的时钟信号应当具有快速建立、低抖动、低偏斜的特性,并具有50%的占空比以确保满足数据信号在传输过程中建立与保持的相关时序限制要求,保证系统的工作稳定。随着集成电路主频的不断提高,时钟周期变得越来越短。在某些时序要求严格的电路中,例如寄存器读写电路,DOR技术中时钟信号双边沿采样电路,时钟边沿的轻微抖动将对电路的时序关系产生较大影响,甚至导致系统不能正确工作。在CMOS电路中,因PMOS管和NMOS管驱动能力不匹配,互连线寄生电容分布干扰等因素的存在,源时钟信号在传输过程中可能会发生占空比严重 ...
【技术保护点】
1.一种占空比校准电路,其特征在于,包括:/n第一输入端和第二输入端,分别接收第一输入信号和第二输入信号,所述第一输入信号与所述第二输入信号为相位相反的方波信号;/n第一输出端和第二输出端,分别提供第一时钟信号和第二时钟信号;/n第一缓冲器和第一反相器,所述第一缓冲器的输入端与所述第一反相器的输入端共同连接至所述第一输入端;/n第二缓冲器和第二反相器,所述第二缓冲器的输入端与所述第二反相器的输入端共同连接至所述第二输入端,/n其中,所述第一反相器的输出端和所述第二缓冲器的输出端共同连接至所述第二输出端,所述第二反相器的输出端和所述第一缓冲器的输出端共同连接至所述第一输出端。/n
【技术特征摘要】
1.一种占空比校准电路,其特征在于,包括:
第一输入端和第二输入端,分别接收第一输入信号和第二输入信号,所述第一输入信号与所述第二输入信号为相位相反的方波信号;
第一输出端和第二输出端,分别提供第一时钟信号和第二时钟信号;
第一缓冲器和第一反相器,所述第一缓冲器的输入端与所述第一反相器的输入端共同连接至所述第一输入端;
第二缓冲器和第二反相器,所述第二缓冲器的输入端与所述第二反相器的输入端共同连接至所述第二输入端,
其中,所述第一反相器的输出端和所述第二缓冲器的输出端共同连接至所述第二输出端,所述第二反相器的输出端和所述第一缓冲器的输出端共同连接至所述第一输出端。
2.根据权利要求1所述的占空比校准电路,其特征在于,所述第一缓冲器和所述第二...
【专利技术属性】
技术研发人员:黄怡仁,谢成鑫,房宝光,吴亚芬,
申请(专利权)人:联芸科技杭州有限公司,
类型:发明
国别省市:浙江;33
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。