一种基于e-fuse芯片的保护电路制造技术

技术编号:24214067 阅读:17 留言:0更新日期:2020-05-20 18:15
本发明专利技术涉及一种基于e‑fuse芯片的保护电路。该保护电路包括e‑fuse芯片和三个并联设置的MOSFET;三个MOSFET分别为Q1、Q2、Q3;e‑fuse芯片的GATE端口直接与Q3的G极连接,e‑fuse芯片的GATE端口通过驱动模块与Q1、Q2的G极连接,三个并联设置的MOSFET的S极为保护电路的输出端。本发明专利技术在ADM1278保护电路基础上增加驱动模块与开关管Q3;其中Q3的SOA及RDSON较大主要用来承受启动时的inrush current,Q1与Q2的SOA及RDSON较小用来导通较大的负载电流;保证在启动及运行阶段均有较好的工作性能。

A protection circuit based on e-fuse chip

【技术实现步骤摘要】
一种基于e-fuse芯片的保护电路
本专利技术涉及一种基于e-fuse芯片的保护电路,属于服务器供电保护的

技术介绍
良好稳定的供电性能是服务器正常工作的前提,为了保证供电的可靠性通常会在供电路径上设置e-fuse芯片用作过流,过压等保护,e-fuse芯片的核心技术是通过控制与其搭配MOSFET的开通关断以实现保护功能。MOSFET的工作原理为:通过电压驱动模块输出Vgate,当Vgate超过MOSFET导通所需的门限电压时MOSFET的D极与S极之间开始导通,电流由VIN流向VOUT,当Vgate值升高到某一设定值时MOSFET完全导通,此时D极与S之间的导通阻抗最小,当Vgate低于MOSFET导通所需的门限电压后,D极与S极之间关断,MOSFET实现开关功能。ADM1278是一款常用e-fuse芯片,通过量取精密电阻两端的压差得出流经精密电阻的电流,当检测到电流过大时通过Vgate信号关断MOSFET以实现过流保护功能。由于单个MOSFET所能承受的电流有限,在电流规格较高是通常采用MOSFET并联的方式提高通流能力,当系统上电时若输出端COUT较大供电路径上会产上较高的inrushcurrent,由于驱动信号Vgate无法突变,因此MOSFET在该阶段处于不完全导通状态,MOSFET两端会有较大电压降,该电压与inrushcurrent结合会在MOSFET上产生较大热功耗,当功耗过大时会损坏MOSFET。因此在MOSFET规格书中会明确SOA(safeoperationarea安全工作区间),VDS与ID在不同大小时MOSFET所能承受的时间不同,该参数差异主要受RDSON(MOSFET完全导通时的阻抗)影响。以两个MOSFET并联使用应用为例,由于不同MOSFET之间存在特性差异,因此不同MOSFET开始导通需要的Vgate门限电压也不同,当ADM1278的输出Vgate驱动信号时,门限电压低的MOSFET开始导通,inrushcurrent都从这一个MOSFET流过,MOSFET温度升高,且MOSFET导通的门限电压为负温度系数,随着温度升高,门限电压的值减小,使得开启早的MOSFET开通程度进一步加大。最差的情况是,一个MOSFET承担所有inrushcurrent。因此,为了保证供电稳定性,在进行MOSFET选型时需以最差的情况进行评估,即用一个MOSFET承担所有的开启inrushcurrent。因此,选取的MOSFET应该有较高的SOA,但SOA较高时对应的MOSFET完全导通时的阻抗RDSON也较大,RDSON上的损耗就会增加,降低系统效率。因此,需要折中选取,选型难度较大,且受MOSFETSOA限制在e-fuse芯片只输出一个驱动信号时对于大电流与大容性负载的应用比较有限。
技术实现思路
针对现有技术的不足,本专利技术提供一种基于e-fuse芯片的保护电路。本专利技术的技术方案为:一种基于e-fuse芯片的保护电路,包括e-fuse芯片和三个并联设置的MOSFET;三个MOSFET分别为Q1、Q2、Q3;e-fuse芯片的GATE端口直接与Q3的G极连接,e-fuse芯片的GATE端口通过驱动模块与Q1、Q2的G极连接,三个并联设置的MOSFET的S极为保护电路的输出端。e-fuse输出的Vgate用来驱动Q3,该驱动信号Vgate经驱动模块后输出信号用来控制Q1与Q2。优选的,e-fuse芯片的GND端口接地,同时GND端口连接电容后与保护电路的输出端连接;保护电路的输入分别与e-fuse芯片的VCC端口和HS+端口连接;保护电路的输入还通过精密电阻与e-fuse芯片的HS-端口连接;e-fuse芯片的HS-端口与Q1的D极连接。优选的,Q3的RDSON分别大于Q1、Q2的RDSON,Q3与Q1、Q2的RDSON差值至少为5mΩ。一般RDSON大,SOA就相对大,RDSON小,SOA就相对小,通常会根据具体电路选取合适的SOA。Q3的SOA及RDSON较大用以在系统启动时承受较大的inrushcurrent,当输出电压达到输入电压的90%时,驱动模块输出Vgate1来控制Q1与Q2开通,其中Q1与Q2的SOA及RDSON较小,能够承受较高的导通电流且导通损耗较小。以解决解决现阶段在e-fuse芯片只输出一个驱动时因受MOSFETSOA影响在大电流大容性负载应用场景受限的问题,且便于MOSFET选型。优选的,所述驱动模块包括比较器和MOSFETQ4,驱动模块包括VIN_2、VOUT、Vgate三个输入信号和一个输出信号Vgate_1;VIN_2为Q1,Q2,Q3的输入信号;VOUT为Q1,Q2,Q3的输出信号;VIN_2经分压电阻R1、R2得到电压V1并接到比较器的负端,VOUT接到比较器的正端,VIN_2经分压电阻R3、R4得到的电压为比较器提供电源。进一步优选的,R2=9R1。R2=9R1,因此,V1=90%VIN_2,系统启动时ADM1278输出的驱动信号控制Q3导通,则VOUT逐渐增加,当VOUT>V1,即VOUT>90%VIN_2时,比较器输出高电平信号驱动Q4导通,Vgate信号经过Q4得到Vgate_1用来驱动Q1与Q2导通,由于Q1与Q2的G极对地电容极小。因此,Q4几乎不会有inrushcurrent,可以选取较普通的MOSFET实现开关功能,因此利用该驱动模块可以实现在e-fuse芯片只输出一个驱动信号的条件下解决因受MOSFETSOA影响在大电流大容性负载应用场景受限的问题,且便于MOSFET选型。本专利技术的有益效果为:1、现有技术中,常用的ADM1278芯片只能输出一个MOSFET驱动信号,受mosfetSOA影响在大电流大容性负载应用场景受限,无法满足大电流大容性负载的要求;本专利技术在ADM1278保护电路基础上增加驱动模块与开关管Q3;其中Q3的SOA及RDSON较大主要用来承受启动时的inrushcurrent,Q1与Q2的SOA及RDSON较小用来导通较大的负载电流;当ADM1278输出驱动信号使Q3首先导通,当驱动模块检测到输出电压信号高于输入电压信号的90%时输出驱动信号开通Q1与Q2;保证在启动及运行阶段均有较好的工作性能。2、本专利技术电路结构简单,实现成本较低;便于mosfet选型。附图说明图1为现有技术中MOSFET的工作原理图;图2为现有技术中ADM1278搭配MOSFET设计的过流及过压保护电路,其中Rsense为精密电阻;图3为现有技术中两颗MOSFET并联应用的电路;图4为MOSFETSOA图;图5为实施例1所述的基于e-fuse芯片的保护电路示意图;图6为本专利技术所述驱动模块的电路图。具体实施方式下面结合实施例和说明书附图对本专利技术做进一步说明,但不限于此。术语说明:MOSFET:英文全称:Metal-Oxide-Semico本文档来自技高网
...

【技术保护点】
1.一种基于e-fuse芯片的保护电路,其特征在于,包括e-fuse芯片和三个并联设置的MOSFET;三个MOSFET分别为Q1、Q2、Q3;e-fuse芯片的GATE端口直接与Q3的G极连接,e-fuse芯片的GATE端口通过驱动模块与Q1、Q2的G极连接;三个并联设置的MOSFET的S极为保护电路的输出端。/n

【技术特征摘要】
1.一种基于e-fuse芯片的保护电路,其特征在于,包括e-fuse芯片和三个并联设置的MOSFET;三个MOSFET分别为Q1、Q2、Q3;e-fuse芯片的GATE端口直接与Q3的G极连接,e-fuse芯片的GATE端口通过驱动模块与Q1、Q2的G极连接;三个并联设置的MOSFET的S极为保护电路的输出端。


2.根据权利要求1所述的基于e-fuse芯片的保护电路,其特征在于,e-fuse芯片的GND端口接地,同时GND端口连接电容后与保护电路的输出端连接;保护电路的输入分别与e-fuse芯片的VCC端口和HS+端口连接;保护电路的输入还通过精密电阻与e-fuse芯片的HS-端口连接;e-fuse芯片的HS-端口与Q1的D极连接。


3.根据权利...

【专利技术属性】
技术研发人员:王健
申请(专利权)人:苏州浪潮智能科技有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1