一种微波电路制造技术

技术编号:21250932 阅读:36 留言:0更新日期:2019-06-01 09:09
本发明专利技术公开了一种微波电路,包括至少一组变频通道,每一组所述变频通道包括:初始模块,用于接收信号源,并输出初始信号;分路模块,接收所述初始信号并将其分成至少两路分路信号;混频模块,包括至少两个混频子模块,其中,每一所述混频子模块接收一所述分路信号和本振信号并将两者混频后,输出混频子信号;所有所述混频子模块接收的本振信号的频率均不相同,以使得所有所述混频子模块输出的混频子信号的频率均不同;第一级合路模块,将所有所述混频子信号合路,得到带宽大于所述初始信号的第一级混频信号。由于先分路再混频后合路,使得第一级混频信号的分辨率与信号源的分辨率相同,且避免了幅相失真的问题。

A Microwave Circuit

The invention discloses a microwave circuit, which comprises at least one set of frequency conversion channels, each set of which includes: an initial module for receiving signal sources and outputting initial signals; a shunting module for receiving the initial signals and dividing them into at least two shunting signals; and a mixing module, including at least two mixing sub-modules, in which each of the mixing sub-modules receives one. After mixing the shunt signal and the local oscillator signal, the mixer sub-signal is output; the frequency of the local oscillator signal received by all the mixer sub-module is different, so that the frequency of the mixer sub-signal output by all the mixer sub-module is different; the first stage combining module combines all the mixer sub-signals to obtain the first stage mixing with a bandwidth greater than the initial signal. Frequency signal. The resolution of the first stage mixing signal is the same as that of the signal source, and the problem of amplitude and phase distortion is avoided.

【技术实现步骤摘要】
一种微波电路
本专利技术涉及微波生成领域,尤其涉及一种微波电路。
技术介绍
随着频率合成技术的发展,数字直接频率合成(DirectDigitalSynthesizer,DDS)成为大瞬时带宽信号的生成关键技术之一,但全数字DDS结构具有高杂散、高谐波和频率上限低的缺陷,不能满足大瞬时带宽信号生成的实际需求。为此,技术人员对基于DDS的大瞬时带宽信号进行加倍频,以扩展信号带宽并提高信号的中心频率。然而,多次倍频导致所产生的信号幅相失真且频率分辨率降低。
技术实现思路
为了解决上述问题,本专利技术提供一种微波电路。本专利技术的微波电路,包括包括至少一组变频通道,每一组所述变频通道包括:初始模块,用于接收信号源,并输出初始信号;分路模块,接收所述初始信号并将其分成至少两路分路信号;混频模块,包括至少两个混频子模块,其中,每一所述混频子模块接收一所述分路信号和本振信号并将两者混频后,输出混频子信号;所有所述混频子模块接收的本振信号的频率均不相同,以使得所有所述混频子模块输出的混频子信号的频率均不同;第一级合路模块,将所有所述混频子信号合路,得到带宽大于所述初始信号的第一级混频信号。上述的微波电路,所述初始模块包括信号源端口、初始本振信号端口和初始混频器,所述信号源端口用于接收信号源,所述初始本振信号端口用于接收初始本振信号,所述初始混频器用于对所述信号源和所述初始本振信号进行混频,并输出初始信号。上述的微波电路,所述初始模块中,所述初始混频器的数量为至少两个且依次串联设置,每一所述初始混频器输出初始子信号,所述初始本振信号端口的数量为至少两个,且分别连接至少两个所述初始混频器;自所述信号源至所述分路模块之间,所述信号源、所述至少两个初始子信号以及所述初始信号的频率递增。上述的微波电路,每一所述初始混频器的输出端均连接有滤波器;和/或所述初始混频器为减法混频器;和/或所述初始本振信号端口为射频连接器。上述的微波电路,所述变频通道的数量为至少两组,所述微波电路还包括:第二级合路模块,所述第二级合路模块连接所述至少两个第一级合路模块,以接收至少两路所述第一级混频信号并将其合路输出第二级混频信号。上述的微波电路,每一所述变频通道中的所有所述混频子模块接收的本振信号的频率构成等差数列,所有所述变频通道中的所有所述混频子模块接收的本振信号的频率构成所述等差数列,且所述等差数列的等差值等于所述信号源或所述初始信号的带宽。上述的微波电路,所述信号源或所述初始信号的带宽为0.5至2GHz。上述的微波电路,所述信号源或所述初始信号的带宽为1GHz;每一所述混频模块中的混频子模块的数量为3,所述第一级混频信号的带宽为3GHz;所述变频通道的数量为2,所述第二即混频信号的带宽为6GHz。上述的微波电路,每一所述混频子模块包括第一输入端、第二输入端、输出端和子混频器,所述第一输入端连接所述分路模块的一个输出端,所述第二输入端用于接收本振信号,所述子混频器将所述分路信号和所述本振信号混频,并输出混频子信号。上述的微波电路,每一所述子混频器的输出端均连接有滤波器;所述子混频器为减法混频器;所述第二输入端为射频连接器。本专利技术的微波电路,将接收到的初始信号分路后进行混频,得到频率不同的混频子信号后,将至少两个混频子信号合路,得到带宽大于初始信号的第一级混频信号。由于先分路再混频后合路,使得第一级混频信号的分辨率与信号源的分辨率相同,且避免了幅相失真的问题。附图说明此处所说明的附图用来提供对本专利技术的进一步理解,构成本专利技术的一部分,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中:图1为本专利技术实施例中微波电路的模块图;图2为本专利技术实施例中微波电路的原理框图;图3为图1中多组变频通道共用信号源端口的初始模块的电路原理图;图4为图1中变频通道(1)中分路模块、混频模块和第一级合路模块的电路原理图;图5为图1中变频通道(2)中分路模块、混频模块和第一级合路模块的电路原理图;图6为图1中第二级合路模块的电路原理图。附图标记:100-微波电路;10-变频通道;11-初始模块;12-分路模块;13-混频模块;14-第一级合路模块;20-第二级合路模块。具体实施方式为使本专利技术的目的、技术方案和优点更加清楚,下面将结合本专利技术具体实施例及相应的附图对本专利技术技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。本专利技术提供的微波电路100,包括至少一组变频通道10。每一组变频通道10可以包括:初始模块11、分路模块12、混频模块13和第一级合路模块14。初始模块11用于接收信号源,并输出初始信号。分路模块12接收初始信号,将初始信号分成至少两路分路信号。分路模块12可以为分路器。混频模块13包括至少两个混频子模块,每个混频模块13接收分路信号和本振信号并将两者混频后,输出混频子信号。在同一组变频通道10中,所有的混频子模块接收的本振信号的频率均不相同,以使得所有混频子模块输出的混频子信号的频率均不同。第一级合路模块14将所有混频子信号合路,得到带宽大于初始信号的第一级混频信号。由此,本专利技术实施例的微波电路100从小带宽的信号源中得到较大带宽的第一级混频信号。而且微波电路100中先分路再混频后合路,使得第一级混频信号的分辨率与信号源的分辨率相同,且避免了幅相失真和分辨率降低的问题。初始模块11可以包括信号源端口、初始本振信号端口和初始混频器。信号源端口用于接收信号源,初始本振信号端口用于接收初始本振信号,初始混频器对信号元和初始本振信号进行混频,并输出初始信号。初始模块11中,可以只包括一个初始本振信号端口和一个初始混频器。但是,为了尽量避免信号源经过初始模块11后输出的初始信号混杂失真,初始模块11中可以包括至少两个初始混频器和至少两个初始本振信号端口。其中,至少两个初始混频器依次串联,每一初始混频器连接以初始本振信号端口且输出一初始子信号。自信号源到分路模块12之间,信号源、至少两个初始子信号以及初始信号的频率递增。第一级混频信号的频率与信号源的频率、初始本振信号、本振信号和混频器的组合种类相关。第二级混频信号的频率与所有第一级混频信号的频率相关。信号源可以是由DDS生产的基带信号,其频率可以为0.1-1.1GHz,当然也可以为其他频率区间。初始模块11中还可以包括设置于信号源端口和初始混频器之间的放大器,以将信号源放大。具体的,放大器可以为射频放大器或其他类型的放大器。作为变形,多组变频通道10的信号源端口可以共用,多组变频通道10具有一个信号源端口,放大器可以为分路放大器,以对信号放大后分路到至少两个初始混频器中。初始模块11中,最靠近分路模块12的初始混频器输出的初始子信号即为初始模块11输出的初始信号。为了减小混频后初始信号幅相失真,在每一个初始混频器的输出端均连接有滤波器。使得初始子信号滤波后再进入下一初始混频器中混频或进入分路模块12中进行分路。当然,初始模块11中的初始混频器的数量也可以为3个、4个等等。上述初始混频器为减法混频器。当然,作为变形,也可以为加法混频器或其他本文档来自技高网...

【技术保护点】
1.一种微波电路,其特征在于,包括至少一组变频通道,每一组所述变频通道包括:初始模块,用于接收信号源,并输出初始信号;分路模块,接收所述初始信号并将其分成至少两路分路信号;混频模块,包括至少两个混频子模块,其中,每一所述混频子模块接收一所述分路信号和本振信号并将两者混频后,输出混频子信号;所有所述混频子模块接收的本振信号的频率均不相同,以使得所有所述混频子模块输出的混频子信号的频率均不同;第一级合路模块,将所有所述混频子信号合路,得到带宽大于所述初始信号的第一级混频信号。

【技术特征摘要】
1.一种微波电路,其特征在于,包括至少一组变频通道,每一组所述变频通道包括:初始模块,用于接收信号源,并输出初始信号;分路模块,接收所述初始信号并将其分成至少两路分路信号;混频模块,包括至少两个混频子模块,其中,每一所述混频子模块接收一所述分路信号和本振信号并将两者混频后,输出混频子信号;所有所述混频子模块接收的本振信号的频率均不相同,以使得所有所述混频子模块输出的混频子信号的频率均不同;第一级合路模块,将所有所述混频子信号合路,得到带宽大于所述初始信号的第一级混频信号。2.根据权利要求1所述的微波电路,其特征在于,所述初始模块包括信号源端口、初始本振信号端口和初始混频器,所述信号源端口用于接收信号源,所述初始本振信号端口用于接收初始本振信号,所述初始混频器用于对所述信号源和所述初始本振信号进行混频,并输出初始信号。3.根据权利要求2所述的微波电路,其特征在于,所述初始模块中,所述初始混频器的数量为至少两个且依次串联设置,每一所述初始混频器输出初始子信号,所述初始本振信号端口的数量为至少两个,且分别连接至少两个所述初始混频器;自所述信号源至所述分路模块之间,所述信号源、所述至少两个初始子信号以及所述初始信号的频率递增。4.根据权利要求3所述的微波电路,其特征在于,每一所述初始混频器的输出端均连接有滤波器;和/或所述初始混频器为减法混频器;和/或所述初始本振信号端口为射频连接...

【专利技术属性】
技术研发人员:朱自谦
申请(专利权)人:无锡思恩电子科技有限公司
类型:发明
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1