一种便于芯片测试的集成电路版图结构制造技术

技术编号:19348819 阅读:19 留言:0更新日期:2018-11-07 16:21
本发明专利技术提供一种便于芯片测试的集成电路版图结构,包括一个可供切割的金属连接体103、预置金属层和预置顶层金属层,预置顶层金属层和预置金属层间具有导通预置顶层金属层与预置金属层的金属连接线,而该金属连接线包括主信号线与预设数量的待验证测试信号线;所述待验证测试信号线所在的预置顶层金属层105与金属连接体103的一端与存在物理接触,所述主信号线所在的预置顶层金属层101与金属连接体103的另一端与也存在物理接触,用于在聚焦离子束切割金属连接体103以结束待验证测试信号线A与所述主信号线的连接关系后,再通过聚焦离子束的实验方法连接到指定的新的所述待验证测试信号线所在的预置顶层金属层。

【技术实现步骤摘要】
一种便于芯片测试的集成电路版图结构
本专利技术涉及一种半导体设计和制造技术,尤其涉及一种便于芯片测试的集成电路版图结构。
技术介绍
随着集成电路技术的发展和繁荣,集成电路芯片设计复杂度和生产的周期不断缩短,对芯片设计的验证要求越来越高。在芯片版图设计时,不仅要考虑保持内部敏感信号的走线质量,也要着重考虑芯片debug结构设计以及后期改版的要求,在不额外增加芯片的面积的同时也节约成本。芯片制造技术的发展,内部的元器件密度越来越大,连接的复杂度也越来越高,芯片验证某项技术参数和分析出现bug时的相关信号的难度和成本也越来越大。随着新的验证技术方法(如聚焦离子束FIB(focusedionbeam)实验技术)的出现,对版图布线结构也提出了新的可能。现有的技术手段中,有以下方法:(1)在原有电路结构的基础上额外增加器件,使得信号可以被切换选择,但此种方法缺点增加了冗余的电路结构,增加了芯片的面积,同时也增加了版图的布局难度;(2)在信号上设置探针版图结构,但此方法需要使用测试机台来观测信号,增加测试成本以及额外的探针版图面积,同时探针压力也有损害芯片的风险。
技术实现思路
本专利技术提供一种便于芯片测试的集成电路版图结构,如下:一种便于芯片测试的集成电路版图结构,包括预置金属层和预置顶层金属层,其中,预置金属层是所述集成电路版图结构中的金属互连层中除了预置顶层金属层之外的任意金属层;预置顶层金属层和预置金属层间具有导通预置顶层金属层与预置金属层的金属连接线,所述金属连接线包括主信号线与预设数量的待验证测试信号线;其中,主信号线所在的所述预置顶层金属层与预设数量的待验证测试信号线所在的所述预置顶层金属层分别位于不同位置;所述集成电路版图结构还包括一个可供切割的金属连接体,其中,该金属连接体是用于连接导通主信号和待验证测试信号的金属互连层;所述待验证测试信号线所在的预置顶层金属层与该金属连接体的一端与存在物理接触,所述主信号线所在的预置顶层金属层与该金属连接体的另一端与也存在物理接触,用于在聚焦离子束切割该金属连接体以结束所述待验证测试信号线与所述主信号线的连接关系后,再通过聚焦离子束的实验方法连接到指定的新的所述待验证测试信号线所在的预置顶层金属层。进一步地,所述金属连接体的走线长度大于3微米,且其与同一金属互连层中相邻的金属层的间距大于2微米;其中,所述金属层包括所述主信号线所在的预置顶层金属层和所述待验证测试信号线所在的预置顶层金属层。进一步地,所述待验证测试信号线所在的预置顶层金属层,用于根据芯片版图结构中的待测试信号流向,使用所述聚焦离子束的实验方法搭接到所述主信号线所在的预置顶层金属层。进一步地,所述主信号线所在的预置顶层金属层,用于根据芯片版图结构中的待测试信号流向,使用所述聚焦离子束的实验方法连接到指定的一个所述待验证测试信号线所在的预置顶层金属层。进一步地,还包括通孔,该通孔是为实现所述预置顶层金属层与所述预置金属层导通而通过所述预置顶层金属层与所述预置金属层之间的介质层开设形成的。本专利技术的有益效果是,利用现有金属层布线,不需要增加基于探针信号验证处理版图模块,从而简化电路复杂度;本专利技术实施例是通过FIB实验对金属互连层做切割、连接处理,从而改变预留的布线顶层金属层的位置连接关系,达到与通过修改掩模板重新流片相同的性能和效果。这一技术方案对芯片进行修改可以降低开发成本,缩短研发周期,还可以对设计修改进行事先验证,提高验证实验成功率,缩短debug实验时间。附图说明图1为本专利技术实施例提供的一种便于芯片测试的集成电路版图结构示意图;图2为本专利技术实施例一提供的金属连接体被FIB技术切割处理后的集成电路版图结构示意图;图3为本专利技术实施例二提供的一种待验证测试信号线通过FIB技术处理搭接到主信号线的集成电路版图结构示意图;图4为本专利技术实施例三提供的一种主信号线通过FIB技术处理连接到待验证测试信号线的集成电路版图结构示意图。具体实施方式本专利技术实施例的目的在于提供一种便于芯片测试的集成电路版图结构,有利于使用聚焦离子束FIB(focusedionbeam)实验技术对金属层进行切割处理,从而实现快速芯片电路验证。以下结合具体实施例对本专利技术具体实施例进行详细描述:由图1所示,所述集成电路版图结构中包括预置金属层110、预置金属层107、预置金属层111和预置金属层102,前述预置金属层可以是位于不同的金属互连层的顶层金属层或非顶层金属层,还可以是同一金属互连层的非顶层金属层,所述集成电路版图结构中的待验证测试信号走线都位于前述预置金属层。所述集成电路版图结构还包括预置顶层金属层101、预置顶层金属层109、预置顶层金属层105和预置顶层金属层108,前述预置顶层金属层可以是位于不同的金属互连层的顶层金属层或同一金属互连层的顶层金属层。所述预置顶层金属层和所述预置金属层间具有导通所述预置顶层金属层与所述预置金属层的金属连接线,所述金属连接线包括主信号线与预设数量的待验证测试信号线,主信号线所在的所述预置顶层金属层与预设数量的待验证测试信号线所在的所述预置顶层金属层的摆放位置不同。预置金属层102和预置顶层金属层101间具有导通预置金属层102和预置顶层金属层101的主信号线,预置金属层107和预置顶层金属层105间具有导通预置金属层107和预置顶层金属层105的一个待验证测试信号线,预置金属层110和预置顶层金属层108间具有导通预置金属层110和预置顶层金属层108的另一个待验证测试信号线,另外,预置金属层111和预置顶层金属层109间具有导通预置金属层111和预置顶层金属层109的一个待验证测试信号线。如图1所示,所述集成电路版图结构还包括一个可供切割的金属连接体103,金属连接体103是一种用于连接导通主信号线和待验证测试信号线的金属互连层。所述待验证测试信号线所在的预置顶层金属层101与金属连接体103的一端与存在物理接触,所述主信号线所在的预置顶层金属层101与金属连接体103的另一端与也存在物理接触。需要说明的是,如图1所示,所述集成电路版图结构通过所述主信号线输出待验证测试信号线A完成与预置顶层金属层105导通连接的预置金属层107上的待验证测试信号线A的测试工作。其中待验证测试信号线A所对应的信号从预置金属层107流入。具体地,金属连接体103的走线长度大于3微米,且其与同一金属互连层中相邻的金属层的间距大于2微米;其中,所述金属层包括所述主信号线所在的预置顶层金属层和所述待验证测试信号线所在的预置顶层金属层。预置顶层金属层101、预置顶层金属层108、预置顶层金属层106和预置顶层金属层109彼此之间的间距大于2微米,且预置金属层102、预置金属层107、预置金属层110和预置金属层111彼此之间的间距也大于2微米。需要说明的是,所述金属连接体103的走线长度距离,还是其与同一金属互连层中相邻的金属层的间距,它们的距离数值不能设置过小,因为在所述金属连接体103的走线长度距离过小或其与同一金属互连层中相邻的金属层的间距过小的情况下,不利于使用聚焦离子束的方法对所述集成电路版图结构内的相关金属层进行切割并重新连接操作,如强行操作则损坏主信号,造成测试不稳定,影响集成电路的功能。作为本专利技术实施例一本文档来自技高网...

【技术保护点】
1.一种便于芯片测试的集成电路版图结构,包括预置金属层和预置顶层金属层,其中,预置金属层是所述集成电路版图结构中的金属互连层中除了预置顶层金属层之外的任意金属层;预置顶层金属层和预置金属层间具有导通预置顶层金属层与预置金属层的金属连接线,其特征在于,所述金属连接线包括主信号线与预设数量的待验证测试信号线;其中,主信号线所在的所述预置顶层金属层与预设数量的待验证测试信号线所在的所述预置顶层金属层分别位于不同位置;所述集成电路版图结构还包括一个可供切割的金属连接体,其中,该金属连接体是用于连接导通主信号和待验证测试信号的金属互连层;所述待验证测试信号线所在的预置顶层金属层与该金属连接体的一端与存在物理接触,所述主信号线所在的预置顶层金属层与该金属连接体的另一端与也存在物理接触,用于在聚焦离子束切割该金属连接体以结束所述待验证测试信号线与所述主信号线的连接关系后,再通过聚焦离子束的实验方法连接到指定的新的所述待验证测试信号线所在的预置顶层金属层。

【技术特征摘要】
1.一种便于芯片测试的集成电路版图结构,包括预置金属层和预置顶层金属层,其中,预置金属层是所述集成电路版图结构中的金属互连层中除了预置顶层金属层之外的任意金属层;预置顶层金属层和预置金属层间具有导通预置顶层金属层与预置金属层的金属连接线,其特征在于,所述金属连接线包括主信号线与预设数量的待验证测试信号线;其中,主信号线所在的所述预置顶层金属层与预设数量的待验证测试信号线所在的所述预置顶层金属层分别位于不同位置;所述集成电路版图结构还包括一个可供切割的金属连接体,其中,该金属连接体是用于连接导通主信号和待验证测试信号的金属互连层;所述待验证测试信号线所在的预置顶层金属层与该金属连接体的一端与存在物理接触,所述主信号线所在的预置顶层金属层与该金属连接体的另一端与也存在物理接触,用于在聚焦离子束切割该金属连接体以结束所述待验证测试信号线与所述主信号线的连接关系后,再通过聚焦离子束的实验方法连接到指定的新的所述待验证测试信号线所在的预置...

【专利技术属性】
技术研发人员:刘志明
申请(专利权)人:珠海市一微半导体有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1