放大器及使用其的半导体装置制造方法及图纸

技术编号:19241107 阅读:17 留言:0更新日期:2018-10-24 04:22
一种放大器可以包括:差分对电路,其被配置为根据第一输入信号和第二输入信号来产生输出信号;多个电流吸收器,其耦接在接地端子与差分对电路之间;以及反馈电路,其被配置为感测输出信号的电平并产生反馈信号。多个电流吸收器中的至少一个根据反馈信号来控制。

【技术实现步骤摘要】
放大器及使用其的半导体装置相关申请的交叉引用本申请要求2017年4月10日向韩国知识产权局提交的申请号为10-2017-0045944的韩国专利申请的优先权,其全部内容通过引用合并于此。
各种实施例总体而言涉及一种半导体电路,更具体地,涉及一种放大器及使用其的半导体装置。
技术介绍
半导体装置可以包括被配置为将输入信号放大到半导体装置中可识别的电平的放大器。放大器可以被应用到缓冲器,例如输入/输出缓冲器,并且通过放大具有相反相位的差分信号(以下,称作为差分输入信号)或伪差分信号(以下,称作为伪差分输入信号)来产生输出信号,该差分信号或伪差分信号中一个具有固定电平,而另一个电平变化。因此,由于放大器使用差分输入信号或伪差分输入信号来操作,所以共模范围、共模抑制比(CMRR)等可以用作影响放大器性能的重要因素。
技术实现思路
各种实施例涉及具有改进的操作性能的放大器及使用其的半导体装置。在一个实施例中,一种放大器可以包括:差分对电路,其被配置为根据第一输入信号和第二输入信号来产生输出信号;多个电流吸收器,其耦接在接地端子与差分对电路之间;以及反馈电路,其被配置为感测输出信号的电平并产生反馈信号。可以根据反馈信号来控制多个电流吸收器中的至少一个。在一个实施例中,一种半导体装置可以包括:多个数据输入/输出端子;多个缓冲器,其耦接至相应的数据输入/输出端子;以及反馈电路,其被配置为感测多个缓冲器的任意一个输出信号的电平并产生反馈信号。可以根据反馈信号来控制多个缓冲器中的每个缓冲器的多个电流吸收器中的至少一个。附图说明图1是示出根据一个实施例的放大器10的配置的示图。图2是示出根据一个实施例的伪差分放大器10-1的配置的示图。图3是示出图2中的放大器10-1的电路配置的示例的示图。图4是示出根据一个实施例的差分放大器10-2的配置的示图。图5是示出图4的共模感测电路301的配置的示例的示图。图6是示出根据另一个实施例的放大器20的配置的示图。图7是示出根据一个实施例的半导体装置31的配置的示图。图8是示出根据另一个实施例的半导体装置32的配置的示图。具体实施方式在下文中,将参照附图详细地描述本公开的实施例。如图1所示,根据一个实施例的放大器10可以包括放大器电路11和反馈电路(CMFB)107。放大器电路11可以包括:差分对电路(差分对)101、第一负载(负载1)102、第二负载(负载2)108、第一电流吸收器(尾部1)103和第二电流吸收器(尾部2)109。差分对电路101可以根据第一输入信号IN和第二输入信号INB或REF中的至少一个而产生第一输出信号OUT和第二输出信号OUTB中的至少一个。根据一个实施例的放大器10可以根据输入信号而具有彼此不同的差分类型配置和伪差分类型配置中的任意一个。例如,在第二输入信号是具有与第一输入信号IN的相位相反变化的相位的信号INB的情况下,放大器10可以具有差分类型配置。在第二输入信号INB是固定为恒定电平的参考电压REF的情况下,放大器10可以具有伪差分类型配置。第一负载102和第二负载108可以在电源端子与差分对电路101之间彼此并联耦接。耦接在接地端子与差分对电路101之间的第一电流吸收器103和第二电流吸收器109可以彼此并联耦接。可以根据使能信号EN来使能第一电流吸收器103。使能信号EN可以具有固定的电压电平,例如与电源电压电平VDD相同的电压电平。因此,当放大器10被使能时,可以根据具有固定电平的电压来控制多个电流吸收器103和109中的任意一个。可以根据反馈信号VCMFB来调整第二负载108和第二电流吸收器109中的至少一个的电流驱动力。反馈电路107可以被设计为以共模反馈方式来操作。反馈电路107可以感测第一输出信号OUT和第二输出信号OUTB中的任意一个电平,并改变反馈信号VCMFB的电压电平,以及反馈电路107产生反馈信号VCMFB。反馈电路107可以被设计为使得根据放大器10是否具有差分类型配置或伪差分类型配置,而以不同的方式来操作。在一个实施例中,第二电流吸收器109的电流驱动力和第二负载108的电流驱动力也被调整为对应于输出电压,从而可以降低共模抑制比(CMRR)的损耗,并且低电压操作是可能的。反馈电路107可以根据放大器10是否具有差分类型配置或伪差分类型配置而直接或间接感测第一输出信号OUT和第二输出信号OUTB中的任意一个的电平,例如第一输出信号OUT的电平,从而改变反馈信号VCMFB的电压电平。将参考图2至图5来描述该操作。如图2所示,根据一个实施例的伪差分放大器10-1可以包括放大器电路11和反馈电路107-1。放大器电路11可以具有与图1的放大器电路11相同的配置。反馈电路107-1可以被配置为间接感测第一输出信号OUT的电平并改变反馈信号VCMFB的电压电平。反馈电路107-1可以包括复制电路201和运算放大器(OPA)202。这里,描述了复制电路201的输出可以被直接用于传送反馈信号VCMFB而运算放大器202可以被另外用于稳定反馈信号VCMFB的示例。复制电路201可以通过复制放大器电路11来配置。运算放大器202可以通过根据偏置电压VB放大复制电路201的输出电压来产生反馈信号VCMFB。伪差分放大器10-1可以具有如图3所示的电路配置。差分对电路101可以包括第一晶体管111和第二晶体管112。第一晶体管111可以通过其栅极端子接收第二输入信号,即参考电压REF。第二晶体管112可以通过其栅极端子接收第一输入信号IN。第一负载102可以包括第三晶体管121和第四晶体管122。在第三晶体管121中,其源极端子可以与电源端子耦接,并且其漏极端子可以与第一晶体管111的源极端子耦接。在第四晶体管122中,其源极端子可以与电源端子耦接,并且其漏极端子可以与第二晶体管112的源极端子耦接。第三晶体管121和第四晶体管122的栅极端子可以与第一输出信号(OUT)端子共同耦接。第二负载108还可以包括第五晶体管至第八晶体管131、132、141和142。第五晶体管131和第六晶体管132可以被配置为作为负载工作。第五晶体管131和第六晶体管132可以与第一晶体管111和第二晶体管112耦接,该第一晶体管111和第二晶体管112与第三晶体管121和第四晶体管122并联。第七晶体管141和第八晶体管142可以被配置为根据反馈信号VCMFB来形成从电源端子到第五晶体管131和第六晶体管132的电流路径。第一电流吸收器103可以由如下的晶体管形成,该晶体管耦接在接地端子与差分对电路101之间,并且响应于使能信号EN而被使能。第二电流吸收器109可以由如下的晶体管形成,该晶体管与在接地端子与差分对电路101之间的第一电流吸收器103并联耦接,并且响应于反馈信号VCMFB而被操作。这里,构成第一负载102的晶体管可以被设计成与构成第二负载108的晶体管在尺寸上不同,从而其基本电流驱动力可以被设定为不同的值,并且可以响应于反馈信号VCMFB而另外调整第二负载108的电流驱动力。第一电流吸收器103和第二电流吸收器109也可以被设计为在其晶体管的尺寸上彼此不同,从而其基本电流驱动力可以被设定为不同的值,并且可以响应于反馈信号VCMFB而另外调整本文档来自技高网...

【技术保护点】
1.一种放大器,其包括:差分对电路,其被配置为根据第一输入信号和第二输入信号来产生输出信号;多个电流吸收器,其耦接在接地端子与差分对电路之间;以及反馈电路,其被配置为感测输出信号的电平并产生反馈信号,其中,根据反馈信号来控制所述多个电流吸收器中的至少一个。

【技术特征摘要】
2017.04.10 KR 10-2017-00459441.一种放大器,其包括:差分对电路,其被配置为根据第一输入信号和第二输入信号来产生输出信号;多个电流吸收器,其耦接在接地端子与差分对电路之间;以及反馈电路,其被配置为感测输出信号的电平并产生反馈信号,其中,根据反馈信号来控制所述多个电流吸收器中的至少一个。2.根据权利要求1所述的放大器,其中,当放大器被使能时,根据具有固定电平的电压来控制所述多个电流吸收器中的任一个。3.根据权利要求1所述的放大器,其中,所述多个电流吸收器被配置为具有不同的电流驱动力。4.根据权利要求1所述的放大器,还包括:多个负载,其耦接在电源端子与差分对电路之间。5.根据权利要求4所述的放大器,其中,所述多个负载中的至少一个根据反馈信号来控制。6.根据权利要求4所述的放大器,其中,所述多个负载被配置为具有不同的电流驱动力。7.根据权利要求1所述的放大器,其中,第一输入信号和第二输入信号中的任意一个是参考电压,以及其中,反馈电路包括分配电阻,并且被配置为根据通过使用分配电阻分配输出信号的电压电平而形成的分配电压来产生反馈信号。8.根据权利要求1所述的放大器,其中,第一输入信号和第二输入信号是具有相反相位的差分输入信号,以及其中,反馈电路是通过复制差分对电路和所述多个负载而形成的复制电路,并且被配置为根据复制电路的输出电压来产生反馈信号。9.根据权利要求8所述的放大器,其中,反馈电路还包括运算放大器,其被配置为根据偏置电压和复制电路的输出来产生反馈信号。10.根据权利要求1所述的放大器,还包括:模拟数字转换器,其被配置为通过将反馈信号转换为数字信号来产生码信号,其中,根据码信号来控制所述多个电流吸收器中的至少一个。11.一种半导体装置,其包括:多个数据输入/输出端子;多个缓冲器,其耦接至相应的数据输入/输出端子;以及反馈电路,其被配置为感测所述多个缓冲器中的任意一个输出信号的电平并产生反馈信号,其中,所述多个缓冲器中的每个缓冲器的多个电流吸收器中的至少一个根据反馈信号来控制。12.根据权利要求11所述的半...

【专利技术属性】
技术研发人员:金东铉崔恩志郑尧韩姜舜求姜宇珍宋清基李贤培黄泰镇
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:韩国,KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1