使用感测电路进行奇偶确定的设备及方法技术

技术编号:16048905 阅读:30 留言:0更新日期:2017-08-20 08:36
本发明专利技术包含与使用感测电路进行奇偶确定有关的设备及方法。一种实例性方法可包含使用感测电路通过在不经由输入/输出线传送来自阵列的数据的情况下确定奇偶值而保护存储于耦合到所述阵列的感测线的相应若干个存储器单元中的若干个数据值,所述奇偶值对应于所述若干个数据值。例如,可通过若干个XOR操作确定所述奇偶值。所述方法可包含将所述奇偶值存储于耦合到所述感测线的另一存储器单元中。

【技术实现步骤摘要】
【国外来华专利技术】使用感测电路进行奇偶确定的设备及方法
本专利技术一般来说涉及半导体存储器及方法,且更特定来说,涉及与使用感测电路进行奇偶确定(例如,计算)有关的设备及方法。
技术介绍
存储器装置通常经提供作为计算机或其它电子系统中的内部半导体集成电路。存在包含易失性及非易失性存储器的许多不同类型的存储器。易失性存储器可需要电力来维持其数据(例如,主机数据、错误数据等)且包含随机存取存储器(RAM)、动态随机存取存储器(DRAM)、静态随机存取存储器(SRAM)、同步动态随机存取存储器(SDRAM)及晶闸管随机存取存储器(TRAM)以及其它。非易失性存储器可通过在未被供电时保持所存储数据而提供持久数据且可包含NAND快闪存储器、NOR快闪存储器及电阻可变存储器,例如相变随机存取存储器(PCRAM)、电阻式随机存取存储器(RRAM)及磁阻式随机存取存储器(MRAM),例如自旋力矩转移随机存取存储器(STTRAM)以及其它。电子系统通常包含可检索及执行指令且将所执行指令的结果存储到适合位置的若干个处理资源(例如,一或多个处理器)。处理器可包括(举例来说)可用于通过对数据(例如,一或多个操作数)执行例如AN本文档来自技高网...
使用感测电路进行奇偶确定的设备及方法

【技术保护点】
一种方法,其包括:经由在不经由输入/输出I/O线传送来自阵列的数据的情况下确定的奇偶值来保护存储于耦合到所述阵列的感测线的相应若干个存储器单元中的若干个数据值,所述奇偶值对应于所述若干个数据值;及将所述奇偶值存储于耦合到所述感测线的另一存储器单元中。

【技术特征摘要】
【国外来华专利技术】2014.06.05 US 62/008,035;2015.05.15 US 14/713,7241.一种方法,其包括:经由在不经由输入/输出I/O线传送来自阵列的数据的情况下确定的奇偶值来保护存储于耦合到所述阵列的感测线的相应若干个存储器单元中的若干个数据值,所述奇偶值对应于所述若干个数据值;及将所述奇偶值存储于耦合到所述感测线的另一存储器单元中。2.根据权利要求1所述的方法,其中保护所述若干个数据值包括:使用感测电路对存储于所述相应若干个存储器单元中的所述若干个数据值执行互斥或XOR操作以确定所述奇偶值。3.根据权利要求2所述的方法,其中在不经由I/O线传送来自所述阵列的数据的情况下执行所述XOR操作包括:在不执行感测线地址存取的情况下执行所述XOR操作。4.根据权利要求1所述的方法,其进一步包括响应于经更新数据被写入到所述若干个存储器单元中的特定存储器单元而更新所述奇偶值。5.根据权利要求4所述的方法,其中更新所述奇偶值包含:从所述奇偶值确定移除存储于所述特定存储器单元中的所述数据值。6.根据权利要求5所述的方法,其中从所述奇偶值确定移除存储于所述特定存储器单元中的所述数据值包括:感测存储于所述特定存储器单元中的所述数据值;对存储于所述特定存储器单元中的所述数据值及所述奇偶值执行XOR操作以获得经更新奇偶值;及将所述经更新奇偶值存储于所述另一存储器单元中。7.根据权利要求6所述的方法,其进一步包括响应于所述经更新数据被写入到所述特定存储器单元,通过以下操作而包含所述经更新数据对所述经更新奇偶值的影响:对所述经更新数据及所述经更新奇偶值执行XOR操作以获得新更新的奇偶值;及将所述新更新的奇偶值存储于所述另一存储器单元中。8.根据权利要求1到7中任一权利要求所述的方法,其进一步包括在计算事务期间延迟向所述相应若干个存储器单元写入直到所述计算事务已完成为止。9.根据权利要求1到7中任一权利要求所述的方法,其进一步包括恢复存储于所述相应若干个存储器单元中的特定存储器单元中的被确定为含有错误的数据。10.根据权利要求9所述的方法,其中恢复存储于所述特定存储器单元中的数据进一步包括:对存储于除所述特定存储器单元之外的所述相应若干个存储器单元中的数据值及所述奇偶值执行额外XOR操作。11.根据权利要求10所述的方法,其中恢复存储于所述特定存储器单元中的数据进一步包括:将来自所述额外XOR操作的结果存储于所述特定存储器单元中。12.根据权利要求9所述的方法,其中恢复存储于所述特定存储器单元中的数据进一步包括:在计算事务期间检测所述错误且在重新开始所述计算事务之前恢复所述数据。13.根据权利要求2到3中任一权利要求所述的方法,其中执行XOR操作包括:对存储于所述若干个存储器单元中的耦合到第一存取线的存储器单元中的数据值及存储于所述若干个存储器单元中的耦合到第二存取线的存储器单元中的数据值执行第一XOR操作。14.根据权利要求13所述的方法,其中执行XOR操作包括:对所述第一XOR操作的结果及存储于所述若干个存储器单元中的耦合到第三存取线的存储器单元中的数据值执行第二XOR操作。15.根据权利要求14所述的方法,其包括对来自前面的XOR操作的先前结果及存储于耦合到后续存取线的后续存储器单元中的后续数据值执行后续对应XOR操作。16.一种设备,其包括:存储器单元阵列,其包括多个感测线,每一感测线耦合到对应感测电路且具有耦合到其的若干个存储器单元,其中所述若干个存储器单元中的每一者耦合到相应若干个存取线中的一者;且其中所述感测电路可操作以:在不经由输入/输出I/O线传送来自所述阵列的数据的情况下,在逐感测线基础上,对存储于耦合到特定感测线的所述若干个存储器单元中的数据值执行若干个互斥或XOR操作,以确定对应于存储于所述相应多个感测线的所述存储器单元中的所述数据的奇偶值;及将所述经确定奇偶值存储于耦合到所述相应感测线的额外存储器单元中。17.根据权利要求16所述的设备,其中所述设备包含经配置以将控制信号提供到所述感测电路以执行所述若干个XOR操作的控制器。18.根据权利要求17所述的设备,其中对应于所述相应多个感测线的所述感测电路各自包括感测放大器及计算组件,且其中所述多个感测线各自具有也耦合到所述对应感测放大器且耦合到所述对应计算组件的对应互补感测线。19.根据权利要求16所述的设备,其中耦合到所述相应感测线的所述额外存储器单元耦合到同一存取线。20.根据权利要求16到19中任一权利要求所述的设备,其中所述感测电路经操作以:对所述数据值执行第一AND操作;对所述数据值执行反转操作;对所述数据值执行OR操作;及对来自所述第一AND操作的结果及来自所述OR操作的结果执行第二AND操作。21.一种设备,其包括:阵列,其将数据存储于耦合到感测线的若干个存储器单元中的每一者中;感测电路,其耦合到所述感测线且可操作以:在不启用对应于所述感测电路的解码线的情况下,对存储于第一存储器单元中的数据值及存储于所述若干个存储器单元中的第二存储器单元中的数据值执行XOR操作,从而产生第一结果值;及在不启用所述解码线的情况下,对所述第一结果值及存储于所述若干个存储器单元中的第三存储器单元中的数据值执行XOR操作,从而产生第二结果值。22.根据权利要求21所述的设备,其中所述感测电路可操作以:在不启用所述解码线的情况下,对来自先前XOR操作的结果值及存储于所述若干个存储器单元中的其余存储器单元中的数据值执行若干个后续XOR操作。23.根据权利要求21所述的设备,其中所述感测电路可操作以重复执行XOR操作直到已经对耦合到所述感测线的所述若干个存储器单元中的每一者执行了相应XOR操作为止;且其中来自所述XOR操作的XOR输出值是对应于存储于所述若干个存储器单元中的所述数据值的奇偶值。24.根据权...

【专利技术属性】
技术研发人员:特洛伊·A·曼宁理查德·C·墨菲
申请(专利权)人:美光科技公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1