一种基于阵列的全面板版图电容快速提取方法技术

技术编号:15639736 阅读:63 留言:0更新日期:2017-06-16 01:27
平板显示(FPD)工艺技术的发展,尤其是In Cell触摸屏设计工艺的流行,对于全面板设计工具提出严峻的挑战。随着分辨率的增大和面板尺寸的增大,高精度的基于数值分析的电容提取方法直接运用于全面板版图的电容计算非常耗时,速度无法满足设计要求。本文提出了一种基于阵列的全面板版图电容快速提取方法,利用版图阵列特征,通过阵列区和非阵列区划分,非阵列区划分提取,阵列区阵列单元提取和最终电容组合计算方法来加速全面板版图电容的提取,解决了由于图形复杂且规模过大而导致的全面板版图电容提取过于耗时甚至不可行的问题。

【技术实现步骤摘要】
一种基于阵列的全面板版图电容快速提取方法
基于阵列的全面板版图电容快速提取是全面板电容提取的一种方法,本专利技术属于EDA设计领域。
技术介绍
随着平板显示(FPD)工艺技术的迅猛发展,尤其是InCell触摸屏设计工艺的流行,针对全面板版图的电容提取对FPD设计工具提出很大挑战。为了提高计算精度,电容提取工具通常采用基于场求解的数值分析方法,速度比较慢。而随着分辨率的提高,设计尺寸的增大,全面板版图的规模越来越大,同时图形复杂度也越来越高。这样对于全面板版图的电容提取,常规的方法非常耗时,速度无法满足设计要求。另一方面,版图电容的计算精度直接影响到FPD面板的整体性能,因此对全面板版图进行快速准确的电容提取是FPD设计工具中的一项至关重要的技术。本方法主要是基于可复用阵列,提出了一种快速的对全面板版图进行电容提取的方法。全面板设计中,通常会采用层次式设计方法,即先将像单位像素单元和单位触摸屏单元设计好,然后将像素单元和触摸屏单元做成阵列。版图会由多种阵列实例叠加而成,虽然每个阵列实例是阵列结构,但是所有阵列叠加会导致失去阵列规律。需要通过版图处理将版图重新处理为可重用阵列的版图(仅包含两层层次结构且实例间不重叠)。针对这样的可重用阵列版图,就能够利用版图上阵列中图形重复的特征,将大规模的全面板电容提取转化为计算少数单个重复图形,再将计算的中间结果进行组合得到最终全面板的电容提取结果,这样就能大大提高计算速度。本文提出的方法正是将针对这种可重用阵列版图进行快速电容提取的一种方法。
技术实现思路
本专利技术提出一种针对结构简单的可复用阵列版图的全面板电容快速提取方法,这种方法首先对要提取的线网所占用的区域进行分区,分为阵列区和非阵列区,其次对非阵列区进行划分提取,得到中间结果,然后再对阵列区进行分析和提取,得到中间结果,最后将两部分中间结果按照一定要求进行组合,得到当前线网的最终电容结果。本文将详细阐述线网分区、非阵列区划分提取、阵列区提取、组合生成最终结果的方法。线网分区方法:首先得到线网经过的所有阵列和非阵列实例,并记录线网经过的阵列的索引位置(x,y),对于非阵列实例记录为(0,0)。这样对于该线网电容的计算就可以分为阵列区的部分和非阵列区的部分。如图1所示,线网B经过非阵列区4,6,7和阵列区5,阵列区的索引为(0,1)、(1,1)、(2,1)。非阵列区划分提取方法:对于所提取线网所经过的非阵列区,首先根据区域大小进行划分,得到大小合适又保证精度的区域,然后在所有的划分区内选取所提线网经过的区域,依次进行电容提取,得到中间结果。如图2所示,线网B在非阵列区里,划分为5部分,标为1,2,3,4,5,其中1,3,5区有B线网经过,所以需要进行提取,得到中间结果Cap1(B,A),Cap1(B,C),Cap3(B,A),Cap3(B,C),Cap5(B,C)。阵列区提取方法:对于所有的阵列单元,如果它属于组成所提线网经过的某个阵列实例,则对它进行提取,并记录中间结果。如图3所示,线网B经过的阵列实例的阵列单元X,它的内部线网为m和n,对它进行提取的结果为CapX(m,n)。组合生成最终结果方法:所提线网的最终电容值为该线网经过的非阵列区与阵列区的总和,非线网区的可以直接加起来,对于阵列区的电容,需要通过找到它的阵列单元中的内部线网对应的外部实际线网的关系得到。如图4所示,虽然索引为(0,1)、(1,1)、(2,1)的阵列实例的阵列单元均为X,但是X里的m和n对应的外部线网是不同的,分别为Cap(B,D)=CapX(m,n),Cap(B,E)=CapX(m,n),Cap(B,F)=CapX(m,n)。这样线网B的最终电容结果为:Cap(B,A)=Cap1(B,A)+Cap3(B,A),Cap(B,C)=Cap1(B,C)+Cap3(B,C)+Cap5(B,C),Cap(B,D)=CapX(m,n),Cap(B,E)=CapX(m,n),Cap(B,F)=CapX(m,n)。通过本文的方法我们将全面板版图中线网B的电容提取转化为将非阵列区域内的电容值和由阵列单元X的内部线网的电容值转化为对应的外部线网的电容值的简单组合。通过非阵列区域划分,减少了无效区域的计算,加快了提取速度;通过少数阵列单元计算和简单的电容值对应转换,减少了多次重复利用数值方法进行提取的时间消耗,从而大大加速了全面板版图电容的提取。附图说明:图1阵列区和非阵列区图2非阵列区划分图3阵列单元X的内部线网图4阵列单元X内部线网对应的三个不同的外部线网具体实施步骤:结合一个具体的实例方法,操作流程步骤如下:1)打开一个结构简单的层次式版图;2)选取所要提取的线网;3)对于所提线网,找到经过的非阵列区和阵列区,并记录在阵列中的索引;4)对于非阵列区,进行划分,并对有效区域进行电容提取,记录中间结果;5)对于阵列区,对每个有效的阵列单元,进行电容提取,记录中间结果;6)组合最终结果,即对阵列区的电容值和由阵列单元内部电容值转为对应外部线网的电容值,进行组合。本文档来自技高网...
一种基于阵列的全面板版图电容快速提取方法

【技术保护点】
一种基于阵列的全面板版图电容快速提取方法,涉及到EDA设计工具的主要特征为:1)线网最终电容值的计算方法;2)阵列区和非阵列区划分方法;3)非阵列区划分和电容提取方法;4)阵列区阵列单元内部线网到外部线网的对应方法。

【技术特征摘要】
1.一种基于阵列的全面板版图电容快速提取方法,涉及到EDA设计工具的主要特征为:1)线网最终电容值的计算方法;2)阵列区和非阵列区划分方法;3)非阵列区划分和电...

【专利技术属性】
技术研发人员:贾艳明赵威陆涛涛
申请(专利权)人:北京华大九天软件有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1