低功耗电荷重分配电容阵列电路制造技术

技术编号:13130973 阅读:102 留言:0更新日期:2016-04-06 16:10
低功耗电荷重分配电容阵列电路,涉及模拟集成电路领域。本发明专利技术包括比较器和逐次逼近逻辑电路,比较器的输出端连接逐次逼近逻辑电路的输入端,逐次逼近逻辑电路的输出端通过采样电容阵列单元连接比较器的第一输入端,其特征在于,在比较器的第一输入端还设置有缩放电容单元,在比较器的第二输入端通过匹配电容单元接地,由缩放电容单元和采样电容阵列单元形成的组合的等效电容值与匹配电容单元的电容值相等。本发明专利技术采用缩放电容结构,在不降低电容阵列匹配误差的情况下,大幅降低了模数转换器的功耗。

【技术实现步骤摘要】

本专利技术涉及模拟集成电路领域。
技术介绍
电荷重分配阵列是模数转换电路中一个重要的组成部分,通常用在模数转换电路的内部实现采样和数模转换。一方面随着系统集成度的不断提高,为了减小功耗,提高精度,对模数转换器内部的电荷重分配电路提出了更高的要求。由于电荷重分配阵列采用的是电容阵列的结构,电容的匹配性是由电容的长、宽及所选电容匹配特性决定。目前常用的提高电容匹配特性的方法如下:选用匹配特性好的工艺来提高电容本身的匹配特性,但提高了生产设计的成本。提高电容的长、宽来提高匹配特性,但是大幅增加了功耗,同时降低了电路的带宽。采用修调电路来补偿电容的匹配特性,这种办法增加了电路设计的复杂程度,而且需要对芯片进行中测校准,增加了成本。
技术实现思路
本专利技术所要解决的技术问题是,提出一种低功耗逐次逼近电荷重分配阵列,在提高精度的同时,能够有效提高降低模数转换器的功耗。本专利技术解决所述技术问题采用的技术方案是,低功耗电荷重分配电容阵列电路,包括比较器和逐次逼近逻辑电路,比较器的输出端连接逐次逼近逻辑电路的输入端,逐次逼近逻辑电路的输出端通过采样电容阵列单元连接比较器的第一输入端,其特征在于,在比较器的第一输入端还设置有缩放电容单元,在比较器的第二输入端通过匹配电容单元接地,由缩放电容单元和采样电容阵列单元形成的组合的等效电容值与匹配电容单元的电容值相等。所述缩放电容单元与采样电容阵列单元串联连接。所述缩放电容单元由三个并联的电容构成,所述匹配电容单元由两个并联的电容构成。本专利技术的有益效果为,本专利技术的低功耗低噪声逐次逼近电荷重分配阵列,与现有类似的电荷重分配阵列相比,采用缩放电容结构,在不降低电容阵列匹配误差的情况下,大幅降低了模数转换器的功耗。附图说明图1为传统电荷重分配阵列结构示意图。图2为本专利技术的电荷重分配阵列结构示意图。图3为本专利技术的二段式电容阵列示意图。图4为本专利技术的电荷重分配阵列电路原理图。具体实施方式低功耗电荷重分配电容阵列电路,包括比较器和逐次逼近逻辑电路,比较器的输出端连接逐次逼近逻辑电路的输入端,逐次逼近逻辑电路的输出端通过采样电容阵列单元连接比较器的第一输入端,其特征在于,在比较器的第一输入端还设置有缩放电容单元,在比较器的第二输入端通过匹配电容单元接地,由缩放电容单元和采样电容阵列单元形成的组合的等效电容值与匹配电容单元的电容值相等。参见图4。采样转换电容阵列单元的两个输入端通过第二开关S2分别连接输入信号和地电平,其输出端连接缩放电容单元,缩放电容单元由并联的三个电容(C1、C2、C3)构成,缩放电容单元还接电阻R1。电阻R1还连接比较器输入管N1的栅极。第一电阻R1还连接第一开关S1。匹配电容单元由两个并联的电容(C4、C5)构成,第二电阻R2通过匹配电容单元连接到地。逐次逼近模数转换器采用电荷重分配阵列作为片内DAC进行逐次比较产生转换结果,该转换结果的精度很大程度上取决于电荷重分配阵列的匹配精度。电荷重分配阵列的精度取决内部选用的电容块的匹配精度。根据工艺不一样,所选的电容不一样,匹配特性有很大的区别,但是电容的匹配特性除了受本身的特性影响还受电容的长宽的影响。即电容的长宽比越大,电容的匹配特性越好。δ(ΔCC)=ACW×L]]>其中AC是电容的匹配特性值,W和L分别是电容的宽度和长度。但是电容长度和宽度越大,则电容值越大,电容值越大,显著的降低了电路的带宽,并增加了功耗。缩放电容单元和采样电容阵列单元连接,缩放电容单元的另一端连接到比较的输入管栅极,匹配电容的一端连接到地,另一端连接到比较器另外一个输入管的栅极。匹配电容的值设计为缩放电容和采样电容并联后的值,这样能等效设计来消除比较器的输入失调。实施例:以12位精度的逐次逼近模数转换器为例,如图3所示的二段式电容阵列。VOUT连接到缩放电容的一端,每个电容上面是控制电容接入参考电压、接地GND和输入电压VIN的开关。本实施例形成的12位精度的逐次逼近模数转换器转换的具体工作过程如下:采样阶段将第二开关S2连接到输入信号管脚,第一开关S1连接到比较器输入管N1的漏极,第三开关S3连接到比较器输入管N2的漏极。电容阵列CA0~6连接到输入信号,CB1~6连接到地电平,Cc是耦合电容值,CA是高段部分的电容之和,CB是低段部分电容之和,C3是缩放电容之和,VCM是采样时比较器输入端的固定电压。匹配电容和缩放电容一起构成比较器的失调电路用于消除模数转换器的输入失调。匹配电容和缩放电容及采样电容应满足如下关系:C4+C5=(C1+C2+C3)//(CA+CB//CC)此时从比较器的输入管N1栅极看上去电容的上级板上的电量为Q1:Q1={(CB//Cc)+C3本文档来自技高网...

【技术保护点】
低功耗电荷重分配电容阵列电路,包括比较器和逐次逼近逻辑电路,比较器的输出端连接逐次逼近逻辑电路的输入端,逐次逼近逻辑电路的输出端通过采样电容阵列单元连接比较器的第一输入端,其特征在于,在比较器的第一输入端还设置有缩放电容单元,在比较器的第二输入端通过匹配电容单元接地,由缩放电容单元和采样电容阵列单元形成的组合的等效电容值与匹配电容单元的电容值相等。

【技术特征摘要】
1.低功耗电荷重分配电容阵列电路,包括比较器和逐次逼近逻
辑电路,比较器的输出端连接逐次逼近逻辑电路的输入端,逐次逼近
逻辑电路的输出端通过采样电容阵列单元连接比较器的第一输入端,
其特征在于,在比较器的第一输入端还设置有缩放电容单元,在比较
器的第二输入端通过匹配电容单元接地,由缩放电容单元和采样电容
阵列单元...

【专利技术属性】
技术研发人员:胡达千刁小芃林立爽
申请(专利权)人:成都华微电子科技有限公司
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1