提高埋电阻印制线路板电阻值精度的方法技术

技术编号:14824143 阅读:70 留言:0更新日期:2017-03-16 12:27
本发明专利技术公开一种提高埋电阻印制线路板电阻值精度的方法,包括如下步骤:根据印制线路板中埋入电阻层设定的目标电阻值在菲林上设计埋阻图形后,并在菲林的边缘预留有对位余量;将设计有埋阻图形的菲林覆盖在基板的干膜上,并将菲林与基板的干膜进行对位;根据LDI机对干膜进行自动补偿对位曝光处理,以按照标定尺寸曝光干膜上的埋阻图形;对曝光处理的干膜进行显影、蚀刻及腿模处理,以获得印制线路板电阻值精度提高的埋电阻。本发明专利技术的技术方案能够提高埋电阻印制线路板的电阻精度,能够提高印制线路板产品性能。

【技术实现步骤摘要】

本专利技术涉及一种埋入无源元器件印制线路板,尤其涉及一种提高埋电阻印制线路板电阻值精度的方法
技术介绍
目前,传统中芯板的线路图形和埋入电阻图形是分开制作的,具体的方案如下:1)制作埋阻图形时,首先进行曝光,而后显影、蚀刻、退膜等工艺流程。曝光到蚀刻过程中,由于温湿度变化、搬运、粘尘等因素的影响,导致埋阻芯板的涨缩很难预先准确估量,给曝光过程带来一定困难;2)在制作埋入电阻图形前,须先完成线路图形的制作,而在制作线路图形时,埋入电阻芯板受蚀刻等因素影响而发生不同程度的涨缩,给埋入电阻图形的制作带来一定困难;3)埋入电阻芯板的埋阻层由镍(Ni)铬(Cr)材料组成,其热涨性能远远低于PP材料,此板的埋阻层为压合结构不对称,所以在压合时,要考虑镍铬合金与PP的结合及兼容性,又要考虑控制产品涨缩,对压合提出了一定的要求。因此,上述埋入电阻层的电阻值难以精确控制需要考虑至少以下三个因素:蚀刻过程中的温度变化导致电阻芯片受到不同程度的涨缩,制作线路图形时可能会导致电阻芯片受到不同程度的涨缩,以及在压合工艺时导致产品受到不同程度的涨缩,按照目前的生产工艺,印制线路板中埋入电阻层的电阻值难以精确控制,影响印制线路板产品性能。有鉴于此,有必要对上述的印制线路板中埋入电阻层的制作方法进行进一步的改进。
技术实现思路
为解决上述至少一技术问题,本专利技术的主要目的是提供一种提高埋电阻印制线路板电阻值精度的方法。为实现上述目的,本专利技术采用的一个技术方案为:提供一种提高埋电阻印制线路板电阻值精度的方法,包括如下步骤:根据印制线路板中埋入电阻层设定的目标电阻值在菲林上设计埋阻图形后,并在菲林的边缘预留有对位余量;将设计有埋阻图形的菲林覆盖在基板的干膜上,并将菲林与基板的干膜进行对位;根据LDI机对干膜进行自动补偿对位曝光处理,以按照标定尺寸曝光干膜上的埋阻图形;对曝光处理的干膜进行显影、蚀刻及腿模处理,以获得印制线路板电阻值精度提高的埋电阻。优选地,所述菲林的长边和/或宽边预留有对位余量,且单边余量的宽度为50μm~100μm。优选地,所述根据LDI机对干膜进行自动补偿对位曝光处理,以按照标定尺寸曝光干膜上的埋阻图形的步骤,具体包括:利用LDI机根据印制线路板埋阻层的涨缩为标准数据进行固定涨缩曝光,以按照标定尺寸曝光干膜上的埋阻图形。优选地,所述利用LDI机根据印制线路板埋阻层的涨缩为标准数据进行固定涨缩曝光的步骤,具体包括:测量干膜与基板的预先设置的位于四个角部的对位点位置;连接两组对边相邻对位点的中点,以寻找出涨缩中心位置,并计算涨缩中心的涨缩值;利用LDI机根据印制线路板埋阻层的涨缩为标准数据进行固定涨缩曝光,以自动补偿对位曝光处理。优选地,所述对曝光处理的干膜进行显影、蚀刻及腿模处理的步骤之后,还包括:对基材进行打孔处理,所述孔的孔底与埋阻层之间预留有隔离层。优选地,所述隔离层的厚度大于或等于250um。优选地,所述对曝光处理的干膜进行显影、蚀刻及腿模处理的步骤之后,还包括:根据埋电阻印制线路板所需的层数进行芯板和半固化片的叠加;预热芯板及半固化片至设定温度,根据预热至设定温度的预热芯板及半固化片进行层压处理。优选地,所述芯板的预热温度为83~138℃,所述芯片预热温度增加速率为2.2~3.3℃/min,所述半固化片的预热温度为210~220℃。优选地,所述预热芯板及半固化片至设定温度的步骤之前,还包括,在叠层板之间抽真空至设定时间。优选地,所述层压的压力为400PSI,持续时间为140min。本专利技术的技术方案包括根据印制线路板中埋入电阻层设定的目标电阻值在菲林上设计埋阻图形后,并在菲林的边缘预留有对位余量;将设计有埋阻图形的菲林覆盖在基板的干膜上,并将菲林与基板的干膜进行对位;根据LDI机对干膜进行自动补偿对位曝光处理,以按照标定尺寸曝光干膜上的埋阻图形;对曝光处理的干膜进行显影、蚀刻及腿模处理,以获得印制线路板电阻值精度提高的埋电阻,通过上述菲林对位、曝光、显影、蚀刻及腿模等步骤能够获得埋电阻,为实现本专利技术的目的,本方案关键之处在于,采用根据LDI机对干膜进行自动补偿对位曝光处理,以按照标定尺寸曝光干膜上的埋阻图形,通过基板中的芯板的涨缩的自动补偿,能够按照标定尺寸曝光干膜上的埋阻图形,从而可以提高埋电阻的精度。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。图1为本专利技术一实施例提高埋电阻印制线路板电阻值精度的方法的流程示意图。本专利技术目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术的一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。需要说明,本专利技术中涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本专利技术要求的保护范围之内。目前,传统的埋电阻印制线路板的具体工艺如下:1)选定埋阻层的板材,其包括绝缘介质层、位于绝缘介质层上的埋阻层及位于埋阻层上的铜箔层;2)所述铜箔层上贴第一光阻膜,第一次曝光,将菲林负片的线路图形印刷到该第一光阻膜上,第一次显影;3)第一次蚀刻显影部分的铜箔层,至裸露出所述埋阻层,然后进行第二次蚀刻,将裸露出的埋阻层蚀刻至所述绝缘介质层裸露出来;4)贴第二光阻膜,第二次曝光,将菲林正片的电阻图形印刷到覆盖在所述电阻线路上的第二光阻膜上,第二次显影;5)进行第三次蚀刻,将电阻图形部分的铜箔蚀刻除去,并清除剩余的第二光阻膜;6)对板材的表面进行黑化处理,以制得埋电阻印制线路板。利用上述方案制备的埋电阻印制线路板的电阻值不能精确控制,而影响了整个埋阻印制线路板的性能。经过长期的生产实践,在上述方案的芯板的涨缩问题是影响埋阻印制线路板的电阻值精度的关键因素。就本方案而言,印制线路板中埋入电阻层的过程中需要进行芯板的线路图形和埋入电阻图形的设计,而现有技术方案中芯板的线路图形和埋入电阻图形需要分开制作:1)制作埋阻图形时,首先进行曝光,而后显影、蚀刻、退膜等工艺流程。曝光到蚀刻过程中,由于温湿度变化、搬运、粘尘等因素的影响,导致埋阻芯板的涨缩很难预先准确估量,给曝光过程带来一定困难;2)在制作埋入电阻图形前,须先完成线路图形的制作,而在制作线路图形时,埋入电阻芯板受蚀刻等因素影响而发生不同程度的涨缩,给埋入电阻图形的制作带来一定困难;此外,在需要压合多层芯板及半固化片是,埋入电阻芯板的埋阻层由镍(Ni)铬(Cr)材料组成,其热涨性能远远低于P本文档来自技高网...
提高埋电阻印制线路板电阻值精度的方法

【技术保护点】
一种提高埋电阻印制线路板电阻值精度的方法,其特征在于,所述提高埋电阻印制线路板电阻值精度的方法包括如下步骤:根据印制线路板中埋入电阻层设定的目标电阻值在菲林上设计埋阻图形后,并在菲林的边缘预留有对位余量;将设计有埋阻图形的菲林覆盖在基板的干膜上,并将菲林与基板的干膜进行对位;根据LDI机对干膜进行自动补偿对位曝光处理,以按照标定尺寸曝光干膜上的埋阻图形;对曝光处理的干膜进行显影、蚀刻及腿模处理,以获得印制线路板电阻值精度提高的埋电阻。

【技术特征摘要】
1.一种提高埋电阻印制线路板电阻值精度的方法,其特征在于,所述提高埋电阻印制线路板电阻值精度的方法包括如下步骤:根据印制线路板中埋入电阻层设定的目标电阻值在菲林上设计埋阻图形后,并在菲林的边缘预留有对位余量;将设计有埋阻图形的菲林覆盖在基板的干膜上,并将菲林与基板的干膜进行对位;根据LDI机对干膜进行自动补偿对位曝光处理,以按照标定尺寸曝光干膜上的埋阻图形;对曝光处理的干膜进行显影、蚀刻及腿模处理,以获得印制线路板电阻值精度提高的埋电阻。2.如权利要求1所述的提高埋电阻印制线路板电阻值精度的方法,其特征在于,所述菲林的长边和/或宽边预留有对位余量,且单边余量的宽度为50μm~100μm。3.如权利要求1所述的提高埋电阻印制线路板电阻值精度的方法,其特征在于,所述根据LDI机对干膜进行自动补偿对位曝光处理,以按照标定尺寸曝光干膜上的埋阻图形的步骤,具体包括:利用LDI机根据印制线路板埋阻层的涨缩为标准数据进行固定涨缩曝光,以按照标定尺寸曝光干膜上的埋阻图形。4.如权利要求3所述的提高埋电阻印制线路板电阻值精度的方法,其特征在于,所述利用LDI机根据印制线路板埋阻层的涨缩为标准数据进行固定涨缩曝光的步骤,具体包括:测量干膜与基板的预先设置的位于四个角部的对位点位置;连接两组对边相邻对位点的中点,以寻找出涨缩中心位置,并计算涨缩中心的涨缩值...

【专利技术属性】
技术研发人员:宋建远刘东王淑怡张盼盼
申请(专利权)人:深圳崇达多层线路板有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1